Балансный модулятор

Иллюстрации

Показать все

Реферат

 

Изобретение относится к радиотехнике и обеспечивает расширение диапазона рабочих частот. Балансный модулятор содержит источник 1 модулрфующих сигналов, А1Щ 2, блок памяти (БП) 3, перемножитель в виде умножающего ЦАП 4,, источник 5 модулируемых сигналов, счетчик импульсов 6, злемент ИСКЛЮЧАЮЩЕЕ ИЛИ 7, усилитель 8. Счетчик импульсов 6 задает интервал преобразования сигнала источника 1 в цифровой код. Преобразованная А1Щ 2 информация записбшается в БП 3. В соответствии с модулем записанного кода изменяется коэф.передачи умножающего ЦАП 4. Старший (знаковый) разряд кода устанавливает состояние элемента ИСКЛЮЧАЩЕЕ ИЛИ 7. При положит.полярности сигнала источника 1 старший разряд кода нулевой, что обеспечивает совпадение по фазе выходного сигнала элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 7 с сигналом источника 5.При отриц. полярности сигнала источника i 1 осуществляется сдвиг сигнала источника 5 по фазе на 180. Фазоманипулированный сигнал преобразуется в умножающем ПДП 4 в соответствии с установленным коэф. передачи. Амплитуда выходного сигнала балансного модулятора пропорциональна сигналу источника 1, а фаза зависит от полярности этого сигнала, в котором отсутствует несущее колебание. 2 ил. (Л а и. бык со сл 05 ЭО 4

СОЮЗ СОВЕТСНИХ

СОЦИАЛИСТИЧЕСНИХ

РЕСПУБЛИК (191 (111

А1 (504 Н ОЗС 1 54

ОПИСАНИЕ ИЗОБРЕТЕНИЯ .

Н ABTOPCHOMV СВИДЕТЕЛЬСТВУ

И-7

Vka

ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ (21) 3961383/24-09 (22) 03.10.85 (46) 30.11.87. Бюл. У 44 (72) А.Я.Стуль (53) 621 . 376. 2 (088. 8) (56) Авторское свидетельство СССР .У 1019581, кл. Н 03 С 1/54, 1981. (54) БАЛАНСНЬЙ МОДУЛЯТОР (57) Изобретение относится к радиотехнике и обеспечивает расширение диапазона рабочих частот. Балансный модулятор содержит источник 1 модулирующих сигналов, AIIII 2, блок памяти (БП) 3, перемножитель в виде умножающего ЦАП 4,, источник 5 модулируемых. сигналов, счетчик импульсов

6, элемент ИСКЛЮЧАЮЩЕЕ ИЛИ 7, усилитель 8. Счетчик импульсов 6 задает интервал преобразования сигнала источника 1 в цифровой код. Преобразованная АЦП 2 информация эаписывается в БП 3. В соответствии с модулем записанного кода изменяется коэф.передачи умножающего ЦАП 4. Старший (знаковый) разряд кода устанавливает состояние элемента ИСКЛЮЧАКМЧЕЕ ИЛИ 7.

При положит. полярности сигнала источника 1 старший разряд кода нулевой, что обеспечивает совпадение по фазе выходного сигнала элемента ИСКЛЮЧАИЩЕЕ ИЛИ 7 с сигналом источника 5.При отриц. полярности сигнала источника 1 осуществляется сдвиг сигнала источника 5 по фазе на 180 . Фазоманипулированный сигнал преобразуется в умножающем ЦАП 4 в соответствии с установленным коэф. передачи. Амплитуда выходного сигнала балансного модулятора пропорциональна сигналу источника 1, фу а фаза зависит от полярности этого сигнала, в котором отсутствует несущее колебание. 2 ил.

6184 l0

30 щее колебание.

45

l 135

Изобретение относится к радиотехнике и может быть использовано для формирования амплитудно-модулированных сигналов с подавленной несущей частотой при построении радиопередатчиков с однополосной модуляцией и в измерительной технике при пострэении образцовых мер переменного напряжения.

Цель изобретения — расширение диапазона рабочих частот.

На фиг.! представлена структурная электрическая схема предлагаемого балансного модулятора; на фиг.2— временные диаграммы его работы.

Балансный модулятор содержит источник 1 модулирующих сигналов, аналого-цифровой преобразователь (АЦП)

2> блок 3 памяти,перемножитель в виде. умножающего цифроаналогового преобразователя (11A1!) 4, источник 5 модулируемых сигналов, счетчик 6 импульсов, элемент ИСКЛЮЧАЛ11ЕЕ ИЛИ 7, усилитель 8.

Балансный модулятор работает сле-. дующим образом.

Низкочастотное модулирующее колебание предварительно преобразуется в цифровую форму, т.е ° дискретизируется по времени и квантуется по амплитуде, причем частота дискретизации может быть, согласно теореме Котельникова, только в два раза выше верхней частоты спектра модулирующего колебания. Перемножение — изменение амплитуды модулируемого сигнала (несущей частоты) по закону изменения модулирующего сигнала — производится умножающим ЦАП 4. Подавление несущей частоты определяется аддитивной частотно-зависимой составляющей погрешности умножающего ЦАП 4, т.е. "пролазом" несущей на выход при цифровом коде управления ЦАП 4, состоящем из "0" во всех разрядах.

Источник 1 модулирующих сигналов формирует сигнал с верхней частотой

Р (фиг.2а), источник 5 модулируемых сигналов — импульсы с частотой f (фиг.2б). С приходом очередного импульса с выхода счетчика импульсов

6 АЦП 2 начинает процесс преобразования сигнала источника 1 в цифровой код. По окончании процесса преобразования на выходе сигнала готовности информации АЦП 2 формируется импульс готовности информации (конца преобразования). Этим импульсом информация с выхода АЦП 2 записывается в блок

3 памяти. Соответственно записанному в блоке 3 памяти модулю (абсолютной величине) кода изменяется коэффициент передачи умножающего ЦАП 4.

Старший (знаковый) разряд преобразованного кода блока 3 памяти устанавливает состояние элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 7. Если старший разряд блока

3 памяти находится в состоянии "0" (положительная полярность сигнала источника 1), то выходной сигнал элемента ИСКЛ1ОЧАЮЩЕЕ ИЛИ 7 совпадает по фазе с сигналом источника 5. В противном случае, если старший разряд блока 3 памяти находится в состоянии "1" (отрицательная полярность сигнала источника 1), элемент ИСКЗЮV

ЧА1ОЩЕЕ ИЛИ 7 инвертирует сигнал исо точника 5, т.е. сдвигает его на 180

Фазоманипулированный TBKHM образом сигнал после усилителя 8 (фиг ° 2в) поступает на вход опорного сигнала умножающего 1ЯП 4. В.соответствии с установленным коэффициентом передачи с множающего ЦАП 4 этот сигнал поступает на выход балансного модулятора.

Таким образом, на выходе балансного модулятора формируется колебание, амплитуда которого пропорциональна величине сигнала источника 1, а фаза зависит от полярности этого сигнала (фиг.2г), в котором отсутствует несуФормула изобретения

Балансный модулятор, содержащий источник модулируемого сигнала, источник модулирующих сигналов, блок памяти и перемножитель, о т л и— ч а ю m и и с я тем, что, с целью расширения диапазона рабочих частот, в него введены аналого-цифровой преобразователь, информационный вход которого соединен с выходом источника модулирующих сигналов, счетчик импульсов, вход которого соединен с выходом источника модулируемых сигналов, а выход — с входом запуска аналого-цифрового преобразователя, последовательно соединенные элемент ИСКЛЮЧАЮЩЕЕ ИЛИ, первый вход которого соединен с выходом источника модулируемых сигналов, и усилитель, при этом выход сигнала готовности инфофмации аналого-цифрового преобразователя соединен с входом записи блока

Составитель Г. Захарченко

Редактор Н.Киштулинец Техред M Дидык Корректор С.Шекмар

Заказ 5810/53 . Тираж 900 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д.4/5.Производственно-полиграфическое предприятие,г.ужгород,ул.Проектная,4

3 13561 памяти, разрядный выход аналого-цифрового преобразователя соединен с информационным входом блока памяти, выход старшего разряда блока памяти соединен с вторым входом элемента

ИСКЛЮЧАЮЩЕЕ ИЛИ, перемножитель выполнен в виде умножающего цифроана84

4 логового преобразователя, выход усилителя соединен с входом опорного сигнала умножающего цифроаналогового преобразователя, а выходы младших разрядов блока памяти соединены с управляющими входами умножающего цифроаналогового преобразователя.