Устройство для контроля цифрового канала связи
Иллюстрации
Показать всеРеферат
Изобретение относится к электросвязи и повьшает точность контроля . Устройство содержит переключатель 1, пороговые блоки 2 и 4, выделитель 3 тактовой частоты, решающие блоки 5 и 6,совокупность которых является детектором 8 псевдоошибок, измеритель 9 частоты псевдоошибок, формирователь 10 адреса , блок 11 памяти, индикатор 12, блок 13 управления, калибратор 14, состоящий из аттенюатора 15, генератора 16 шума, смесителя 17 и генератора 18 псевдослучайной последовательности , ключ 19, измеритель 20 частоты ошибок, блок 21 ввода, переключатель 22 режима работ, содержащий неподвижные контакты 23 и 24 и подвижный контакт 25. Перед началом измерений производится полуавтоматическая калибровка устройства по сигналу псевдослучайной последовательности , смешанному с шумом известной мощности. 1 ил. (Л - t odoja (i«i 77a/J cfjfji/I Од сд 00 о со
СОЮЗ СОВЕТСКИХ
СОЦИАЛИСТИЧЕСКИХ
РЕСПУБЛИК
А1
ÄÄSUÄÄ 135809 цц 4 Н 04 В 3/46
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
Г
) ;; . I »
ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР
ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ
H АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (21) 3840335/24-09 (22) 09.01.85 (46) 07. 12.87. Бюл. N 45 (72) В.Ф.Александров и Г.Л.Львов (53) 621.396(088.8) (56) Патент Франции Ф 2317823, кл Н 04 В 3/46,1977.
Авторское свидетельство СССР
У 1003364, кл.Н 04 В 3/46,1981.
l (54) УСТРОЙСТВО ДЛЯ КОНТРОЛЯ ЦИФРОВОГО КАНАЛА СВЯЗИ (57) Изобретение относится к электросвязи и повышает точность контроля, Устройство содержит переключатель 1, пороговые блоки 2 и 4, выделитель 3 тактовой частоты, решающие блоки 5 и б,совокупность которых является детектором 8 псевдоошибок, измеритель 9 частоты псевдоошибок, формирователь 10 адреса, блок 11 памяти, индикатор 12, блок 13 управления, калибратор 14, состоящий из аттенюатора 15, генератора 16 шума, смесителя 17 и генератора 18 псевдослучайной последовательности, ключ 19, измеритель
20 частоты ошибок, блок 21 ввода, переключатель 22 режима работ, содержащий неподвижные контакты 23 и
24 и подвижный контакт 25. Перед началом измерений производится полуавтоматическая калибровка устройства по сигналу псевдослучайной последо- ф вательности, смешанному с шумом известной мощности. 1 ил.
58099 2
35
55
1 13
Изобретение относится к электросвязи и может быть использовано при контроле качества цифрового канала связи, Цель изобретения — повышение точности контроля.
На чертеже представлена структурная электрическая схема устройства для контроля цифрового канала связи.
Устройство для контроля цифрового канала связи содержит переключатель 1, первый пороговый блок 2, вьщелитель 3 тактовой частоты, второй пороговый блок 4, первый решающий блок 5, второй решающий блок 6 и сумматор 7, совокупность которых является детектором 8 псевдоошибок, измеритель 9 частоты псевдоошибок, формирователь 10 адреса, блок 11 памяти, индикатор 12, блок l3 управления, калибратор 14, состоящий из аттенюатора 15, генератора 16 шума, смесителя 17 и генератора 18 псевдослучайной последовательности, ключ
19, измеритель 20 частости ошибок, блок 21 ввода, переключатель 22 режима работ, содержащий первый 23 и второй 24 неподвижные контакты и подвижный контакт 25.
Устройство для контроля цифрового канала связи работает следующим образом.
Перед началом измерений производится полуавтоматическая калибровка устройства по сигналу псевдослучайной последовательности (ППСП),смешанному с шумом известной мощности.
Для этого в начале оператор устанавливает переключатель 22 режима работы так, что его подвижный контакт 25 соединяется с неподвижным контактом 24 и на клавиатуре блока
21 ввода устанавливается режим "Калибровка". При этом по команде с выхода блока 13 управления переключатель 1 соединяет выход смесителя 17 с входами пороговых блоков 2 и 4, выделителя 3 тактовой частоты, детектора 8 псевдоошибок и через неподвижный 24 и подвижный 25 контакты переключателя 22 режима работы с входом регенератора исследуемого канала связи ключ 19 соединяет выход регенератора канала связи с входом измерителя 20, аттенюатор 15 устанавливает определенный уровень шума от генератора 16 шума на входе смесителя 17, а в блоке 11 памяти устанавливается режим Запись . В результате проведенных коммутаций калибровочный сигнал в виде адаптивной смеси сигнала и шума с выхода калибратора 14 поступает через переключатель 1 на входы пороговых блоков 2 и 4 и выделителя 3 тактовой частоты, детектора 8 псевдоошибок, а также на вход регенератора исследуемого канала связи через замкнутые неподвижный 24 и подвижный 25 контакты переключателя 22 режима работы, который реreнерирует псевдослучайную последовательность и с его выхода поступает на второй сигнальный вход ключа 19, а с его выхода на вход -измерителя 20, где вьщеляется каждый бит псевдослучайной последовательности, пораженный шумами, т.е.ошибки, и таким образом вычисляется истинная частость ошибок.
В то же время пороговые блоки 2 и 4 неоптимальным по уровню образом принимают решение о наличии или отсутствии импульсов поступающей псевдослучайной последовательности, так как пороги в них сдвинуты относительно оптимального в положительную и
30 отрицательную область по амплитуде.
В результате с их выходов сигналы поступают на соответствующие входы решающих блоков 5 и 6 и на вторые их входы поступает сигнал тактовой частоты, выделенный выделителем 3 тактовой частоты. В первом и втором решающих блоках 5 и 6 принимается решение о наличии сигнального импульса в определенный момент времени и таким образом регенерированные сигнальные импульсы псевдослучайной последовательности поступают на сумматор 7, где происходит сложение .сигналов по алгоритму сумматора по модулю 2 и выделению псевдоошибок коj торые далее поступают на вход измерителя 9.
Частость псевдоошибок, вычисленная в измерителе 9, поступает в формирователь 10 адреса, где по величине частости псевдоошибки формируется адрес в двоичном коде, который поступает на первый вход блока 11 памяти. Блок 13 управления по сигналу окончания счета, поступающего с первого выхода измерителя 20 на вход блока 13 управления, разрешает запись истинного значения частости ошибки в ячейки блока 11 памяти,по99 4
636 Подписное
Произв.-полигр. пр-тие, r. Ужгород, ул. Проектная, 4
3 13580 ступающего с.второго выхода измерителя 20 на третий вход блока 11 памяти по адресу, сформированному формирователем 10 адреса. Блок 13 управления последовательно, с дискретом, зависящим от требуемой точности, управляет аттенюатором 15, который регулирует мощность добавляемого шума, и записью значений частости ошибок по адресу, сформированному формиро- fp вателем 10 адреса для различных соотношений сигнал/шум.
При заполнении последней ячейки памяти в блоке 11 памяти блок 13 управления переводит ключ 19 и пере- 15 ключатель 1 в режим "Измерение", а блок 11 памяти в режим "Чтение", при этом оператор по сигналу "Измерение" на индикаторе 12 переводит переключатель 22 режима работы в по- 2р ложение, когда подвижный контакт 25 замкнут с неподвижным контактом 23.
При этом сигнал с выхода линейного детектора исследуемого канала связи через переключатель 1 поступает на 25 вход детектора 8 псевдоошибок, с выхода которого вьщеленные псевдоошибки обрабатываются измерителем 9, и по частости ошибок формирователя 10 адреса формируют соответствующий 30 адрес, по которому считывается истинное значение частости ошибки из соответствующей ячейки памяти блока
11 памяти. Результаты измерений отображаются на информационном табло индикатора 12.
Устройсто может работать в режиме самопроверки если его перевести при помощи клавиатуры блока 21 ввода в режим "Калибровка, не переклю11 40 чая переключатель 22.
Формула и з о б р е т е н и я
Устройство для контроля цифрово- 45
ro канала связи, содержащее последовательно соединенные переключатель, детектор псевдоошибок, включающий сумматор, выход которого является выходом детектора псевдоошибок, из- 50 меритель частости псевдоошибок, формирователь адреса, блок памяти и индикатор, последовательно соединенВНИИПИ Заказ 6009/57 Тираж ные ключ, измеритель частости ошибок и блок управления, калибратор, содержащий генератор псевдослучайной последовательности и последовательно соединенные генератор шума, аттенюатор и смеситель, выход которого является выходом калибратора, первый и второй, третий и четвертый выходы блока управления соединены соответственно с первым входом аттенюатора, управляющим входом переключателя, управляющим входом ключа и управляющим входом блока памяти, вход записи которого соединен с вторым выходом измерителя частости ошибок, выход калибратора соединен с вторым входом переключателя, первый вход которого является выходом детектора контролируемого цифрового канала связи, о т л и ч а ю щ ее с я тем, что, с целью повышения точности контроля, введены блок ввода и переключатель режима работ, вход аттенюатора является входом калибратора, выход генератора псевдослучайной последовательности соединен с вторым входом смесителя, выход блока ввода соединен с четвертым входом блока памяти, первый вход переключателя соединен с первым неподвижным контактом переключателя режима работ, выход переключателя соединен с вторым неподвижным контактом переключателя режима работ, подвижный контакт которого является входом регенератора исследуемого цифрового канала связи, выход которого является сигнальным входом ключа, а в детектор псевдоошибок введены последовательно соединенные первый пороговый блок и первый решающий блок, вьщелитель тактовой частоты, последовательно соединенные второй пороговый блок и второй решающий блок, входы первого порогового блока и вьщелителя тактовой частоты и второго порогового блока объединены и являются входом детектора псевдоошибок, выход выделителя тактовой частоты соединен с вторыми входами первого и второго решающих блоков, выходы которых соединены соответственно с первым и вторым входами сумматора.