Постоянное запоминающее устройство

Иллюстрации

Показать все

Реферат

 

Изобретение относится к вычислительной технике и предназначено для построения постоянных запоминающих устройств. Цель изобретения - повышение быстродействия постоянного запоминающего устройства. Поставленная , цель осуществляе тся за счет считывания информации с управляемых формирователем запоминающих модулей с минимальной выборкой адреса , что повышает быстродействие устройства И только по адресам, по которым происходит переключение формирователей и управляемых ими запоминающих модулей, время считывания информации из запоминающих модулей увеличивается на время нарастания фронта включаемого формирователя, на время восстановления работоспособности микросхемы памяти при включении питания, на время спада фронта выключаемого формирователя и время восстановления работоспособности выключаемых запоминающих устройств. Устройство содержит накопитель 1, запоминающие модули 2, регистры 3,4,7,11 адреса, дешифраторы 5,8, регистр 6 признаков,формирователи 9, источник 10 питания, элементы 12 и 13 сравнения и задержки . 1 ил. (О Останов ли ZfO CD OS со го

СОЮЗ СОВЕТСКИ К

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК (51) 4 0 11 С 17/00! ВСР С."..-.= .,.

j13 .,, Г3

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К ABTOPCHOMY СВИДЕТЕЛЬСТВУ!

1

) лц

ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ (61) 746730 (21) 4132844/24-24 (22) 15.07.86 (46) 23. 12.87. Йюл. 11 - 47 (72) В.В. Иванов, А.A. Криксин, А.К. Кейлин и В,H. Криницын (53) 681.327 ° 66(088.8) (56) Авторское свидетельство СССР

N - 746730, кл, G 11 С 17/00, 1977. (54) ПОСТОЯ H HOE ЗАПОМИНАЮЩЕ E УСТРОЙСТВО (57) Изобретение относится к вычислительной технике и предназначено для построения постоянных запоминающих устройств, Цель изобретения — по.вышение быстродействия постоянного запоминающего устройства. Поставленная цель осуществляется за счет считывания информации с управляемых формирователем запоминающих

А" с модулей с минимальной выборкой адреса, что повышает быстродействие устройства; И только по адресам, по которым происходит переключение формирователей и управляемых ими запоминающих модулей, время считывания информации из запоминающих модулей увеличивается на время нарастания фронта включаемого формирователя, на время восстановления работоспособности микросхемы памяти при включении питания, на время спада фронта выключаемого формирователя и время восстановления работоспособности выключаемых запоминающих устройств. Устройство содержит накопитель 1, запоминающие модули

2, регистры 3,4,7,11 адреса, дешифраторы 5,8, регистр 6 признаков,формирователи 9, источник 10 питания, элементы 12 и 13 сравнения и задержки. 1 ил.

1361631

Изобретение относится к вычислительной технике, предназначено для построения постоянных запоминающих устройств с низкой потребляемой мощностью и большим быстродействием и является усовершенствованием изобретепия по авт.св. У 746730, Цель изобретения — повышение быстродействия устройства. 10

На чертеже представлена блок-схема постоянного запоминающего устройства.

Устройство содержит накопитель 1, состоящий из заноминающих модулей 2, первый 3 и ьторой 4 регистры адреса, 15 первый дешифратор 5, регистр 6 признаков, третий регистр 7 адреса, второй дешифратор 8, формирователи 9, первый источник питания (не показан), второй источник 10 питания, четвертый 20

Регистр 11 адреса, элементы 12 и 13 сравнения и задержки соответственно.

Устройство работает следующим образом. 25

В исходном состоянии питание подается па регистры 3,4,6,7 и 11, элементы 12 и 13, дешифраторы 5 и 8 и формирователи 9. Адрес с регистра 7 поступает на регистр 11 и на вход элемента 12. Постоянное питание Е 2 подается через выбранный формирователь на г одключенные к нему запоминающие модули. Считанная информация из запоминающего модуля стробом переписывается в регистр 6, где хранится в течение необходимого времени.

При поступлении нового адреса на регистры 3, 4 и 7 (регистр 7 управляет дешифратором формирователей) про- 40 исходит сравнение адреса, поступившего на регистр 7, и хранимого предыдущего адреса в регистре 11 на элементе 12. В случае сравнения адресов выбранный ранее формирователь остает- 45 ся открытым, считывание информации производится из тех же запоминающих модулей, что и в предыдущее обращение.

В случае несравнения адресов с регистров 7 и 11 на элементе 12 формиру- 50 .ется сигнал нОстанов, который поступает в центральный процессор и запрещает обращение к постоянному запоминающему устройству. Этот же сигнал поступает на регистр 6 и запрещает 55 выдачу неопределенной информации в

1 магистраль ЭВМ в случае, если машина производит другие операции в этот момент времени. Если ЭВМ работает в

I асинхронном режиме, то достаточно подать сигнал "Останов" на регистр 6.

Формирование сигнала "Останов" происходит следующим образом, Сигнал несравнения с элемента 12 запускает элемент 13, формирующий длительность сигнала Останов, которая определяется длительностью переходных процессов, происходящих при переключении формирователей 9 и модулей 2. По заднему фронту сигнала "Останов1 в регистр 11 записывается адрес с регистра 7, элемент 12 устанавливается в состояние сравнения. Выбранный дешифратором 8 новый формирователь 9 подает на подключенные к нему запоминающие модули постоянное напряжение. По окончании сигнала Останов" из постоянного запоминающего устройства выдается информация, соответствующая новому адресу.

Введение новых элементов позволяет в пределах времени работы каждого формирователя (т.е. когда считывание информации в течение нескольких тактов происходит с одних и тех же запоминающих модулей) считывание информации с управляемых им запоминающих модулей производить с минимальной выборкой, равной времени выборки адреса,. указанного в технических условиях на микросхемы постоянной памяти, что повышает быстродействие устройства, И только по адресам, по которым происходит переключение формирователей и

I управляемых ими запоминающих модулей, время считывания информации из запоминающих модулей увеличивается на время нарастания фронта включаемого формирователя, на время восстановления работоспособности микросхемы памяти при включении питания, на время спада фронта выключаемого формирователя и на время восстановления работоспособности выключаемых запоминающих модулей.

Формула изобретения.

Постоянное запоминающее устройство по авт,св. Ф. 746730, о т л и ч а ю— щ е е с я тем, что, с целью повышения быстродействия устройства, в него введены элемент сравнения, элемент задержки, четвертый регистр адреса, управляющий и информационный входы которого подключены соответственно к выходу элемента задержки и выходу

Составитель А. Ершова

Техред М.Дидык

Редактор В. Петраш

Корректор Г. Решетник

Заказ 6297/52 Тираж 588

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4/5

Подписное

Производственно-полиграфическое-предприятие, г. Ужгород, ул. Проектная, 4. з 1361631

4 третьего регистра адреса, соединен- ключен к входу элемента задержки, ного с первым входом элемента срав- второму информационному входу регинения, второй вход которого подклю- стра признаков и является вторым инчен к выходу четвертого регистра ад- формационным выходом постоянного за5 реса, выход элемента сравнения под- поминающего устройства.