Устройство для обнаружения ошибок
Иллюстрации
Показать всеРеферат
Изобретение относится к техни- ; ке связи и может быть использовано в аппаратуре контроля достоверности -передаваемой информации и проверки качества канала передачи, работающего в кодах вида 1 В, 2 В, таких как CMI, DM1, BIF. Целью изобретения является повышение быстродействия и упрощение структуры устройства обнаружения ошибок. Устройство содержит первый и второй блоки 1 и 2 задержки , накопитель 3, первый - третий детекторы 4-6, коммутатор 7, формирователь 8, информационный 9, тактовый 10 и управляющий 11 входы, выход 12. Введение блоков задержки и третьего детектора позволяет упростить структурную схему и повысить быст родействие устройства обнаружения ошибок без ухудшения характеристик достове ности передаваемой информации . I ил., 2 табл. с SS дых. со 05 со 4 оо оэ
СООЗ СОВЕТСНИХ
СОЦИАЛИСТИЧЕСКИХ
РЕСПУБЛИК (192 (И) (50 4 Н 03 И 13/00
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
Н А ВТОРСНОМУ СВИДЕТЕЛЬСТВУ
ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР
ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ (21) 3977 116/24-24
{22) 14, 11.85 (46) 30.12.87. Бюл. Ф 48 (72) В.А.Жаворонков (53) 621. 394. 14 (088. 8) (56) Авторское свидетельство СССР
Ф 658758, кл. Н 03 М 13/02, 29. 17.77.
Авторское свидетельство СССР
N - 1012451, кл. Н 03 M 13/02, 14.08.81. (54) УСТРОЙСТВО ОБНАРУЖЕНИЯ ОШИБОК (57) Изобретение относится к технике связи и может быть использовано в аппаратуре контроля достоверности
-передаваемой информации и проверки качества канала передачи, работаю— щего в кодах вида 1 В, 2 В, таких как CMT, DNI, BIF Целью изобретения является повышение быстродействия и упрощение структуры устройства обнаружения ошибок. Устройство содержит первый и второй блоки 1 и 2 задержки, накопитель 3 первый — тре †тий детекторы 4-6, коммутатор 7, формирователь 8, информационный 9, тактовый 10 и управляющий 11 входы, выход 12. Введение блоков задержки и третьего детектора позволяет упрос— тить структурн2чО схем2 и повысить быстродействие устройства обнаружения
-. ошибок без ухудг..ения характеристик достоверности передаваемой информации. 1 ил., 2 табл.
1.363483
Изобретение относится к технике связи и может быть использовано в
35 аппаратуре контроля достоверности передаваемой информации и проверки качества канала передачи без перерыва сеанса связи для однополярных сигналов в кодах CMI DMI, BIF u т. п., передаваемых по волоконно-оптическим, проводным или радиокана- 1О лам связи.
Целью изобретения является повышение быстродействия устройства и уменьшение его структурной сложности. 15
На чертеже приведена структурная схема устройства обнаружения ошибок.
Устройство содержит первый и второй блоки 1 и 2 задержки, накопитель 3, первый 4, второй 5, третий 20
6 детекторы, коммутатор 7, формирователь 8, информационный 9, тактовый 10 и управляющие 11 входы уст— ройства, выход 12 устройства.
Детектор 4 определяет нарушение нижнего предела- текущей цифровой суммы. Детекторы 5 и 6 определяют нарушение верхних пределов текущей цифровой суммы, которые для кода
СМ! равны 3, а для кодов DMI u
13IF — 2 .
Детекторы 4-6 могут быть выполнены на элементах И.
Устройство работает следующим образомм.
Информационный сигнал в коде
CMI, DMI или BIF поступает на вход 9 устройства обнаружения ошибок и с него на вход блока 2 задержки, на другой вход которого подается сигнал рр удвоенной тактовой частоты с входа
10 устройства. Блоком 2 задержки осуществляется запоминание и хранение информации на время T = 1/2F и, кроме того, разветвление на пря- 4g мой и инверсный выходы. Аналогичную операцию задержки и хранения в течение времени Т реализует первый блок 1 задержки, на второй и третий входы которого поступает двухраз- БО рядное двоичное значение текущей цифровой суммы с выходов накопителя 3.
С первого и второго выходов первого блока 1 задержки снимаются соответственно прямое и инверсное значения первого разряда текущей цифровой суммы, а с третьего и четвертого выходов — прямое и инверсное значения второго разряда.
Прямое и инверсное значения двухразрядной текущей цифровой суммы и обрабатызаемого сигнала поступают на входы накопителя 3 первого детектора 4, второго детектора 5 и третьего детектора 6, каждый из которых выполняет обработку входной информации по алгоритму, определяемому внутренней структурой каждого блока.
Накопитель 3 реализует переключа— тельные функции: а = abc+abc + abc+abc;
Ь, = аЬс+аЬс+ аЬс+аЬс, для младшего а и старшего b двоичных разрядов текущей цифровой суммы.
Переключательные функции, определяющие алгоритм обработки для первого детектора 4, второго и третьего детекторов 5,6, имеют вид: Е = аЬс;
Е = аЬс; Е = аЬс, в соответствии с табл.1 и табл.2.
Т а б л и ц а 1
Бтек - Eî Ез
CMI
О О
0 1
1 0
1 2
2 3
3 2
3 3
О
Из табл. 1 видно, что при опросе нулевой посылки во входной последовательности CMI величина суммы уменьшается на 1 по сравнению с $ за исключением случая S „ = О, когда сумма тоже становится равной нулю и на выходе детектора 4 фиксируется нарушение нижнего предела, а при наличии единичной посылки во входном сигнале величина суммы увеличивается на 1 по сравнению с S „ за исключением случая S « = Зр при этом
3,. а на выходе третьего детектора 6 фиксируется нарушение верхнего предела. С выхода коммутатора 7 фиксируемые нарушения поступают на выход формирователя 8.
1363483
Для работы с кодами DNI u BIF накопитель 3, детекторы 4 и 5 должны работать по алгоритму, приведенному в табл.2.
Таблица 2
DNI, 8 IF S K E E
0
0
0
Верхний предел текущей цифровой суммы для кода CMI равен в условных величинах числу три, а для кодов ЭМ? и BIF числу два, что вызывает необходимость в коммутаторе 7. для выбора детекторов 5 и 6 в зависимости от вида коца по сигналу управления с управляющего входа 11 устройства обнаружения ошибок.
Формирователь 8 предназначен для объединения потоков ошибок по нарушению нижнего и верхнего предела цифровой суммы в общий поток, поступающий на выход устройства обнаружения ошибок.
Составитель О.Тюрина
Редактор Т.Лазоренко Техред Л.Сердюкова Корректор.С.йекмар
Заказ 6380/54 Тираж 900 Подписное
ВНИИПИ Государственного комитета СССР по делам изобретений и открытий
113035, Москва, Ж-35, Раушская наб., д. 4/5
Производственно-полиграфическое предприятие, r. Ужгород, ул. Проектная, 4
Детектор 4 является общим для всех трех кодов CNI DMI и BIF, поскольку нижний предел текущей цифровой суммы Е для всех трех кодов равен нулю и йарушение этого предела сигнализирует о наличии ошибочных символов в обрабатываемой информации.
Формул а изобретения
Устройство обнаружения ошибок, содержащее накопитель, первый детектор, выход которого подключен к первому входу формирователя, выход ко-. .срого является выходом устройства, «торой детектор, коммутатор, первый вход которого является управляющим входом
10 устройства, о т л и ч а ю щ е е с я тем, что, с целью повышения быстродействия и уменьшения структурной сложности, в него ввецены третий детектор и блоки эацержки, первые гх:.:— дн первого и второго блоков задержк;i объединены и являются тактовым в::одом устройства, второй в .ад второго блока задержки является информационным входом устройства, первый выход пер20 вого блока задержки подключ н к первым входам накопителя, второго и третьего детекторов, второй выход первого блока задержки соединен с вторым входом накопителя и первым вхо дом первого детектора, третий вы— ход соединен с третьим входом накопителя и вторым входом третьего детектора, четвертый выход соединен с четвертым входом накопителя и вторыми Bxopa p o H B o oi.o peTeI<торов, первый выход второго блока задержки подключен к пятому входу накопителя и третьим входам второго и третьего детекторов, второй выход второго блока задержки подключен к третьему входу первого детектора и шестому входу накопителя, первый и второй выходы которого подключены соответственно к второму и третьему
40 входам первого блока задержки, выхо— ды второго и третьего детекторов подключены соответственно к второму и третьему входам коммутатора, выход которого соединен с вторым входом
45 формирователя.