Регенератор цифровых сигналов
Иллюстрации
Показать всеРеферат
Изобретение относится к электросвязи . Цель изобретения - повьшение помехоустойчивости. Регенератор цифровых сигналов содержит блок 1 предварительного усилителя, блок 2 вьщеления хронирующего сигнала, решаю - щие блоки 3,4, блок 5 автоматической регулировки усиления. В целях повышения помехоустойчивости за счет обнаружения факта ошибки и исправления ошибочно принятого символа в регенератор введены блок выходного преобразователя 14, последовательно соединенные блок элементов ИЛИ 6, регистр сдвига 11, последовательно соединенные блок обнаружения ошибок 8 и блок анализа 12, а также умножитель частоты 10, накопитель 9, блок согласования 13 и блок сравнения 7. 1 ил.
СОЮЗ СОВЕТСКИХ
СОЦИАЛИСТИЧЕСКИХ
РЕСПУБЛИК
А1 (19) (И) сЮ 4 Н 04 В 3/04
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР
ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ
К ABTOPCHOMV СВИДЕТЕЛЬСТВУ (21) 4101573/24-09 (22) 02.06.85 (46) 07.01.88. Ввл. Ф 1 (72) В.А.Клишин и С.Г.Мордвинов (53) 621.395.387(()88.8) (56) Цифровые системы передачи./Под ред. В.Маевского и Е.Милка. — M.:
Связь, 1979, с..85, рис.5.4. (54) РЕГЕНЕРАТОР ЦИФРОВЫХ СИГНАЛОВ (57) Изобретение относится к электросвязи. Цель изобретения - повышение помехоустойчивости. Регенератор цифровых сигналов содержит блок 1 предварительного усилителя, блок 2 выделения хронирующего сигнала, решающие блоки 3,4, блок 5 автоматической регулировки усиления. В целях повышения помехоустойчивости за счет обнаружения факта ошибки и исправления ошибочно принятого символа в регенератор введены блок выходного преобразователя 14, последовательно соединенные блок элементов ИЛИ 6, регистр сдвига 11, последовательно соединенные блок обнаружения ошибок 8 и блок анализа 12, а также умножитель частоты 10, накопитель 9, блок согласования 13 и блок сравнения 7. 1 ил.
1365359
Изобретение относится к электросвязи и может быть использовано при построении цифровых магистралей связи в качестве линейного кода, в которых используется код с чередованием полярности символов.
Целью изобретения является повышение помехоустойчивости.
На чертеже представлена структур- 10 ная схема регенератора цифровых сигналов.
Регенератор цифровых сигналов содержит блок 1 предварительного усилителя, блок 2 выделения хронирую- 15 щего сигнала, первый 3 и второй 4 решающие блоки, блок 5 автоматической регулировки усиления (АРУ), блок
6 элементов ИЛИ, блок 7 сравнения, блок 8 обнаружения ошибок, накопи- 20 тель 9, умножитель частоты 10, ре-, гистр 11 сдвига, блок 12 анализа, блок 13 согласования, блок 14 выходного преобразователя.
Регенератор цифровых сигналов 25 работает следующим образом.
Принимаемый квазитроичный сигнал поступает на блок 1 предварительного усилителя, связанный с блоком 5
АРУ, обеспечивающим ега устойчивую 30 работу.
С выходов блока 1 предварительного усилителя усиленный и разделенный на положительную и отрицательную составляющие сигнал поступает на решающие блоки 3 и 4 и блок
2 выделения хронирующего сигнала.
Решающие блоки 3 и 4 в моменты, определяемые хронирующими импульсами, поступающими с блока 2 выделения хро- 40 нирующего сигнала, сравнивают поступившие сигналы с пороговым уровнем, в .результате принимается решение о значении принятого символа. Сигналы с выходов решающих блоков 3 и 4 объединены блоком элементов ИЛИ 6 на регистр 11 сдвига, обладающий возможностью инверсии любого символа, записанного в него. С выхода регистра 11 сигнал поступает на блок 50
14 выходного преобразователя, где происходит преобразование символов в линейный сигнал.
В случае ошибочного восстановления символа в решающих блоках 3 и
4, вызванного помехами в среде передачи, факт ошибки обнаруживается в блоке 8 обнаружения ошибок благодаря избыточности кода ЧПИ.
Одновременно в блоке 7 сравнения производится сравненйе восстановленного сигнала, поступившего с блока элементов ИЛИ 6, и сигнала, поступившего с блока 1 предварительного усилителя через блок 13 согласования. Последний имеет фиксиро- . ванный коэффициент передачи, обеспечивающий .равенство уровней сигналов на входах блока 7 сравнения при приеме неискаженных сигналов.
На выходе блока 7 сравнения формируется сигнал отражающий степень несоответствия принятого и восстановленного сигналов. Этот сигнал в двоичном коде передается в накопитель 9, запись в который производится с частотой kf,, где f — частота хронирующего сигнала; k — количество двоичных символов в кодовой комбинации, выдаваемой блокам 7 сравнения. Из накопителя 9 информация о степени несоответствия и восстановленных и п поступивших с блока 1 предварительного усилителя символов передается в блок 12 анализа, который выявляет номер восстановленного символа с наибольшим несоответствием сигналу. Этот сигнал вследствие воздействия помех, уровень которых в реальных, трактах определяется нормальным законом, соответствует ошибочно принятому символу. Исправление этого символа происходит в регистре ll сдвига путем ега инвертирования по сигналу с блока 12 анализа. Количество ячеек и в регистре
11 сдвига определяется структурой сигнала в линии и рассчитывается по формуле n=m+2, где m — максимальное число подряд следующих нулей.
Блок 14 выходного преобразователя осуществляет преобразование сигнала, поступающего на него с регистра
11 сдвига, из биполярной формы в сигнал кода ЧПИ.
Регистр 11 сдвига обладает возможностью инверсии символов, записанных в него и блок 12 анализа. Указанный регистр 11 сдвига может быть реализован путем включения между триггерами, являющимися ячейками обычного регистра сдвига, сумматоров по модулю два, вторые входы которых соединены с соответствующими выходами блока 12 анализа. Последний может быть реализован путем последовательного соединения схемы выявления макси1365359
Формула изобретения
Составитель Л.Тимошина
Редактор Н.Лазаренко Техред Л.Сердюкова, Корректор В.Бутяга
Заказ 6658/56 Тираж 660 Подписное
BHHHIIH Государственного комитета СССР по делам изобретений и открытий
113035, Москва, Ж-35, Раушская наб., д. 4/5
Производственно-полиграфическое предприятие, г, Ужгород, ул. Проектная, 4 мального сигнала из поступающих на него сигналов с преобразованием его в логическую "1", а остальных — в логический "0" и набора элементов
И, первые входы которых соединены с выходами схемы выявления максимального сигнала, а объединенные вторые входы соединены с выходом блока 8 обнаружения ошибок. 10
Регенератор циАровых сигналов, содержащий блок предварительного усилителя, к первому входу которого подключен выход блока автоматической регулировки усиления, к входу которого подключен первый выход блока предварительного усилителя, второй и третий выходы которого подключены 20 к первым входам первого и второго решающих блоков, а через блок выделения хронирующего сигнала — к вторым входам первого и второго решающих блоков, отличающийся 26 тем, что, с целью повышения помехоустойчивости за счет обнаружения факта ошибки и исправления ошибочно принятого символа, введены блок выходного преобразователя, последовательно соединенные блок элементов ИЛИ, к первому и вторым входам которых подключены выходы первого и второго решающих блоков, и регистр сдвига, выход которого подключен к первому входу блока выходного преобразователя, последовательно соединенные блок обнаружения ошибок, к первому и второму входам которого подключены выходы первого и второго решающих блоков, и блок анализа, выходы которого подключены к вторым входам регистра сдвига, при этом выход блока выделения хронирующего сигнала подключен к второму входу блока выходного преобразователя и к (n+2)му входу регистра сдвига, а к вторым входам блока анализа через введенные последовательно соединенные умножитель частоты и накопитель, к второму входу которого через введенные последовательно соединенные блок согласования и блок сравнения, к второму входу которого подключен выход блока элементов ИЛИ, подключен первый выход блока предварительного усилителя, второй вход которого и выход блока выходного преобразовате" ля являются соответственно входом и выходом регенератора цифровых сигналов.