Цифровой измеритель отклонения частоты от номинальной
Иллюстрации
Показать всеРеферат
Изобретение относится к цифровой технике и позволяет упростить . устройство, что обеспечивает повьшение его надежности. Измеритель содержит блок 1 управления, двоичньй умножитель 2, состоящий из реверсивного счетчика 3, блока 4 элементов совпадения и счетчика 5 импульсов, блок 6 сложения - вычитания, делитель 7 частоты , первый 8 и второй 9 входы, информационный 10 и знаковый 11 выходы . Результат измерений, выполняемых предлбженным устройством, прямо пропорционален коэффициенту деления К делителя 7 частоты, поэтому при том же масштабе результата измерения появляется возможность уменьшить разрядность блоков 3-5 двоичного умножителя 2 и, следовательно, сократит-ь число схемных элементов устройства. При этом разрядность двоичного умножителя 2 будет равна разрядности -кода максимального отклонения, частоты, а суммарная разность двоичного умножителя 2 и делителя 7 частоты будет равна разности кода максимального значения измеряемой частоты. 1 ил. (Л
СОЮЗ СОВЕТСКИХ
СОЦИАЛИСТИЧЕСКИХ
РЕСПУБЛИН (51) 4 С О1 R 23/10
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
К А BTOPCHOMV СВИДЕТЕЛЬСТВУ
71
ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР
ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ (21) 3857914/24-21 (22) 25.02.85 (46) 15.01.88. Бюл. Ф 2 (72) С.В.Караваев и Л.Е.Нахмейстер (53) 621.317 (088.8) (56) Авторское свидетельство СССР
h" 783702, кл. G 01 R 23/10, 1980.
Авторское свидетельство СССР
У 748270, кл. G 01 R 23/10, 1980. (54) ЦИФРОВОЙ ИЗМЕРИТЕЛЬ ОТКЛОНЕНИЯ
ЧАСТОТЫ ОТ НОК1НАЛЬНОЙ (57) Изобретение относится к цифро-. вой технике и позволяет упростить устройство, что обеспечивает повышение его надежности. Измеритель содержит блок 1 управления, двоичный умножитель 2, состоящий из реверсивного счетчика 3, блока 4 элементов совпа„„SU„„1366961 д1 дения и счетчика 5 импульсов, блок 6 сложения — вычитания, делитель 7 частоты, первый 8 и второй 9 входы, информационный 10 и знаковый 11 выходы. Результат измерений, выполняемых предложенным устройством, прямо пропорционален коэффициенту деления К делителя 7 частоты, поэтому при том же масштабе результата измерения появляется возможность уменьшить разрядность блоков 3-5 двоичного умножителя 2 и, следовательно, сократить число схемных элементов устройства.
При этом разрядность двоичного умно- жителя 2 будет равна разрядности кода максимального отклонения. частоты, а суммарная разность двоичного умножителя 2 и делителя 7 частоты будет равна разности кода максимального значения измеряемой частоты. 1 ил.
1 13
Изобретение относится к цифровой измерительной технике.
Цель изобретения — упрощение цифрового измерителя отклонения частоты от номинальной.
На чертеже представлена функциональная схема предлагаемого измерителя.
Цифровой измеритель содержит блок
1 управления, двоичный умножитель 2, состоящий из реверсивного счетчика 3, блока 4 элементов совпадения и счетчика 5 импульсов, блок 6 сложениявычитания, делитель 7 частоты, первый 8 и второй 9 входы, информационный 10 и знаковый 11 выходы.
Блок,1 управления первым и вторым выходами соединен с первым и вторым соответственно управляющими входам блока 6 сложения — вычитания, первый вход которого является вторым входом измерителя, а второй вход соединен с выходом делителя 7 частоты, вход которого соединен с выходом двоично го умножителя 2, которым является выход блока 4 элементов совпадения, первые входы которого соответственно соединены с выходами реверсивного счетчика 3 и являются информационным выходом 10 измерителя, а вторые входы соединены с выходами счетчика 5 импульсов, вход которого объединен с вычитающим входом реверсивного счетчика 3 и соединен с выходом блока 6 сложения — вычитания, суммирующий вход реверсивного счетчика 3
-является первым входом 8 измерителя, знаковым выходом 11 измерителя является первый выход блока 1 управления, вход которого соединен с выходом переполнения реверсивного счетчика 3, входы направления счета которого соединены с третьим и четвертым выходами блока 1 управления.
Измеритель. работает следующим образом.
Предположим, что частота f,, поступающая на вход 8, больше частоты поступающей на вход 9. Блок 1 ! управления задает блоку 6 режим сложения, а далее управляет режимом
1 работы блока 6 и направлением счета реверсивного счетчика 3 таким образом, что всегда поддерживается отрицательный характер обратной связи двоичного умножителя 2 через делитель 7 частоты с блоком 6 сложения— вычитания.
66961
k.й
kN -Z
Отсюда
f — f
Z
k-N — — -gf
Э т
= k-И вЂ” 1
ЗО где af =й
Таким образом, в установившемся режиме содержимое реверсивного счет- чика 3 пропорционально разности частот и при выборе частоты f в ка честве номинальнои пропорционально отклонению измеряемой частоты f от номинальной со знаком минус
Если при f, f„ блок 1 управле4О ния находится в состоянии, задающем работу блока 6 в режиме вычитания, то направление счета реверсивного счетчика 3 противоположно указанному на чертеже, а установившегося ре
45 жима не будет, так как
f„> f1 при любой частоте f .
Следовательно, реверсивный счет5О чик 3 переполнится и сигнал с его выхода переполнения поступит на блок 1 управления, который переключит блок 6 и реверсивный счетчик 3 в состояние, рассмотренное вышее. мерителя происходит аналогично, но установившийся режим достигается при работе блока 6 в режиме вычитания. B этом случае
Частоты на входах реверсивного счетчика 3 f+ и f равны: г + fy где f — частота на выходе делителя
7,равная
Х 1
f f
N k н где М = 2 — коэффициент пересчета двоичного умножителя 2; и — разность двоичного умножителя;
k коэффициент деления де1rлителя 7 частоты;
Z — код в реверсивном .счетчике 3.
В установившемся режиме частоты на суммирующем f, и вычитающем входах реверсивного счетчика равны, поэтому
136
М
df (2) со знаком плюс, который соответствует уровню логического нуля на знаковом выходе 11.
Формула изобретения
Составитель Е.Минкин
Техред Л.Олийнык Корректор И.Муска
Редактор А.Маковская
Заказ 6835/45 тираж 772 Подписное
ВНИИПИ Государственного комитета СССР по делам изобретений и открытий
113035, Москва, Ж-35, Раушская наб.д. 4/5
Производственно-полиграфическое предприятие, г. Ужгород, ул .Проектная, 4 а
Из формул (T) и (2) следует, что результат измерения прямо пропорционален коэффициенту деления к делителя
7 частоты, и поэтому при том же масштабе результата измерения Z появляется возможность уменьшить разрядность блоков 3 — 5 двоичного умножителя 2 и, следовательно, сократить число элементов измерителя, т.е. упростить его. В этом случае разрядность двоичного умножителя 2 равна разрядности кода максимального отклонения частоты, а суммарная разрядность двоичного умножителя 2 и делителя частоты 7 равна разрядности кода максимального значения измеряемой частоты.
Цифровой измеритель отклонения частоты от номинальной, содержащий блок управления, блок сложения — вычитания и двоичный умножитель, состоящий из блока элементов совпадения, первые входы которого соединены соответственно с выходами реверсив—
6961 ного счетчика и являются информационным выходом измерителя, а вторые входы соответственно — с выходами счетчика импульсов, вход
5 которого объединен с вычитающим входом реверсивного счетчика и соединен с выходом блока сложения — вычитания, первый информационный вход которого б является вторым входом измерителя, а первый и второй управляющие входы соединены соответственно с первым и вторым выходами блока управления, вход которого соединен с выходом переполнения реверсивного счетчика, f суммирующий вход которого является входом измерителя, о т л и ч а ю— шийся тем, что, с целью упрощения, дополнительно введен делитель частоты, вход которого соединен с выходом блока элементов совпадения, а выход — с вторым информационным входом блока сложения — вычитания, третий и четвертый выходы блока
Z5 управления соединены соответственно с входами направления счета реверсивного счетчика, а первый выход блока управления является знаковым выходом измерителя, причем разраядность
ЗО двоичного умножителя равна разрядности кода. максимального отклонения частоты, а суммарная разрядность двоичного умножителя и делителя частоты равна разрядности кода максимального
35 значения частоты.