Двоично-десятичный счетчик

Иллюстрации

Показать все

Реферат

 

Изобретение относится к импульсной и вычислительной технике, в частности к импульсным счетчикам с фазоимпульсиым представлением информации. и может быть использовано в устройствах промьппленной автоматики и вычислительной техники. Целью изобретения является повышение ремонтопригодности устройства. Счетчик выполнен на триггерах и логических элементах и собран по многоразрядной схеме. Работа его поясняется таблицами, приведенными в описании изобретения. В двоично-десятичном счетчике осуществляется перестройка логической структуры при отказе одного из разрядов, что создает возможность обеспечения работоспособности логического устройства автоматики и вычислительной техники без замены данного устройства, что повышает ремонтопригодность двоичного счетчика. 1 ил., 2 табл. с S (Л

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК (19) (И) А1 (511 Н 03 К 23/72

ОПИСАНИЕ ИЗОБРЕЛ

ГОСУДАРСТ8ЕННЫЙ КОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ

К ABTOPCHOMY СВИДЕТЕЛЬСТВУ (21) 4092663/24-21 (22) 02.06,86 (46) 30.01.88. Бюл. и 4 (72) А.Н.Пархоменко, В.С.Харламов и В.В.Голубцов (53) 621.374.323(088.8) (56) Матвеев В.В. и др. Приборы для измерения ионизирующих излучений.

М,: Атомиздат, 1972, с. 546, рис. 229 (В).

Интегральные микросхемы (справочник). Под ред, Б.В.Тарабрина. М.:

Радио и связь, 1983, с, 239. (54) ДВОИЧНО-ДЕСЯТИЧНЫЙ СЧЕТЧИК (57) Изобретение относится к импульсной и вычислительной технике, в частности к импульсным счетчикам с фазоимпульсным представлением информации, и может быть использовано в устройствах промьппленной автоматики и вычислительной техники. Целью изобретения является повышение ремонтопригодности устройства. Счетчик выполнен на триггерах и логических элементах и собран по многоразрядной схеме. Работа его поясняется таблицами, приведенными в описании изобретения, В двоично-десятичном счетчике осуществляется перестройка логической структуры при отказе одного нз разрядов, что создает возможность обеспечения работоспособности логического устройства автоматики и вычислительной техники без замены данного устройства, что повышает ремонтопригодность двоичного счетчика. 1 ил., 2 табл.

1370784

Изобретение относится к импульсной и вычислительной технике, в частности к импульсным счетчикам с фаэоимпульсным представлением информации и может быть применено в устройствах промышленной автоматики и вычислительной .техники.

Целью изобретения является повышение ремонтопригодности. !О

На чертеже приведена структурная схема предлагаемого двоично-десятичного счетчика.

Устройство содержит разряды 1-4, триггеры 5.1-5.4 разрядов, резервный 1 .. триггер 5.5, входной элемент И 6, элементы HE 7.1-7.4, элементы ИЛИ

8,1-8.4 разрядов, первые 9.2-9.5 и вторые 10,2-10.5 элементы И разрядов, дополнительный элемент ИЛИ 11, пер- 20 вые элементы 2-2И-ИЛИ 12.1-12 ° 4, элементы И/И-НЕ 13.2-13.4 разрядов, вторые 14.1-14.3 и третьи 15.1-15 ° 3 элементы 2-2И-ИЛИ разрядов, третий элемент И 16 четвертого разряда, первый

17 и второй 18 сннхровходы устройства, вход 19 сброса устройства, входы

20.1-20.4 предустанова устройства, информационные выходы 21.1-21.4 устройства. 30

Управляющие входы 22.1-22., устройства предназначены для отключения отказавшего триггера, При работе основных триггеров 5.1-5.4 на соответствующие управляющие входы подается сигнал логической единицы. При отказе какого-либо триггера на соответствующий вход подается сигнал логического нуля, Элементы 7.1-7,4 НЕ инвертируют соответствующие управляю- 40 щие сигналы, Элементы ИЛИ 8,1-8.4 предназначены для блокировки значения логического уровня на прямом выходе отказавшего триггера на логику работы 45 исправных элементов устройства.

Первые 9.2-9.5 и вторые 10.2-10 ° 5 элементы И являются входной логикой

I- и К-входов триггеров разрядов двоично-десятичного счетчика. 50

Первые элементы 2-2И-ИЛИ 12.1-12,4. предназначены для коммутации на соответствующие информационные выходы устройства значений сигналов с прямых выходов триггеров данного или последующего разрядов.

Элементы И/И-НЕ 13 ° 2-13.4 используются для формирования функций учета исправного (неисправного) состояния триггеров одноименного и всех предыдущих разрядов. На прямом и инверсном выходах элемента И/И"НЕ 13.2 формируются соответственно функции к.1hz.2 и z.! V z.2 (где z.i имея значение логической единицы, означает исправность соответствующего триггера, а z.i имея значение логического нуля, означает неисправность соответствующего триггера . Соответственно на выходах элемента И/И-НЕ 13.3

|формируются функции z.! A z ° 2 Л z.3 и г.! v z.2 Ч г3, а на выходах элемен.а

И/И-HE 13.4 формируются — z.l h z.2 h

hz.3 h z.4 и z.l Ч zË .ч z ° 3 Ч z ° 4

Вторые элементы 2-2И-ИЛИ 14.114.3 разрядов осуществляют коммутацию входа предустанова устройства на инверсный S-вход триггера данного или последующего разряда в зависимости от его исправного (или неисправного) состояния. Третьи элементы 2-2И-ИЛИ

15.1-15,3 обеспечивают алгоритм функционирования двоично-десятичного счетчика, учитывая работоспособность соответствующих триггеров разряда.

Третий элемент И 16 четвертого разряда предназначен для коммутации четвертого входа предустанова устройства на инверсные Б-входы данного или резервного разрядов.

Устройство работает следующим образом.

Для установа дяоично-десятичного счетчика в исходное состояние на вход 19 устройства подается нулевой логический сигнал. При этом все триггеры 5.1-5.5 устанавливаются в нулевое состояние.

При исправном состоянии всех основных триггеров 5 ° 1-5 ° 5 и полном режиме счета от 0 до 9 на управляющие входы 22.1-22.4 и на входы 20,1-20.4 предустанова подаются сигналы логической единицы, В этом случае единичным разрешающим сигналами открыты следующие элементы устройства: первые группы входов первых элементов

2-2И-ИЛИ 12.1-12.4 (разрешена подача на информационные выходы устройства значений логических сигналов с прямых триггеров 5,1-5,4 одноименных разрядов), вторая группа входов вторых элементов 2-2И-ИЛИ 14.1-14.3 (разрешено прохождение сигналов с входов предустанова на соответствующие, одноименные, инверсные S-входы

13707

3 триггеров 5.1-5.4), вторая группа входов третьего элемента 2-2И-ИЛИ первого разряда в момент счета импульсов от 0 до 8 (разрешен перенос состояния значения сигнала с единичного выхода триггера 5.1 на Х-входы триггера 5.2), первая группа входов третьего элемента 2-2И-ИЛИ второго разряда открыта в течение полного 0 цикла счета значением функции к.ltlz ° 2, первая группа входов третьего элемента 2-2И-ИЛИ 15.3 третьего разряда открыта также в течение цикла счета значением функции к.1 Л z.2 h z.3.

Одновременно с этим закрываются следующие элементы устройства: вторая группа входов первых элементов 2-2ИИЛИ 12.1-12.4 (запрещена подача на информационные выходы устройства зна- 20 чений сигналов с прямых выходов триг" герон последующих разрядов), первая группа входов элементов 2-2И-ИЛИ

14.:-14 ° 3 (запрещена подача сигналов с входов предустанова устройства на 25 инверсные S-входы триггеров последующих разрядов), первая группа входов третьего элемента 2-2И-ИЛИ 15.1 saкрывается нулевым состоянием функции

z.3 V z.4, вторая группа входов тре- 30 тьего элемента 2-2И-ИЛИ 15.2 закрывается нулевым состоянием функции

z ) Ч z 2.

В табл.1 приведено состояние входов и выходов.

Счет синхроимпульсов, поступающих, при единичном состоянии логического сигнала на входе 18 с синхровхода 17, производится н полном соответствии с состоянием табл. 1, В табл.2 приведены значения состоя. ний счетчика при использовании входов предустанова и исправной работе основных триггеров 5.1-5.4.

При неисправном состоянии одного 45 из триггеров 5.1-5,4 на соответствующий управляющий вход 22.1-22.4 устройства подается сигнал логического нуля.

Рассмотрим порядок перестройки логической структуры предлагаемого устройства на примерах, когда произошел отказ триггера 5.1 или 5.3.

При отказе триггера 5,1 на управляющий вход 22.1 подается нулевой потенциал и данный триггер исключается иэ режима функционирования двоичнодесятичного счетчика, Инвертированный элементом НЕ 7.1 нулевой сигнал

84 блокирует возможное воздействие значением состояния сигнала с прямого выхода триггера 5.1 на другие элементы устройства путем подачи на второй вход элемента ИЛИ 8.1 единичного сигнала. На выходах элементов И/И-НЕ

13.2-13,4 формируются нулевые сигналы для функций z 1 Л z.2, z.l Л z.2

gz .3 и z ° 1 Л z.2 A z 3 Л z4 и единичные сигналы для функций z.1 Ч к.2, z.l Ч z ° 2 Ч z.3, Ч z.l Y z.2 Ч z.3 V z,4.

В результате этого единичными разрешающими сигналами открыты следующие элементы устройстна: вторые группы входов первых элементов 2-2И-ИЛИ

12.1-12,4 (разрешается передача на информационные выходы 21.1-21.4 устройства значений состояний сигналов с прямых выходов триггеров 5.2-5.5 последующих разрядов), первые группы входов элементов 2-2И-ИЛИ 14.1-14 ° 3 и элемент И 16 (разрешается передача сигналов с входов 20.1-20.4 предустанона устройства на инверсные S-входы триггеров последующих разрядов), вторая группа входов третьего элемента

2-2И-ИЛИ 15,1, вторая группа нходов третьего элемента 2-2И-ИЛИ 15.2. Одновременно с этим закрываются: первые группы входов первых элементов

2-2И-ИЛИ 12.1--12.4, вторые группы входов вторых элементов 2-2И-ИЛИ

14.1-14,3, первая группа входом третьего элемента 2-2И-ИЛИ 15.1, первая группа входов третьего элемента

2-2И-ИЛИ 15.2.

Подсчет импульсов, поступающих на первый синхровход 17 устройства производится по следующей логической ветви предлагаемого двоично-десятичного счетчика: с первого синхровхода устройства через входной элемент И 6 на счетный вход триггера 5 ° 2. Так как на его В-, S-, I- и К-входах присутствуют единичные сигналы (чертеж), то триггер 5,2 работает в счетном режиме. Далее последующие состояния на прямом выходе триггера 5,2 передаются через элементы ИЛИ 8,2, первый

9,3 и второй 10,3 элементы И íà Iи К-входы триггера 5 ° 3. Элементы И

9.3 и 10.3 открыты единичными сигналами с выхода элемента ИЛИ 8.1, с выхода элемента 2-2И-ИЛИ 15.2, так как на входах его второй группы входов присутствуют единичные сигналы с инверсного выхода элемента И/И-НЕ

1370784

13.2 и с инверсного выхода триггера

5,5. В этом случае. при накоплении двоично-десятичным счетчиком девяти импульсов вторая группа входов элес мента 2-2И-ИЛИ 15,2 закрыта нулевым сигналом с инверсного выхода триггера 5.5 и после состояния устройства, равного 9, он устанавливается в нулевое состояние, так как запрещен 1О перенос единичного состояния с триггера 5.2 в триггер 5.3, При поступлении пятого импульса на вход 17 устройства триггер 5.4 переходит в единичное состояние, так как íà его

I- и К-входах присутствует единичный сигнал с выходов первого 9.4 и второго 10.4 элементов И состояния триггеров 5.2 и 5.3 единичные, а на выходе элемента 2-2И-ИЛИ 15,3 также присутствует единичный сигнал. Подобным же образом в единичное состояние при поступлении девятого импульса на входе 17 устройства устанавливается триггер 5.5. 75

При отказе триггера 5.3 на управляющий вход 22,3 подается нулевой сигнал и данный триггер исключается из режима функционирования двоичнодесятичного счетчика. Сигнал, эступая с входа 22.3 через элемент НЕ 7.3 на второй вход элемента ИЛИ 8.3, блокирует единичным сигналом возможное воздействие с выхода отказавшего триггера 5.3 на другие элементы устройства. На выходах элементов И/И-НЕ

13,3-13,4 формируются нулевые сигнаJIH для функций z ° 1 A z ° 2 Л z ° 3 и z ° lh

h z.2 A z.3 h z.4 и единичные сигналы для функций z.l V z.2 Ч z.3 и z.! Ч

V z.2 V z.3 V z.4. На выходах элемента

И/И-НЕ 13.2 функция z.l Л z.2 имеет единичное значение, а функция z.lV z.2 имеет нулевое значение. В результате, 45 этого единичными разрешающими сигналами открыты следующие элементы устройства: первые группы входов элементов 12,1 12,2 и вторые группы входов элементов 12.3 и 12,4, обеспечивая подачу на информационные следующие выходы устройства: на выход 21 1 подается сигнал с выхода триггера

5.1, на выход 21.2 — с выхода триггера 5,2, на выход 21.3 — с триггера

5.4 и на выход 21 ° 4 — с триггера 5,5; вторые группы входов элементов 14.1 и 14,2 и первая группа входов элемента 14.3, а также третий элемент

И 16, обеспечивая при этом подачу сигналов с входов. предустанова соответственно на инверсные Б-входы триггеров 5 ° 1, 5.2, 5.4 и 5.5.

Открыты первая группа входов третьего элемента 2-2И-ИЛИ 15.1 до момента накопления девятого импульса в полном цикле счета, первая группа -, входов третьего элемента 2-2И-ИЛИ

15.2 в течение всего цикла счета, вторая группа входов третьего элемента 2-2И-ИЛИ 15.3 в течение всего цикла счета. Одновременно с этим закрываются следующие элементы устройства: вторые группы первых элементов 2-2ИИЛИ 12.1 н 12 ° 2, первые группы входов первых элементов 2-2И-ИЛИ 12,3, %

12,4, вторые группы входов вторых элементов 2-2И-ИЛИ 14,1 и 14,2 и первая группа второго элемента 2-2И-ИЛИ

14.3, вторая группа входов третьих элементов 2-2И-ИЛИ 15.! и 15.2 и первая группа входов третьего 15.3 элемента 2-2И-ИЛИ 15.3.

Подсчет импульсов, поступающих на первый 17 смнхровход устройства, производится по аналогичным логическим ветвям, что и в первом примере, состояние входов и выходов полностью соответствует состояниям, приведенным в табл. 1 °

Замена отказавших второго и четвертого триггеров производится аналогично рассмотренным примерам, Таким образом, в предлагаемом двоично-десятичном счетчике осуществляется перестройка логической структуры при отказе одного из разрядов, что создает возможность обеспечения работоспособности логического устройства автоматики или вычислительной техники без замены предлагаемого устройства, и, следовательно, повышается ремонтопригодность двоичного счетчика.

Формула и з обретения

Двоично-десятичный счетчик, содер-. жащий триггеры каждого разряда и входной элемент И, а каждый, кроме первого, разряд содержит два эле" мента И, первый и второй синхровходы устройства подключены соответственно к первому и второму входам входного элемента И, выходы которого подключены(к счетным входам тригге1 370784 ров каждого разряда, вход установки l l 11 в 0 устройства подключен к инверсным R-входам триггеров каждого разряда, первый вход предустанова подклю5 чен к инверсному S-входу триггера первого разряда, выходы первого и второго элементов И каждого, кроме первого, разряда подключены соответственно к I- и К-входам триггера дан- 10 ного разряда, о т л и ч а ю щ и й— с я тем, что, с целью повьппения ремонтопригодности, в него введены резервный триггер с двумя элементами И и элемент ИЛИ, каждый разряд до- 15 полнительно содержит элементы НЕ, дополнительный элемент ИЛИ и первый элемент 2-2И-ИЛИ, разряды, кроме четвертого, содержат второй и третий элементы 2-2И-ИЛИ, а разряды, кроме 20 первого, содержат элемент И/И-НЕ, четвертый разряд дополнительно содержит третий элемент И, вход установки в "0" устройства подключен к инверсному R-входу резервного триггера, счетный вход которого подключен к выходу входного элемента И, а I- u

К-входы — соответственно к выходу первого и второго элементов И резервного разряда, прямой выход триг- 30 гера каждого, кроме резервного, разряда подключен к первому входу дополнительного элемента ИЛИ данного разряда, вторые входы которых подключены к выходу элемента НЕ этого разряда, вход элемента НЕ каждого, кроме резервного, разряда подключен к соответствующему управляющему входу устройства, управляющий вход первого разряда подключен к первому 40 входу первой группы входов первого элемента 2-2И-ИЛИ данного разряда и к первому входу элемента И/И-НЕ второго разряда, второй вход которого подключен к управляющему входу дан- 45 ного разряда, вторые и первые вхОды элементов И/И-НЕ третьего и четвертого разрядов подключены соответственно к управляющим входам данных разрядов и прямому выходу элемента И/И-НЕ 50 предыдущего разряда, выход элемента

НЕ первого разряда подключен к первому входу второй группы входов первого и к первому входу первой группы входов второго элементов 2-2И-ИЛИ 5g данного разряда, выходы элементов НЕ третьего и четвертого разрядов подключены соответственно к первому и второму входам элемента ИЛИ, выход которого подключен к первому входу первой группы входов третьего элемента 2-2И-ИЛИ первого разряда, выход элемента ИЛИ первого разряда подключен к первым входам первого и второго элементов И всех последующих, включая резервный, разрядов и второму входу первой группы входов первого элемента 2-2И-ИЛИ первого разряда, выход элемента ИЛИ второго разряда подключен к. вторым входам первых элементов И всех последующих, включая резервный, разрядов, к второму входу второго элемента И третьего разряда, к второму входу второй группы входов первого элемента 2-2И-ИЛИ первого разряда, к второму входу первой группы входов первого элемента

2-2И-ИЛИ второго разряда и второму входу второй группы входов третьего элемента 2-2И-ИЛИ третьего разряда, выход элемента ИЛИ третьего разряда подключен к третьим входам первых элементов И четвертого и резервного разрядов, к второму входу второй группы входов первого элемента 2-2И-ИЛИ второго разряда, к второму входу первой группы входов первого элемента

2-2И-ИЛИ третьего разряда и первому входу второй группы входов третьего элемента 2-2И-ИЛИ третьего разряда, выход элемента HJIH четвертого разряда подключен к четвертому входу первого элемента И резервного разряда, к второму входу второй группы входов первого элемента 2-2И-ИЛИ третьего разряда и второму входу первой группы входов первого элемента 2-2И-ИЛИ четвертого разряда, первый вход предустанова устройства подключен к второму входу первой группы входов второго элемента 2-2И-ИЛИ первого разряда, второй, третий и четвертый входы лредустанова устройства подключены соответственно к первому входу второй группы входов второго элемента

2-2И-ИЛИ предыдущего разряда и, кроме четвертого ° к второму входу первой группы входов второго элемента 2-2ИИЛИ одноименного разряда, четвертый вход предустанова устройства подключен к первому входу третьего элемента И четвертого разряда, второй вход которого подключен к инверсному выходу элемента И/И-НЕ и первому входу второй группы входов первого элемента 2-2И-ИЛИ данного разряда, инверсный выход элемента И/И-НЕ третьего

1370784

Входы

О. иница чета

0 0

0 0

0 0

1 0

1 0

1 0

1 0

0 1

1 1

0 1 1

1 1

0 1 1

1 1

0 1 1 разряда подключен соответственно к первым входам второй группы входов первого и первой группы входов второго элементов 2-2И-ИЛИ данного раз5 ряда, инверсный выход элемента И/ИНЕ второго разряда подключен соответственно к первым входам второй группы входов первого, первой группы входов второго и второй группы входов третьего элементов 2-2И-ИЛИ данного разряда, прямой выход элемента И/И-HE второго разряда подключен к второму входу второй группы входов второго элемента 2-2И-ИЛИ пер-15 вого разряда и первым входам первых групп входов первого и третьего элементов 2-2И-ИЛИ одноименного разряда, прямой выход элемента И/И-НЕ третьего разряда подключен к второму входу 20 второй группы входов второго элемента 2-2И-ИЛИ второго разряда и первым входам первых групп входов первого и третьего элементов 2-2И-ИЛИ одноименного разряда, прямой выход эле- 25 мента И/И-HE четвертого разряда подключен к первому входу первой группы входов первого элемента 2-2И-ИЛИ одноименного разряда, к второму входу второй группы входов второго э. "мен- 39 та 2-2И-ИЛИ третьего разряда и первому входу второй группы входов третьего элемента 2-2И-ИЛИ первого разряда, прямой выход триггера резервного разряда подключен к второму входу второй группы входов первого элемента 2-2И-ИЛИ четвертого разряда, второй вход второй группы входов третьего элемента 2-2И-ИЛИ первого разряда подключен к инверсному выходу триггера четвертого разряда, инверсный выход триггера резервного разряда подключен к вторым входам первой и второй групп входов третьих элементов 2-2И-ИЛИ соответственно первого и второго разрядов, выходы вторых элементов 2-2И-ИЛИ каждого, кроме четвертого, разряда подключены к инверсным S-входам триггеров последующего оазояда. выхоп тоетьего элемента И четвертого разряда подключен к инверсному S-входу триггера резервного разряда, выходы третьих элементов 2-2И-ИЛИ первого и второго разрядов подключены соответственно к второму входу первого элемента И второго разряда и третьему входу первого элемента И третьего разряда, выход третьего элемента 2-2И-ИЛИ третьего разряда подключен к второму входу второго элемента И четвертого разряда, выходы первых элементов

2-2И-ИЛИ каждого, кроме резервного, разряда являются соответствующими информационными выходами устройства.

Таблица 1

1370784

Продолжение табл. !

Выходы

С2

20.1-20.4 22.1-22,4

2!.I

21.2

21. 3 21. 4 Единица счета

0 1

1 1

1 1

0 1

1 1

0 1

1 1

1 1

0 0

0 0

0 0

0 О

0 0

0 0

1 1

0 1

Таблица 2

Единица счета

Входы

Сl ° С2 R

2l.4

21.3

20.4 22.1- 21 ° 1 21 ° 2

22. 4

20.1 20.3 20 ° 3

Х 0 1 1 1 1 1 0 0 0 0 0

1 1 1 1 1 0 0 0 1

Х 1 0! 0 0 2

Х 1 1

1 0 0 3

0 0 1 0 4

1 0 1 0 5

0 l 1 0 6

Х 1 0

Х 1 1

Х 1 0

Х l 1

Х 1 0

1 0 7

1370784

Продолжение табл.2

20.4 22.122 ° 4

Входы

Выходы

20,1 20.3 20.3

Cl, C2 R

21 ° I 21 ° 2 21 ° 3 2

1 1 1 1 0

0 0 0 1 8

1 0 0 1 9

Х 1 0

1 0

П р и м е ч а н и е: Х вЂ” любое состояние логического уровня.

17

Составитель О.Скворцов

Техред M.Äèäûê Корректор В.Бутяга

Редактор Т.Парфенова

Заказ 428/55 Тираж 928 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4/5

Производственно-полиграфическое предприятие, г ° Ужгород, ул. Проектная, 4