Аналоговое запоминающее устройство

Иллюстрации

Показать все

Реферат

 

Изобретение относится к автоматике и импульсной технике и может быть использовано в приборах для измерения максимальных амплитудных значений аналоговых сигналов. Цель изобретения - упрощение устройства. Поставленная цель обеспечивается з а счет устранения зависимости времени хр анения от формы входных сигналов и периода их следования. Устройство обеспечивает запоминание амплитудных значений входных сигналов любой полярности на заданный промежуток времени , в течение которого блокируется выработка управляющих сигналов на коммутирующий элемент схемы и предотвращается возможная потеря и искажение выходной аналоговой информации. Устройство содержит усилитель, два компаратора, накопительный элементконденсатор, повторитель, блоки управления и разрядки, элементы ИСКЛЮЧАЮЩЕЕ ИЛИ и И, триггер. 3 ил. (Л

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК (19) (11) (51) 4 С 11 С 27/00

ВСЕО))1""-." % l3, 13

ВПИШИ ;16:;

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К А STOPCHOMY СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И OTHPbITWI (21) 4105273/24-24 (22) 09.06.86 (46) 15.02.88. Бюл. В 6 (71) Научно-исследовательский институт прикладных физических проблем им. А.Н.Севченко (72) Е.В.Белогорцев, В.М.Лихачев, О.П.Урбан и А.К.Якушев (53) 681.327.6(088.8) (56) Авторское свидетельство СССР

У 639022, кл. G 11 С 27/00, 1978.

Авторское свидетельство СССР

М .728162, кл. С 11 С 27/00, 1978. (54) АНАЛОГОВОЕ ЗАЙОМИНА1ЩЕЕ УСТРОЙСТВО (57) Изобретение относится к автоматике и импульсной технике и может быть использовано в приборах для измерения максимальных амплитудных значений аналоговых сигналов. Цель изобретения — упрощение устройства. Пос\ тавленная цель обеспечивается эа счет устранения зависимости времени хранения от формы входных сигналов и периода их следования. Устройство обеспечивает запоминание амплитудных значений входных сигналов любой полярности на заданный промежуток времени, в течение которого блокируется выработка управляющих сигналов на коммутирующий элемент схемы и предотвращается возможная потеря и чскажение выходной аналоговой информации.

Устройство содержит усилитель, два компаратора, накопительный элементконденсатор, повторитель, блоки уп- равления и разрядки, элементы ИСКЛЮЧАН11ЦЕЕ ИЛИ и И, триггер. 3 ил.

1 137428

Изобретение относится к автоматике и импульсной технике и может быть использовано в приборах для измере.— ния максимальных амплитудных значений аналоговых сигналов.

Цель изобретения — упрощение устройства.

На фиг.l изображена функциональная схема устройства; на фиг.2 и 3 — вре- 10 менные диаграммы, поясняющие работу устройства для положительных и отрицательных сигналов в различных точках схемы.

Устройство содержит информацион- 15 ный вход 1, входной усилитель 2, ключ

3, накопительный элемент-конденсатор

4, выходной повторитель 5, второй компаратор 6, блок 7 управления, блок

8 разряда, элемент ИСКЛ10ЧА10ЩЕЕ ИЛИ 9, 20 первый компаратор 10, триггер 11, элемент И 12.

Устройство работает следующим образом.

До прихода импульса на вход уст- 25 ройства в исходном состоянии накопительный элемент-конденсатор 4 разряжается при помощи блока 7 управления и блока 8 разряда до нулевого уровня.

Триггер 11 сброшен, и на его инверсном выходе присутствует потенциал логической "1 . Поступление на вход устройства сигнала отрицательной полярности с амплитудой U (фиг.3) при1 водит к переключению компаратора 6 в единичное состояние. На выходе элемента ИСКЛ10ЧА10ЩЕЕ ИЛИ появляется логическая "1", так как выход компаратора 10, поступающий на второй вход элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, остается 40 в состоянии логического "0" для отрицательных входных сигналов. Уровень логической "1" далее передается через элемент И 12, что приводит к замыканию ключа 3 и прекращению Разря- 45 да накопительного элемента-конденсатора 4 блоками 7 управления и 8 разряда. Устройство переходит в режим записи — заряда накопительного конденсатора. Достижение максимума амплитуды входного сигнала на неинвер50 тирующем входе компаратора 6 вызывает его переключение, и на выходе элемента ИСКЛОЧА10ЩЕЕ ИЛИ и выходе элемента И устанавливается логический

"О". Этим отрицательным перепадом с

55 выхода элемента И производится установка по установочному входу тригге ра ll, поскольку его,информационный вход подключен к общеи шине (потенци ал логической "1"). Ключ 3 размыкается, и устройство переходит в режим хранения. Если на заданном интервале времени Т хранения амплитуды входного сигнала U появляется дополнительный сигнал с амплитудой U, > Ц,; это вызывает переключение компаратора 6 в единичное состояние, что, однако, не приводит к дозаряду элемента-конденсатора 4 и искажению выходной информации, так как выход элемента И блокирован по входу нулевым потенциалом инверсного выхода триггера 11.

При поступлении на вход устройства сигнала положительной полярности (фиг.2) срабатывает компаратор 10, и на его выходе устанавливается логи1l fI ческая 1 . Поскольку на выходе компаратора 6 находится логический "0", то на выходе элемента ИСКЛ10ЧА10ЩЕЕ ИЛИ устанавливается значение логической

It 11

1, которое передается на выход элемента И, что приводит к замыканию ключа 3 и переходу устройства в режим запоминания входного сигнала.

Когда на накопительном элементе-конденсаторе 4 напряжение достигает максимального значения входного сигнала, компаратор 6 переключается, и на его выходе появляется логическая "1", а на выходе элемента ИСКЛ10ЧАЮЩЕЕ ИЛИ и далее на выходе элемента И вЂ” логический "0". Ключ 3 размыкается, и устройство переходит в режим хранения. Отрицательным перепадом с выхода элемента И переключается триггер

11, и на его инверсном выходе появляется потенциал логического "0". После окончания входного сигнала компаратор 10 переключается в исходное состояние, и на его выходе снова появляется потенциал логического "0". что приводит к появлению на выходе элемента ИСКЛ10ЧАЮЩЕЕ ИЛИ логической

"l", однако при этом ключ 3 остается разомкнутым, так как элемент И блокируется по входу нулевым потенциалом инверсного выхода триггера 11.

Появление дополнительного сигнала с амплитудой U > U„ на интервале времени Т хранения также приводит к переключению элемента ИСКЛЮЧАЮЩЕЕ ИЛИ в единичное состояние, которое не приводит к замыканию ключа 3 и дозаряду накопительного элемента конденсатора 4, пока триггер 11 не сброшен

1374282

Уиг.1 в исходное состояние сигналом с выхода блока 7 управления.

Устройство позволяет запоминать амплитудные значения входных сигна5 лов произвольной полярности с временем хранения, не зависящим от их формы и периода следования. Устранена возможность искажения выходной аналоговрй информации за счет поступления дополнительных импульсов на интервале хранения или коротких вход яых сигналов, Кроме того, возможности устройства позволяют упростить нли отказаться от дополнительных схем селекции входных сигналов в составе оборудования, в котором они используются.

Формула и з о б р е т е н и я

Аналоговое запоминающее устройство, содержащее входной усилитель, ключ, накопительный элемент-конденсатор, выходной повторитель, первый и 25 второй компараторы, блок управления, блок разряда, элемент ИСКЛЮЧАЮЩЕЕ

ИЛИ, причем инвертированный вход первого компаратора и неинвертированный вход второго компаратора подключены к входу входного усилителя и являются информационным входом устройства, выход выходного усилителя через ключ подключен к накопительному элементуодной обкладке конденсатора, выходу блока разрядки и входу выходного повторителя, выход которого подключен к инвертирующему входу второго компаратора и является информационным выходом устройства, неинвертированный вход первого компаратора и другая обкладка конденсатора подключены к шине нулевого потенциала устройства, первый и второй входы элемента ИСКЙОЧАКЩЕЕ ИЛИ подключены соответственно к выходам первого и второго компараторов, выход блока управления подключен к входу блока разряда, о тл и ч а ю щ е е с я тем, что, с ,целью упрощения устройства, в него введены элемент И и триггер, причем первый и второй входы элемента И подключены соответственно к выходу элемента ИСКЛЮЧАЮЩЕЕ ИЛИ и инверсному выходу триггера, установочный вход триггера соединен с входом блока управления, выходом элемента И и ключом, информационный вход триггера подключен к шине нулевого потенциала устройства, вход сброса триггера подключен к выходу блока управления.

1374282

Составитель А.Ершова

Техред А.Кравчук Корректор Н.Король

Редактор Э.Слиган

Тираж 590 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4/5

Заказ 607/48

Производственно-полиграфическое предприятие, г. Ужгород, ул. Проектная, 4