Преобразователь перемещения в код
Иллюстрации
Показать всеРеферат
Изобретение относится к автоматике и вычислительной технике и может быть использовано для связи аналоговых источников информации с цифровым вычислительным устройством. С целью повышения помехоустойчивости путем формирования однопеременного отраженного кода в преобразователе перемещения в код, содержащем фазовращатель 1, кодирующие блоки 2, коммутаторы 3, а каждый из кодирующих блоков 2 состоит из фазорасщепителя 4, блока 5 компараторов и дешифратора 6, в каждый кодирующий блок 2, кроме первого и последнего, введены дополнительные фазорасщепители 7. Путем последовательного уменьшения кванта и определения номера этого кванта в каждом из кодирующих блоков 2 определяется код перемещения фазовращателя 1, Благодаря чередованию знаков градиентов входных сигналов фазорасщепителя 4 при каждом переключении предьщущего комммутатора 3 на выходах дешифратора 6 формируется однопеременный отраженный код для кванта, ограниченного входными сигналами фазорасщепителей 4 и 7. В таком преобразователе изменение кода происходит всегда только в одном разряде. (С С/)
СОЮЗ COEIETGHHX
СОЦИАЛИСТИЧЕСКИХ
РЕСПУБЛИК
„„SU„„1374428 А1 (51}4 Н 03 M 1/44
ВСЕГОКЩ3 IL Я
j 13
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
К ABTGPCHOMV СВИДЕТЕЛЬСТВУ
ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР
ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ (21) 40835 19/24-24 (22) 02.07.86 (46) 15.02.88. Бюл. Р 6 (7 1) Московский институт радиотехники, электроники и автоматики (72} M.À.Ãàáèäóëèí и И.Д.Лейбович (53) 681.325(088.8) (56) Авторское свидетельство СССР
Р 1193811, кл. H 03 M 1/44, 1984.
Авторское свидетельство СССР
Ф 1269264, кл. H 03 M 1/44, 1984. (54) ПРЕОБРАЗОВАТЕЛЬ ПЕРЕРЕШЕНИЯ В
КОД (57) Изобретение относится к автоматике и вычислительной технике и может быть использовано для связи аналоговых источников информации с цифровым вычислительным устройством. С целью повышения помехоустойчивости путем формирования однопеременного отраженного кода в преобразователе перемещения в код, содержащем фазовращатель 1, кодирующие блоки 2, коммутаторы 3, а каждый из кодирующих блоков 2 состоит иэ фазорасщепителя
4, блока 5 компараторов и дешифратора 6, в каждый кодирующий блок 2, кроме первого и последнего, введены дополнительные фазорасщепители 7.
Путем последовательного уменьшения кванта и определения номера этого кванта в каждом из кодирующих блоков
2 определяется код перемещения фаэовращателя 1. Благодаря чередованию знаков градиентов входных сигналов фаэорасщепителя 4 при каждом переключении предыдущего комммутатора 3 на выходах дешифратора 6 формируется однопеременный отраженный код для кванта, ограниченного входными сигналами фазорасщепителей 4 и 7. В таком преобразователе изменение кода происходит всегда только в одном разряде.
13744
20 этом два первые граничные напряжения с градиентом одного знака поступают на фазорасщепитель 4, а два граничные напряжения с градиентом другого знака (инверсные первым) поступают на фазорасщепитель 7. Знаки градиентов граничных напряжений изменяются на противоположные при переходе через границу между соседними квантами. На фазорасщепителях 4 и 7 следующего кодирующего блока 2 вырабатываются
Изобретение относится к автоматике и вычислительной технике и может быть использовано для связи аналоговых источников информации с цифровым вычислительным устройством.
Цель изобретения — повышение помехоустойчивости преобразователя путем формирования однопеременного отраженного кода. 10
На.чертеже представлена структурная схема преобразователя.
Преобразователь содержит фазовращатель 1, кодирующие блоки 2, коммутаторы 3. Кодирующие блоки 2 содер- 15 жат фазорасщепитель 4, блок 5 компараторов, дешифратор 6 и дополйительный фазорасщепитель 7.
Преобразователь работает следующим образом.
Фазовращатель 1 вырабатывает,в функции перемещения четыре синусоидальных сигнала, сдвинутых по фазе о относительно друг друга на 90 . Смещение по фазе этих сигналов в пре- 25 делах 360 пропорционально перемещению фазовращателя.
Фазорасщепитель 4 формирует многофазную систему синусоидальных сигналов, которые поступают на одни 30 входы соответствующих компараторов блока 5. Другие входы этих компараторов соединены с общей шиной. На выхоДах блока 5 вырабатывается комбинация нулевых и единичных сигналов в зависимости от положения вала
БКД 1. На выходах дешифратора 6 первого кодирующего блока 2 вырабатываются старшие разряды однопеременного выходного кода преобразователя. 40
Через коммутатор 3 на входы фазорасщепителей. 4 и 7 следующего кодирующего блока 2 проходят с выходов предыдущего фазорасщепителя четыре граничных (ограничивающих квант) напря- 45 жения, между которыми заключено фактическое значение фазы, соответствующее положению фазовращателя 1. При
28 2 системы многофазных напряжений (инверсных друг другу) с еще более мелкими квантами. Номер более мелкого кванта, внутри которого заключено фактическое значение фазы, вырабатывается в дешифраторе 6 следующего кодирующего блока 2, выходной код которого является кодом следующих по старшинству разрядов выходного кода.
Через следующий коммутатор 3 проходят четыре граничных напряжения для более мелкого кванта. Эти граничные напряжения аналогичным образом обрабатываются в следующем кодирующем блоке
2 и т.д.
В результате путем последовательного уменьшения кванта, внутри которого заключено фактическое значение фазы, и определения номера этого кванта в каждом из последовательно включенных кодирующих блоков 2 определяется код перемещения фазовращателя 1. Благодаря чередованию знаков градиентов входных сигналов фазорасщепителя 4 при каждом переключении предыдущего коммутатора 3 на выходах дешифратора 6 формируется однопеременный отраженный код внутри кванта, ограниченного входными сигналами фазорасщепителей 4 и 7. Номер этого кванта определяется кодом дешифраторов 6 предыдущих кодирующих блоков 2. В таком преобразователе изменение кода происходит всегда только в одном разряде, что повышает помехоустойчивость преобразователя.
Формула изобретения
Преобразователь перемещения в код, содержащий фазовращатель, (Р-1) коммутаторов и Р кодирующих блоков, каждый из которых содержит последовательно соединенные фазорасщепитель, блок компараторов и дешифратор, информационные и управляющие входы каждого коммутатора соединены с выходами соответственно фазорасщепителя и дешифратора предыдущего кодирующего блока, а два прямых выхода каждого коммутатора подключены к входам фазорасщепителя последуюшего кодирующего блока, выходы фазовращателя подключены к входам фазорасщепителя первого кодирующего блока, а выходы дешифраторов каждого кодирующего блока являются выходами преобразова» теля, отличающийся тем, Составитель М.Сидорова
Техред А.Кравчук Корректор С.Черни
Редактор И.Сегляник
Заказ 619/55
Тираж 928 Подписное
ВНИИПИ Государственного комитета СССР по делам изобретений и открытий
113035,.Москва, Ж-35, Раушская наб., д. 4/5
Производственно-полиграфическое предприятие, r. Ужгород, ул. Проектная, 4 з 1374428
4 .что, с целью повышения помехоустой- ключены к двум дополнительным инверс-, чивости преобразователя, в нем в каж- ным выходам предыдущего коммутатора, дый кодирующий блок, кроме первого а выходы соединены с дополнительными и последнего, введен дополнительный - информационными входами последующего
5 фазорасщепитель, входы которого под- коммутатора.