Устройство для моделирования деятельности человека- оператора

Иллюстрации

Показать все

Реферат

 

Изобретение относится к вычислительной технике, в частности к устройствам для моделирования деятельности человека-оператора системы- Человек-машина. Цель изобретениярасширение функциональных возможностей устройства за счет моделирования деятельности оператора при наличии логических условий в алгоритме работы . Устройство содержит блок памяти микропрограммы, регистр микрокоманд, первьй, второй и третий элеме нты задержки , первьш, второй и третий элементы ИЛИ, сумматор, счетчик ошибок, первый элемент И, счетчик правильно выполненных операций, первый триггер, первую, вторую и третью схемы сравнения , счетчик вьтолненных реализаций , блок регистрации, первый генератор равномерно распределенных случайных чисел, генератор импульсов со случайной длительностью, дифференцирующий элемент и преобразователь временной интервал-код. Полученные данные в блоке регистрации позволяют оценить известными методами основные характеристики качества деятельности оператора АСУ при вьшолнении сложных алгоритмов. 1 ил. i (Л

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСНИХ

РЕСПУБЛИК

< ц G 06 F 15/20

ВСЕС6Т-. >М

Ъ к

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К АBTOPCHOMY САЙИДЕ ГЕЛЬСТВУ с

ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ (21) 4115697/24-24 (22) 08,09.86 (46) 29.02.88. Бюл. М- 8 (72) В.И. Балабай, В.М. Иачульский и Б.А. Смирнов (53) 681.3(088.8) (56) Авторское свидетельство СССР

Ф 1053109, кл. С 06 F 15/20, 1981.

Авторское свидетельство СССР

Р 1164726, кл. G 06 F 15/20, 1983. (54) УСТРОЙСТВО ДЛЯ МОДЕЛИРОВАНИЯ

ДЕЯТЕЛЬНОСТИ ЧЕЛОВЕКА-ОПЕРАТОРА (57) Изобретение относится к вычислительной технике, в частности к устройствам для моделирования деятельности человека-оператора системы"Человек-машина". Цель изобретениярасширение функциональных возможностей устройства за счет моделирования деятельности оператора при наличии

„„SU„„1377870 д1 логических условий в алгоритме рабо" ты. Устройство содержит блок памяти микропрограммы, регистр микрокоманд, первый, второй и третий элементы задержки, первый, второй и третий элементы ИЛИ, сумматор, счетчик ошибок, первый элемент И, счетчик правильно выполненных операций, первый триггер, первую, вторую и третью схемы сравнения, счетчик выполненных реализаций, блок регистрации, первый генератор равномерно распределенных слу1 чайных чисел, генератор импульсов со случайной длительностью, дифференцируюший элемент и преобразователь временной интервал-код. Полученные данные в блоке регистрации позволяют оценить известными методами основные характеристики качества деятельности оператора АСУ при выполнении сложных алгоритмов. 1 ил.

1377870

Изобретение относится к вычислительной технике, в частности к устройствам для моделирования деятельности человека-оператора системы

"Человек-машина".

Цель изобретения — расширение функциональных возможностей за счет моделирования деятельности оператора при наличии логических условий в 10 алгоритме работы.

На чертеже представлена структурная схема предложенного устройства.

Устройство для моделирования деятельности человека-оператора содер- 15 жит регистр 1 адреса микрокоманд, первый элемент НЕ 2, первый элемент

ИЛИ 3, блок 4 памяти микропрограммы, второй элемент И 5, первый элемент

6 задержки, пятый элемент ИЛИ 7, 20 счетчик 8 контроля позиции логической операции, второй элемент НЕ 9, третий элемент И 10, регистр 11 микрокоманд, второй элемент 12 ИЛИ, первый триггер 13, формирователь 14 импульсов, второй элемент 15 задержки, второй генератор 16 равномерно распределенных случайных чисел, четвертый элемент 17 задержки, третий элемент 18 задержки, генератор 19 импульсов со 30 случайной длительностью, первый генератор 20 равномерно распределенных случайных чисел, первый регистр 21, четвертую схему 22 сравнения, дифференцирующий элемент 23, преобразователь 24 временной интервал — код, первую схему 25 сравнения, счетчик

26 ошибок, сумматор 27, счетчик 28 правильно выполненных операций, блок

29 регистрации, второй триггер 30, 10 третий триггер 31, третью схему 32 сравнения, первый элемент И 33, первый блок 34 элементов И, второй блок

35 элементов И, третий элемент ИЛИ

ИЛИ 36, счетчик 37 выполненных реализацией, второй регистр 38, пятую схему 39 сравнения, вторую схему 40 сравнения, третий регистр 41, четвертый элемент И 42, четвертый 43 и 44 шестой элементы ИЛИ и вход 45 запус- 50 ка устройства, моделирования.

Регистр 1 адреса микрокоманд предназначен для хранения управляющей составляющей алгоритма деятельности и осуществления выбора дальнейшей требуемой реализации моделируемого алгоритма в зависимости от исхода срабатывания логического условия данного алгоритма.

Блок 4 памяти микропрограммы предназначен для хранения и выдачи в регистр 11 параметров операций моделируемого алгоритма управления. В нем хранятся данные об операционной составляющей алгоритма деятельности, выполнение которого моделируется.

Считывание этих данных осуществляется путем подачи сигналов на его входы, при этом при появлении сигнала от элемента И 10 производится выдача параметров первой и всех последующих операций алгоритма, а при появлении сигнала от блока 25 в регистр выдаются данные только о первой операции алгоритма, что соответствует началу новой реализации алгоритма при условии, что предыдущая реализация была завершена безуспешно. Другими словами, оператор не выполнил в этот раз задачи управления. Блок 4 памяти разделен на две зоны, причем в первой его зоне хранятся значения математического ожидания и среднеквадратического отклонения времени выполнения каждого типа элементарных операций алгоритма. Данные значения размещены в порядке следования операций при выполнении алгоритма управления. Во второй зоне располагаются значения вероятностей безошибочного выполнения соответствующего типа элементарных операций алгоритма Р,.

Эти параметры характеризуют операционную составляющую, а порядок их следования в соответствии с очередностью выполнения элементарных операций — управляющую составляющую моделируемого алгоритма деятельности.

Злементы 6,15 и 18 задержки предназначены для организации надежной записи и считывания данных из блока

4 памяти микропрограммы в регистр 11 микрокоманд.

Счетчик 8 контроля позиции логической операции в схеме моделируемого алгоритма представляет собой вычитающий счетчик. В исходном состоянии в нем записано число, соответствующее номеру логической операции алгоритма (в рассматриваемом случае число 5). Он предназначен для запуска формирователя 14 импульсов.

Регистр 11 микрокоманд осуществляет хранение и выдачу трех микроопераций, поступающих от блока 4 памяти.

1377870

Триггер 13 управляет включением и выключением устройства.

Формирователь 14 импульсов предназначен для выработки сигнала, длительность которого равняется требуе5 мой длительности запирания элемента И 10, Генератор 19 импульсов со случайной длительностью служит для вьдачи импульсов случайной длительности, распределенных по необходимому закону с,параметрами, вьдаваемыми блоком

4 памяти микропрограммы.

Питание на генераторы 16,19 и 20 подается по сигналу, определяющему начало функционирования устройства (цепи подачи питания на схеме устройства не показаны).

В схеме 22 сравнения при поступлении от элемента 17 задержки импульса производится сравнение случайного числа х„, выработанного ранее по команде с формирователя 14 импульсов генератора 16 со значением вероятнос-25 ти срабатывания логического условия

Р„„, которое перед началом работы записывается в регистр 21.

Элемент 23 выделяет импульс "на1 чала и импульс окончания импульсов 30 сформированных генератором 19 для дальнейшего преобразования отрезка времени в код в преобразователе 24.

В схеме 25 сравнения при поступлении от элемента 23 импульса "Конец" производится сравнение случайного числа х, выработанного ранее.по ко l маиде с выхода второго элемента 15 задержки, генератором 20 со значением вероятности безошибочного выпол-40 нения операции данного типа P переписанного в схему 25 сравнения с регистра 11 микрокоманд. В результате сравнения этих чисел определяется безошибочность выполнения текущей операции алгоритма. В случае, если х Р, то операция считается выпол1 ненной правильно, в противном случае засчитывается ошибка, на этом моделирование данной реализации прекращается, подачей сигнала на второй

50 вход блока 4 памяти микропрограммы и вход элемента ИЛИ 44 обеспечивается моделирование очередной реализации с первой операции алгоритма.

Счетчик 26 подсчитывает число ошибок, допущенных при выполнении алгоритма,. что соответствует числу безуспешных реализаций, т.е. попыток выполнения алгоритма.

Сумматор 27 осуществляет суммирование всех значений временных интервалов выполнения операций как за одну, так и за все операции алгоритма, и за все успешные его реализации.

При этом в случае, если при выполнении алгоритма оператором допущена ошибка, т.е. алгоритм не выполнен, значения всех предьдущих до данной операции временных затрат стираются и с безошибочными реализациями не суммируются.

Счетчик 28 числа правильно выполненных операций подсчитывает число правильно выполненных операций для дальнейшего сравнения с числом операций, содержащихся в алгоритме управления, что позволяет определить момент завершения .выполнения задачи управления оператором и переход к новой реализации.

Число операций моделируемого алгоритма в зависимости от результата срабатывания логического условия устанавливается в регистрах 38,4 1 перед началом моделирования.

Блок 29 регистрирует по окончании моделирования число безуспешных попыток выполнения алгоритма, т.е. содержимое счетчика 26, а также значение общего времени моделирования всех успешных реализаций алгоритма

1 т.е. содержимое сумматора 27.

Триггеры 30,31 предназначены для вьдачи разрешающих сигналов на перезапись информации из счетчика 28 в схемы 39,40 сравнения.

Счетчик 37 подсчитывает число ! проведенных реализаций, причем как успешных, так и ошибочных для сравнения в схеме 32 сравнения с требуемым числом реализаций. Это число записывается в схему 32 сравнения также перед началом моделирования и определяется исходя из требуемой точности результатов моделирования.

Элементы 1,4 и 11 в совокупности представляют собой блок микропрограммного управления, который является аппаратной реализацией математической.модели автоматного представления алгоритма деятельности оператора.

Рассмотрим процесс моделирования заданного алгоритма, например следующей логической схемой алгоритма (ЛСА):

1377870

А1А2АЗА4 P А5Аб i А7А8А9А10А11.

В случае, если при сравнении значений в схеме 22 сравнения х Р», моделирование алгоритма должно перейти после четвертой операции к седь5 мой операции, т.е. к выбору следующей реализации.

А1А2АЗА4А7А8А9А10А11, (i) в противном случае моделироваться бу- 1 дет другая реализация алгоритма, а именно

А1А2АЗА4А5А6А7А8А9А10А11 . (2)

Устройство функционирует следующим образом.

После подачи на вход 45 устройства сигнала "Пуск" включаются генераторы 16, 19 и 20, первый и третий из которых подготавливаются к генерации случайных равномерно распределенных чисел, а второй — к формированию последовательности импульсов случайной длительности. Кроме того, импульс запуска через элемент ИЛИ 3 поступает на вход элемента И5 и на вход элемен- 25 та 6 задержки, время задержки которого устанавливается в зависимости от выхода на заданный режим работы генераторов 16,19 и 20, в то же время она больше задержки переходных процессов в цепи: блоки 5-8-14-16-22-1-4.

Сигнал с выхода элемента б.задержки поступает на вход элемента Н10 который срабатывает, так как на другом его входе имеется сигнал с выхода элемента НЕ 9, а вь1ходным сигналом, поступающим на первый вход считывания блока 4 памяти микропрограммы, элемент И10 производит считывание данных из обеих зон в регистр 11 микрокоманд для моделирования выполнения первой операции. Кроме того, сигнал с выхода элемента И 10 поступает на вход элемента ИЛИ 44, с выхода которого он поступает на элемент

15 задержки. Время его задержки выбирается исходя из продолжительности перезаписи информации из блока 4 микропрограммы в регистр 11 микрокоманд. Сигнал с выхода элемента 15 задержки поступает на вход третьего элемента 18 задержки, на вход генератора 20 равномерно распределенных случайных чисел и на вход разрешения считывания регистра 11 микрокоманд.

По этому сигналу осуществляется пере-55 запись значений параметров моделируемой операции в генератор 19 и схему

25 сравнения соответственно. Генера6 тор 19 начинает формирование импульсов случайной длительности, которые поступают на вход дифференцирующего элемента 23. Величина задержки времени элементом 18 задержки обеспечивает надежное считывание информации из регистра 11. При поступлении сигнала с выхода элемента 18 задержки на установочный вход регистра 11 микрокоманд производится обнуление регистра.

Сигнал "Начало" с первого выхода дифференцирующего элемента 23 посту пает на первый вход преобразователя

24 временной интервал-код, а сигнал

"Конец" — с второго выхода дифференцирующего элемента 23 на второй вход преобразователя 24, формируя код продолжительности временного интервала. Одновременно сигнал "Конец" дает команду на сравнение первой схеме

25 сравнения. В ней сравнивается случайное равномерно, распределенное число со значением вероятности без ошибочного выполнения операции данного типа. В том случае, если х 4Р,, операция считается выполненной безошибочно и импульс с второго выхода схемы 25 сравнения поступает на вход элемента И 33. При наличии сигнала на втором входе элемента 33 И, т.е. если не все операции алгоритма выполнены, происходит подача этого сигнала на вход элемента ИЛИ 3 и весь цикл работы, но уже для моделирования второй операции алгоритма, повторяется. Кроме того, импульс с второго выхода схемы 25 сравнения поступает на первый информационный вход сумматора 27 и на информационныи вход счетчика 28 числа правильно выполненных операций. Сумматор 27 состоит из двух блоков, в первом подсчитывается время моделирования текущей реализации, а во втором— время предыдущих, успешно выполненных реализаций, Если реализация будет завершена успешно, то время ее моделирования будет суммироваться с содер- жимым второго блока сумматора 27 за счет появления сигнала на его втором установочном входе, в противном случае, т.е. при неуспешной реализации сигнал на первом установочном входе сумматора 27 обнулит содержимое первого блока. С выхода счетчика 28 число успешных операций поступает на входы блоков 34,35 элементов И, кото1377870 вычитает из своего содержимого единицу. Как только устройство начинает моделировать логическую операцию (в данном случае пятую операцию) алгоритма счетчик 8 вырабатывает сигнал, который поступает на формирователь

14 импульсов, выходным импульсом который запускает генератор 16 равно30 мерно распределенных случайных чисел. 35 Одновременно выходной импульс с фор» мирователя 14, длительность которого равняется требуемой длительности запирания элемента И 10, поступает на вход элемента 17 задержки, на вход

40 регистра 21 и на вход элемента НЕ 9, который запрещает (до выбора требуе мой реализации алгоритма) моделирование очередной операции. Сигнал, задержанный элементом 17 задержки на время перезаписи информации из генератора 16 и регистра 21 в схему 22 сравнения, дает команду на сравнение

45 информации в четвертой схеме 22 срав50 нения. В ней сравнивается случайное равномерно распределенное число со значением вероятности срабатывания логического условия, записанного в первом регистре 2 1. В том случае, .если х„<Р „, сигнал появляется на втором выходе схемы 22 сравнения, на входе элемента НЕ2 и на единичном

S5 входе .триггера 31, выходным сигналом рые не срабатывают из-за отсутствия .разрешающего сигнала на управляющих входах. С вторых выходов схем 39,40 сравнения снимается постоянный единичный сигнал до тех пор, пока не будут выполнены все операции алгоритма управления (1) или (2). Когда все операции соответствующего алгоритма будут выполнены успешно, единичный импульс с первого выхода схемы 39 или 40 сравнения поступит через элементы ИЛИ 43, 36 на счетчик 37 для подсчета общего числа реализаций.

Одновременно сигнал с выхода элемента ИЛИ 36 поступит на установочный вход счетчика 28 и обнулит его содержимое, подготовив его тем самым к подсчету числа успешных операций в очередной реализации. С второго выхода схемы 32 сравнения через элемент ИЛИ 12 на второй вход регистра

11 будет поступать сигнал до тех пор, пока не будет произведено заданное число реализаций. При каждой успешно,-, выполненной операции срабатывает элемент И 5 и счетчик 8 каждый раз который разрешает перезапись информации со счетчика 28 и регистра 41 в схему 40 сравнения. Если операции алгоритма выполнены не все, то сигнал с второго выхода продолжает поступать как со схемы 39 сравнения, так и со схемы 40 сравнения на элемент И 42, выходной сигнал которîro поступит на вход элемента И 33. Элемент И 33 срабатывает так как предыдущая операция выполнена верно и на его входе имеется сигнал с второго выхода схемы 25 сравнения. Выходной сигнал элемента

И 33 поступает на вход элемента

ИЛИ 3. Далее произойдет моделирование реализации (2) алгоритма по описанному принципу.

В том случае, если при сравнении значений в схеме 22 х„) PÄÄ, сигнал появится на первом ее выходе, на входе регистра 1 адреса микрокоманд и на единичном входе триггера 30, сигнал с выхода которого разрешает перезапись информации со счетчика 28 и регистра 38 в схему 39 сравнения.

Если выполнены не все операции алгоритма, то сигналы с выходов схем 39 .и 40 продолжают поступать на входы элемента И 42. Выходными сигналами регистр l адреса микрокоманд обеспечивает обращение к зонам памяти блока 4 микропрограммы, где хранятся значения предшествующей операции очередного моделирования, т.е. А6, а при поступлении задержанного сигнала .на первый вход блока 4 произойдет считывание данных из обеих зон уже для операции А7. Дальнейшая работа устройства в этом случае уже описана.

Если при сравнении значений в первой схеме 25 сравнения окажется х Р;, то операция считается невыполненной. В этом случае с первого выхода первой схемы 25 сравнения поступит на счетчик 26 подсчета числа безуспешных реализаций, на вход элемента ИЛИ 36 для подсчета общего числа реализаций в счетчике 37 и обнуления счетчика 28 для подготовки

его к новой реализации. Одновременно сигнал с первого выхода схемы 25 сравнения поступает через элемент

ИЛИ 7 на установочный вход счетчика

8 контроля позиции логической операции в схеме моделируемого алгоритма

l приводя его в исходное состояние.

Кроме того, сигнал на установочном

1377В7О

10 входе сумматора 27 обнулит содержимое первого блока времени сумматора, затраченного на текущую реализацию.

Сигнал с первого выхода первой схемы

25 сравнения поступает также на вто5 рой вход блока 4 микропрограммы обеспечивая выдачу регистру 1,1 микрокоманд данных первой операции для моделирования очередной реализации, а сигнал, поступивший с первого вы-, хода схемы 25 сравнения на вход элемента ИЛИ 44, подается на вход элемента.15 задержки, обеспечивая запись данных в регистр 11 микрокоманд, их считывание и запуск генератора 20 равномерно распределенных чисел.

Когда число реализаций алгоритма достигает заданного числа, сигнал с выхода схемы 32 сравнения поступит на установочный вход счетчика 26 для считывания информации в блок 29 регистрации, на вход считывания сумматора 27, по сигналу которого .суммарное время моделирования всех успешных реализаций будет переписано также в блок 29 регистрации. Одновременно сигнал с первого выхода схемы 32 сравнения поступает на вход первого триггера 13, заканчивая тем самым процесс функционирования устройства.

Полученные данные в блоке 29 регистрации позволяют оценить известными методами основные характеристики качества деятельности оператора АСУ при выполнении сложных алгоритмов.

Формула изобретения

Устройство для моделирования деятельности человека-оператора, содержащее блок памяти микропрограммы,,i 0 выходы которого подключены соответст-" венно к разрядным входам регистра микрокоманд, последовательно соединенные первый элемент ИЛИ и первый элемент задержки, последовательно соединенные второй элемент задержки и третий элемент задержки, сумматор, счетчик ошибок, первый элемент И, счетчик правильно выполненных операций, первый триггер, нулевой вход которого является входом запуска 50 устройства и соединен с первым входом первого элемента ИЛИ, первую, вторую и третью схемы сравнения, счетчик BbIIIoJIHPkIHblx реализаций, блок ре-, гистрации, первый генератор равномер-55 но распределенных случайных чисел. второй и третий элементы ИЛИ, генератор импульсов со случайной длительностью, дифференцирующий элемент и преобразователь временной интервалкод, первая и вторая группы информационных входов первой схемы сравнения подключены соответственно к выходам первого генератора равномерно распределенных случайных чисел и к информационным выходам первой группы регистра микрокоманд, установочный вход которого соединен с выходом третьего элемента задержки, выход второго элемента задержки подключен к входу запуска первого генератора рав-, номерно распределенных случайных чисел и первому входу разрешения считывания регистра микрокоманд, второй информационный выход которого соединен с входом запуска генератора импульсов со случайной длительностью, выход которого подключен к входу дифференцирующего элемента, первый выход которого соединен с входом запуска преобразователя временной интервалкод, а второй выход дифференцирующего элемента подключен к входу разрешения сравнения первой схемы сравнения и входу останова преобразователя временной интервал-код, выход которого подключен к первому информационному входу сумматора, выход которого соединен с первым информационным входом блока регистрации, второй информационный вход которого подключен к выходу счетчика ошибок, выход третьего элемента ИЛИ соединен с установочным входом счетчика правильно выполненных операций и с информационным входом счетчика выполненных реализаций, выход которого подключен к входу третьей схемы сравнения, второй вход разрешения считывания блока памяти соединен с выходом Больше" первой схемы сравнения, информационным входом счетчика ошибок, с первым входом третьего элемента ИЛИ и с первым установочным входом сумматора, второй информационный вход которого и информационный вход счетчика правильно выполненных операций подключены к выходу "Не меньше" первой схемы сравнения и к первому входу первого элемента И, выход которого соединен с вторым входом первого элемента ИЛИ, единичный вход первого триггера соединен с установочным входом счетчика ошибок, с входом считывания сумматора и с выходом

"Равно11 третьей схемы сравнения, вы1377870

12 ход Меньше которой подключен к -, первому входу второго элемента ИЛИ, второй вход которого соединен с выходом первого триггера, а выход второго элемента ИЛИ подключен к второму

30 входу разрешения считывания регистра микрокоманд, о т л и ч а ю щ е е с я тем, что, с целью расширения функциональных возможностей устройст-1g ва за счет моделирования деятельности оператора при наличии логических условий в алгоритме работы, оно дополнительно содержит регистр адреса микрокоманд, первый и второй элементы НЕ, второй, третий и четвертый элементы И, счетчик контроля позиции логической операции, четвертый элемент задержки, второй генератор равномерно распределенных случайных чисел, первый, второй и третий ре-: гистры, четвертую и пятую схемы сравнения, второй и третий триггеры, первый и второй блоки элементов И, четвертый, пятый и шестой элементы

ИЛИ и формирователь импульсов, при. чем выход четвертого элемента ИЛИ соединен с вторыми входами третьего и пятого элементов ИЛИ и вторым установочным входом сумматора, первый вход четвертого элемента ИЛИ соединен с нулевым входом третьего триггера и выходом "Больше" второй схемы сравнения, первая группа информационных входов которой подключена к выходам второго блока элементов И, управляющий вход которого соединен с единичным выходом третьего триггера и входом считывания третьего регистра, разрядные выходы которого подключены к информационным входам второй группы второй схемы сравнения, выходом "Меньше" которой соединен с первым входом четвертого элемента И, выход которого подключен к второму входу первого элемента И, а второй вход четвертого элемента И соединен с выходом Меньше пятой схемы сравнения, вьнсод "Равно которой подключен к второму входу четвертого элемента ИЛИ и к нулевому входу второго триггера, единичный выход которого соединен с управляющим входом первого блока элементов И и с входом считывания второго регистра, разрядные выходы которого подключены к информационным входам второй группы пятой схемы сравнения, первая группа информационных входов которой соединена с выходами первого блока элементов И, информационные входы которого соответственно подключены к разрядным выходам счетчика правильно выполненных операций и к информационным входам второго блока элементов И, разрядные выходы регистра адреса микрокоманд соединены соответственно с адресными входами блока памяти микропрограммы, а вход считывания регистра адреса микрокоманд подключен к единичному входу второго триггера и к выходу "Больше" четвертой схемы сравнения, первая группа информационных входов которой соединена соответственно с разрядными выходами первого регистра, вторая группа информационных входов подключена соответственно к выходам второго генератора равномерно распределенных случайных чисел а вход разрешения сравнения четвертой схемы сравнения соединен с выходом четвертого элемента задержки, вход которого подключен к выходу формирователя импульсов и входу второго элемента НЕ, выход которого соединен с первым входом третьего элемента И, второй вход которого подключен к вы ходу первого элемента задержки, а выход третьего элемента И соединен с первым входом считывания блока памяти микропрограммы и первым входом шестого элемента ИЛИ, второй вход которого соединен с выходом Больше" первой схемы сравнения, а выход шестого элемента ИЛИ подключен к входувторого элемента задержки, вход считывания первого регистра и вход запуска второго генератора равномерно распределенных случайных чисел под" ключены к выходу формирователя импульсов, вход которого подключен к выходу обнуления счетчика контроля позиции логической операции, установочный вход которого соединен с выходом пятого элемента ИЛИ, первый вход которого подключен к выходу

"Больше" первой схемы сравнения, а вычитающий вход счетчика контроля позиции логической операции соединен с выходом второго элемента И, гервый и второй входы которого подключены соответственно к выходу первого элемента ИЛИ и к выходу первого элемента НЕ, вход которого соединен с единичным входом третьего триггера и с выходом "Не больше" четвертой схемы сравнения.

1377870

Составитель В. Фукалов

Техред М. Ходанич Корректор M. Максимишинец

Редактор N. Келемеш

Заказ 875/46 Тираж 704 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4/5

Производственно-полиграфическое предприятие, г. Ужгород, ул ° Проектная, 4