Устройство для формирования импульсов
Иллюстрации
Показать всеРеферат
Изобретение относится к импульсной технике и может быть использовано в вычислительной технике и радиотехнике при построении регистров и запоминающих устройств, фильтров и устройств задержки с использованием приборов с переносом заряда на основе коммутируемых конденсаторов.Целью изобретения является повьшение надежности работы. Устройство содержит IK- триггеры 1 и 4, регистр 2 сдвига,тактовую шину 3, управляющую шину 5, триггер 6, D-триггер 7 и делитель 8 частоты. По сравнению с прототипом предложенное устройство содержит меньшее число элементов и связей между ними, что повышает его надежность. В устройстве исключена дополнительная шина установки в нулевое состояние, т.к. из любого произвольного состояния оно всегда приходит в исходное состояние. В устройстве обеспечивается жесткая привязка импульсов управления к тактовым. 1 ил. с (Л
СОЮЗ СОВЕТСНИХ
СОЦИАЛИСТИЧЕСКИХ
РЕСПУБЛИК
А1 (5в 4 Н 03 К 5/01 5/15
gay " ) В7" .Я 4
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
Н А BTOPCHOMV СВИДЕТЕЛЬСТВУ
ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР
ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ (21) 4126577/24-21 (22) 29.09.86 (46) 29.02.88. Бюл. Р 8 (72) В.M.Солодуха и О.В.Григорьева (53) 621,373 (088.8) (56) Букреев И.Н. Микроэлектронные схемы цифровых устройств. М.: Сов. радио, .1975, с. 272-278.
Савишкин Л,В., Бернацкий В.И.
Распределитель импульсов. — Передовой производственно-технический опыт, ВНМИ, сер. Т9, вып. 1, 1985, с.40-41. (54) УСТРОЙСТВО ДЛЯ ФОРМИРОВАНИЯ ИМПУЛЪСОВ (57) Изобретение относится к импульсной технике и может быть использовано в вычислительной технике и радиотехнике при построении регистров и запоминающих устройств, фильтров и устройств задержки с использованием приборов с переносом заряда на основе коммутируемых конденсаторов. Целью изобретения является повышение надежности работы. Устройство со,держит ТКтриггеры 1 и 4, регистр 2 сдвига,тактовую шину 3, управляющую шину 5, триггер 6, 0-триггер 7 и делитель 8 частоты. По сравнению с прототипом предложенное устройство содержит меньшее число элементов и связей между ними, что повышает его надежность.
В устройстве исключена дополнительная шина установки в нулевое состояние, т.к. из любого произвольного состояния оно всегда приходит в исходное с
Ю состояние. В устройстве обеспечивается жесткая привязка импульсов управления к тактовым. 1 ил.
1378029
Изобретение относится к импульсной технике и может быть использовано в вычислительной и радиотехнике при построении регистров и запоминающих устройств, фильтров и устройств задержки с использованием приборов с переносом зарядов на основе коммутируемых конденсаторов. В частности, изобретение может быть использовано для формиро10 вания сигналов тактирования и управ- ления микросхемой 528ХК1.
Целью изобретения является повышение надежности рабаты.
На чертеже изображена электрическая принципиальная схема устройства.
Устройство для формирования импульсов содержит первый триггер 1
IK-типа, регистр 2 сдвига, синхронизирующий вход которого подключен к тактовой шине 3, а (i+2)-выход к синхронизирующему входу второго триггера 4 ЕК-типа, управляющую шину 5,третий триггер 6, прямой выход которого соединен с I âõàäîì второго триггера 25
4, четвертый триггер 7 D-типа и делитель 8 частоты, а третий триггер - 6 выполнен на триггере D-типа, синхронизирующий вход делителя частоты соединен с синхронизирующим входом первого триггера 1 и подключен к управляющей шине 5, а выход делителя 8 частоты соединен с синхронизирующим входом четвертого триггера, D-вход которого подключен к шине "1", а выход соединен с D-входом третьего триггера 6, синхронизирующий вход которого соединен с (i-2)-выходом регистра 2 сдвига и подключен к Rвходу первого триггера 1, I-вход которого соединен с шиной "1", а Квход — с шиной "0", R-вход третьего триггера 6 соединен с прямым выходом второго триггера 4, К-вход которого
:подключен к инверсному выходу третьего триггера 6, выход которого соединен с R-входом четвертого триггера 4 и подключен к первой выходной шине 9, вторая, третья и четвертая выходные шины 10, 11, 12 соединены соответственно с (i-2) вЂ, i-, (i+2)-выходами 50 регистра 2 сдвига, информационный вход которого подключен к выходу первого триггера 1.
Устройство работает следующим образом.
Исходным состоянием устройства считается такое, при котором регистр
2 сдвига, делитель 8, триггеры 1, 4, 6, 7 находятся в состоянии "0". В это состояние устройство переходит из любого произвольного состояния, возникающего, например, после включения устройства. B первоначальный момент времени,,по переднему фронту импульса с управляющей шины 5 на выходе триггера 1, на I-входе которого действует " 1", а на К-входе — "0", устанавливается " 1", которая подается на ин. формационный вход регистра 2 сдвига.
Очередной импульс с тактовой шины 3 в следующий момент времени устанавливает на первом выходе регистра 2 состояние "1", что вызывает обнуление триггера 1 по входу R. В следующий момент времени на первом выходе регистра 2 появляется "0", т.к. на его информационном входе имеет место потенциал "0". С появлением каждого последующего импульса с тактовой шины 3 на синхронизирующем входе регистра 2 по нему далее продвигается "1". Таким образом, снимая с .выходов регистра 2 сигналы, получаем три фазосдвинутых последовательности импульсов.
Импульсы с управляющей шины 5 поступают на делитель 8, на выходе которого получаем последовательность импульсов с частотой, задающей частоту выходных имиульсов.
В следующий момент времени по переднему фронту импульса, поступающего с выхода делителя 8, триггер 7
:переходит в состояние "1", т.к. на его 0-входе -"1", а на К-входе — "0", и тем самым подготавливает триггер 6 к переключению в состояние "1".
В следующий момент времени по заднему фронту тактового импульса, поступающего с выходной шины 10, триггер 6 устанавливается в состояние
"1", поскольку на его Э-входе действует "1" с выхода триггера 7, а на
R-входе — "0" с выхода триггера 4.
Передним фронтом импульса, поступающего с выходной шины 12, триггер 4 переходит в состояние "1", т.к, на
I-входе действует "1", а на К-входе— состояние "0" с соответствующих выходов триггера 6. Как только на выходе триггера 4 появляется состояние
"1", которое воздействует на к-вход триггера 6, триггер 6 обнуляется.установившиеся потенциалы на выходах триггера 6 подготавливают триггер 4 к переключению в состояние "0", и в следующий момент времени по передне1378029
Формула изобретения
Составитель В.Чижиков
Редактор М.Циткина Техред Л.Олийнык Корректор H.Koðoëü
Заказ 889/54 Тираж 928 Подписное
ВНИИПИ Государственного комитета СССР по делам изобретений и открытий
113035, Москва, Ж-35, Раушская наб., д. 4/5
Производственно-полиграфическое предприятие, г. Ужгород, ул. Проектная, 4 му фронту очередного тактового импульса с шины 12 триггер 6 переходит в состояние "О".
В качестве регистра 2 сдвига может быть использована микросхема типа 564ИР2, делителя 8 — микросхема
564ИЕ 15, в качестве IK-триггеров микросхема 564ТВ1, D-триггера — микросхема 564ТМ2, à D-триггер может быть выполнен также на основе микросхемы 564ТМ2.
По сравнению с прототипом предложенное устройство формирования импульсов проще по построению, поскольку содержит меньшее число элементов и связей между ними, вследствие чего обладает высокой надежностью. В предложенном устройстве не требуется дополнительной шины установки в нулевое состояние, т.к. устройство из любого произвольного состояния всегда приходит в исходное. Устройство обеспечивает жесткую привязку импульсов управления к тактовым.
Устройство для формирования импульсов, содержащее первый триггер
IK-типа, регистр сдвига, синхронизирующий вход которого подключен к тактовой шине,а (i+2)-выход — к синхронизирующему входу второго триггера
IK-типа, управляющую шину, третий триггер, прямой выход которого соединен с Е-входом второго триггера, о тл и ч а ю щ е е с я тем, что, с целью повышения надежности работы, введены четвертый триггер D-типа и делитель частоты, а третий триггер выполнен на триггере D-типа, синхронизирующий вход делителя частоты соединен с синхронизирующим входом первого триггера и подключен к управляющей шине, а выход делителя частоты соединен с синхронизирующим входом четвертого триггера, D-вход которого подключен к шине логической единицы, а выход соединен с D-входом третьего триггера, синхронизирующий вход которого соединен с (i-2)-выходом регист20 ра сдвига и подключен к R-входу первого триггера, I-вход которого соединен с шиной логической единицы, а Квход — с шиной логического нуля, Квход третьего триггера соединен с прямым выходом второго триггера, Квход которого подключен к инверсному выходу третьего триггера, прямой выход которого соединен с R-входом четвертого триггера и подключен к первой выходной шине, вторая, третья и четвертая выходные шины соединены соответственно с (i-2) вЂ, i-, (i+2)— выходами регистра сдвига, информационный вход которого подключен к выходу первого триггера.