Устройство для контроля работоспособности счетчика

Иллюстрации

Показать все

Реферат

 

Изобретение может быть использовано для контроля суммирующих счетных схем. Цель изобретения - повьшение достоверности контроля. Устройство содержит элементы И 2...4, триггер 6 и элементы 8...10 задержки. Введение триггера 7, элемента И 5, элемента 11 сложения по модулю два, элементов ИЛИ 12 и 13 и образование новых функциональных связей обеспечивает выявление ситуации, когда несколько разрядов контролируемого счетчика функционируют как один. 1 ил.

СОЮЗ СОВЕТСКИХ

C0UHAЛИСТИЧЕСНИХ

РЕСПУБЛИН

ÄÄSUÄÄ 1378052 А 1 (51)4 Н 03 К 21/40

ГОСУДАРОТВЕННЫЙ КОМИТЕТ СССР

ll0 ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (54) УСТРОЙСТВО ДЛЯ КОНТРОЛЯ РАБОТОСПОСОБНОСТИ СЧЕТЧИКА (57) Изобретение может быть использовано для контроля суммирующих счетных схем. Цель изобретения - повышение достоверности контроля . Устройство содержит элементы И 2...4, триггер 6 и элементы 8...10 задержки.

Введение триггера 7, элемента И 5, элемента 11 сложения по модулю два, элементов ИЛИ 12 и 13 и образование новых функциональных связей обеспечивает выявление ситуации, когда несколько разрядов контролируемого счетчика функционируют как один. 1 ил. (21 ) 411 7483/24-21 (22) 15,09.86 (46) 29.02.88. Бюл. У 8 (72) А.К.Патраш и А.П.Смирнов (53) 621.374.32{088.8) (56) Авторское свидетельство СССР

9 664298, кл. Н 03 К 21/34, 1976.

Авторское свидетельство СССР

И 1051727, кл. Н 03 К 21/34, 1982, ОПИСАНИЕ ИЗОБРЕТЕНИЯ

1378052

Изобретение относится к вычислительной и измерительной цифровой технике и может быть использовано для контроля суммирующих счетных схем.

Целью изобретения является повышение достоверности контроля.

Поставленная цель достигается за счет введения новых конструктивных признаков, обеспечивающих выявление ситуации, когда несколько разрядов контролируемого счетчика функционируют как один, На чертеже приведена схема устройства контроля. 15

На чертеже обозначено. контролируемый счетчик 1, разряды 1.1-1.3 контролируемого счетчика 1, первыйчетвертый элементы И 2-5, первый,второй триггеры 6,7, первый - третий эле-0 менты 8-10 задержки, элемент 11 сложения по модулю два, первый, второй элементы ИЛИ 12,13, входная шина 14, шина 15 установки, первая, вторая выходные шины 16,17, шина 18 потенциа- 25 ла логической единицы.

Инверсный выход триггера 6 соединен с первым входом элемента И 2, выход которого соединен с входом элемента 8 задержки, входная шина 14 со- 30 единена со счетным входом счетчика 1, прямые выходы разрядов 1.1-1.3 кото-. рого соединены с входами элемента И 3, инверсный выход разряда 1.3 счетчика 1 соединен с первым входом элемента И 4, второй вход и выход которого соединены соответственно с выходом элемента 9 задержки и с выходной шиной 16, инверсный и прямой выходы триггера 7 соединена соответственно 40 с третьим входом элемента И 4 и с первым входом элемента ИЛИ 12, выход и второй вход которого соединены соответственно с информационным D-входом триггера 7 и с выходом элемен- 45 та 11 сложения по модулю два, первый вход которого соединен с выходом элемента И 3 и с первым входом элемента И 5,.выход которого соединен с вторым входом элемента 11 сложения по модулю два и с входом элемента 9 задержки, выход которого соединен с входом элемента 10 задержки, выход которого соединен с первым входом эле" мента ИЛИ 13, второй вход которого соединен с шиной 15 установки, выход элемента ИЛИ 13 соединен с входами установки в ноль разрядов 1,11.3 счетчика ) и триггеров 6,7, тактоный вход триггера 7 соединен с входной шиной 14, информационный

D-вход и тактовый вход триггера б соединены соответственно с шиной 18 потенциала логической единицы и с инверсным выходом разряда 1.! счетчика 1, прямой выход разряда 1.1 которого соединен с вторым входом элемента И 2, выход элемента 8 задержки соединен с вторым входом элемента И 5, инверсный выход триггера 7 соединен с выходной шиной 17.

B качестве счетчика 1 может быть использован как последовательный так и синхронный двоичный счетчик, На чертеже приведен в качестве примера последовательный двоичный счетчик.

Устройство работает следующим образом. . Перед началом работы счетчик 1, триггеры 6,7 устанавливаются в исходное состояние единичным импульсом па шине 15. Первый единичный импульс с прямого выхода первого разряда 1,1 счетчика 1 после прохождения через элемент И 2 поступает на вход элемента 8 задержки. Первый триггер 6 переводится в единичное состояние положительным фронтом импульса с инверсного выхода первого разряда 1.1 счетчика 1, запрещая сигналом со своего инверсного выхода дальнейшее поступление импульсов на элемент 8 задержки следующих импульсов с прямого выхода первого разряда 1.1 счетчика 1.

Величина задержки элемента 8 задержки должна быть не менее промежутка времени от момента срабатывания первого разряда 1.1 счетчика l от первого поступившего в цикл импульса до момента времени, когда все разряды исправно работающего счетчика 1 под действием входной последовательности импульсов будут установлены в состояние "1", но меньше пе™ риода работы счетчика 1. В этом случае импульс с выхода элемента 8 через элемент И 5 поступит на входы элементов 9,10 задержки. В элементе 9 задержки импульс задерживается на время д выбирающегося из условия

Т+ nic,„„

9 где Т вЂ” период следования выходных импульсов;

n — число триггеров в счетчике;

1378052

ВНИИПИ Заказ 891/56 Тираж 928 Подписное

Произв.-полигр. пр-тие, г. Ужгород, ул. Проектная, — время перехода одного триггера из состояния "1" в состояние "0" и необходимое для перевода всех разрядов счетчика 1 в нулевое состояние и-м импульсом.

Если на триггере 7 не было зафик-. сировано ошибки, блокирующей прохождение после перевода последнего разряда 1,3 счетчика 1 в нулевое состояние, импульс с выхода элемента 9 задержки проходит на выходную шину 16 устройства, сообщая об исправной работе счетчика 1. 15

Импульс с выхода элемента 9 задержки, задерживаемый в элементе 10 задержки на время " „„,, которое удовлетворяет условию Т, обеспечивает подготовку триггеров 6,7, счетчика 1 к следующему циклу работы схемы.

Очевидно, что только в случае правильной работы контролируемого счетчика 1 с триггера 7 будет выдан сиг- 25 нал разрешения, который пропустит сигнал, поступающий с выхода элемента 8 задержки, при этом выходы всех разрядов счетчика 1 совпадут по времени и будут выданы сигналом через элемент 9 задержки, который совпадет по времени с появлением разрешающего потенциала с инверсного выхода последнего разряда 1,3 счетчика 1. При появлении сигнала на выходе элемента И 3 и отсутствии сигнала на выходе элемента 8 задержки, т.е. в случае, когда ряд разрядов счетчика 1 функционирует как один, на выходе элемента 11 появляется положительный сиг- 40 нал, который при поступлении следующего тактового импульса по шине 14 переводит триггер 7 в единичное состояние. При этом блокируется элемент И 4 и выдается сигнал ошибки по 4> шине 17.

Формула изобретения

Устройство для контроля работосцособности счетчика содержащее

5 0 ,входную шину, три элемента задержки,, три элемента И, первый триггер, ин» версный выход которого соединен с первым входом первого элемента И,выход которого соединен с входом первого элемента задержки, входная шина соединена с первым выходом, входы соединены с входами второго элемента И, первый дополнительный вход соединен с первым входом третьего элемента И, второй вход и выход которого соединены соответственно с выходом второго элемента задержки и с первой выходной шиной, о т л и ч а ю щ е е с я тем, что, с целью повышения достоверности контроля, в него введены четвертый элемент И, два элемента ИЛИ, шина установки, элемент сложения го модулю два и второй триггер, инверсный и прямой выходы которого соединены соответственно с третьим входом третьего элемента И и с первым входом первого элемента ИЛИ, выход и второй вход которого соединены соответственно с информационным D-входом второго триггера и с выходом эле" мента сложения по модулю два, первый вход которого соединен с выходом второго элемента И и с первым входом четвертого элемента И, выход которо»

ro соединен с вторым входом элемента сложения по модулю два и с входом второго элемента задержки, выход ко-. торого соединен с входом третьего элемента задержки, выход которого соединен с первым входом второго элемента ИЛИ, второй вход которого соединен с шиной установки, выход второго элемента ИЛИ соединен с вторым выходом и входами установки в "0" первого и второго триггеров, тактовый вход последнего из которых соединен с входной шиной, информационный Dвход и тактовый вход первого триггера соединены соответственно с шиной потенциала логической единицы и с вторым дополнительным входом, один из входов соединен с вторым входом первого элемента И, выход первого элемента задержки соединен с вторым входом четвертого элемента И, инверсный выход второго триггера соединен с второй выходной шиной,