Дискретно-аналоговая линия задержки

Реферат

 

Изобретение относится к автоматике и вычислительной технике и может быть использовано в корректирующих устройствах для автоматизации технологических процессов. Целью изобретения является повышение точности устройства. Поставленная цель достигается за счет введения дифференциального усилителя 5, интегратора 4 и сумматора 3. В предложенном устройстве за счет прохождения через элемент памяти 1 лишь переменной составляющей сигнала можно предварительно усилить входной сигнал на усилителе 6, входящем в состав сумматора 1, и снизить величину погрешности, вносимой элементами памяти 1, на выходе устройства в число раз, пропорциональное коэффициенту усиления усилителя 6. 1 ил.

Изобретение относится к автоматике и вычислительной технике и может быть использовано для задержки во времени аналогового сигнала. Целью изобретения является повышение точности дискретно-аналоговой линии задержки. Функциональная схема линии задержки приведена на чертеже. Устройство содержит элементы аналоговой памяти 1, генератор 2 тактовых импульсов, сумматор 3, интегратор 4, дифференциальный усилитель 5. Сумматор 3 содержит усилитель 6 и резисторы 7, 8. Линия задержки работает следующим образом. Под действием импульсов с выхода тактового генератора 2 производится запись выборочных значений аналогового напряжения с выхода сумматора 3 в первый элемент аналоговой памяти 1 и их продвижение по цепочке последовательно соединенных элементов аналоговой памяти 1. С выхода последнего элемента памяти 1 задержанные во времени выборочные значения аналогового сигнала поступают на вход интегратора 4 и дифференциального усилителя 5. При выборе постоянное времени интегратора 4 значительно большей суммарной задержки цепочки элементов памяти 1 и практически неизменной постоянной составляющей напряжения аналогового сигнала на входе устройства величина напряжения на выходе интегратора 4 устанавливается равной постоянной составляющей сигнала, но с обратным знаком. При этом на вход цепочки элементов аналоговой памяти 1 с выхода сумматора 3 поступает лишь переменная составляющая сигнала. Пройдя цепочку элементов памяти 1, переменная составляющая сигнала суммируется с постоянной составляющей сигнала на дифференциальном усилителе 5 и поступает на выход устройства. Тем самым при одинаковом динамическом диапазоне элементов аналоговой памяти известного и предложенного устройств в предложенном устройстве за счет прохождения через элемент памяти 1 лишь переменной составляющей сигнала можно предварительно усилить входной сигнал на усилителе 6, входящем в состав сумматора 3, и снизить величину погрешности, вносимой элементами 1, на выходе устройства в число раз, пропорциональное коэффициенту усиления усилителя 6.

Формула изобретения

ДИСКРЕТНО-АНАЛОГОВАЯ ЛИНИЯ ЗАДЕРЖКИ, содержащая соединенные последовательно элементы аналоговой памяти, управляющие входы четных элементов аналоговой памяти подключены к прямому выходу генератора тактовых импульсов, к инверсному выходу которого подключены управляющие входы нечетных элементов аналоговой памяти, отличающаяся тем, что, с целью повышения точности линии задержки, в нее введены дифференциальный усилитель, интегратор и сумматор, первый вход которого является входом устройства, второй вход соединен с выходом интегратора и инвертирующим входом дифференциального усилителя, неинвертирующий вход которого соединен с входом интегратора и выходом последнего элемента аналоговой памяти, вход первого элемента аналоговой памяти соединен с выходом сумматора, выход дифференциального усилителя является выходом устройства.

РИСУНКИ

Рисунок 1