Стабилизатор постоянного напряжения
Иллюстрации
Показать всеРеферат
Изобретение относится к электротехнике и может быть использовано в устройствах электропитания радиоэлектронной аппаратуры. Цель изобретения - повышение КПД и надежности путем уменьшения токопотребления и упрощения схемя. Устройство содержит МОП-транзисторы 1,2,3 одного типа проводимости, Ж)П-транзисторы 4,5,6 противополЬжиого типа проводимости, резисторы 9,10, Реализация в устрой - стве источника опорного напряжения и усилителя сигнала рассогласования как единого функционального узла позволяет получить низкое термокомпенсированное опорное напряжение, не зависящее от влияния нестабилизированного входного напряжения. Схема устройства проста и надежна. I ил. с (Л
СОЮЗ СОВЕТСНИХ
СОЦИАЛИСТИЧЕСКИХ
РЕСПУБЛИК (5» 4 G 05 F 1/56
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
К ASTOPCHOMV СВИДЕТЕЛЬСТВУ
ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР
ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ (21 ) 4.1 29! 39 /24-0 7 (22) 16 ° 06.86 (46) 07,03.88. Бюп. У 9 (71) Ленинградский электротехнический институт им. В.И,Ульянова (Ленина) (72) В,И,Анисимов, А.Б,Исаков, М.В.Капитонов, l0.М.Соколов и Н.И.Ясюкевич (53) 621.316,722,1 (088,8) (56) Патент С0!А И 4317054, кл, G 05 F 1/56, 1982, Патент Японии 11 53-29011, кл. G 05 F 1/56, 1978. (54) СТАБИЛИЗАТОР ПОСТОЯННОГО НАПРЯЖЕНИЯ (57) Изобретение относится к электротехнике и может быть использовано в
„„SU„„1 79778 А1 устройствах электропитания радиоэлектронной аппаратуры. Цель изобретения - повьппение КПД и надежности путем уменьшения токопотребления и упрощения схемы. Устройство содержит
МОП-транзисторы 1,2 3 одного типа проводимости, МОП-транзисторы 4,5,6 противоположного типа проводимости, резисторы 9,10, Реализация в устрой стве источника опорного напряжения и усилителя сигнала рассогласования как единого функционального узла позволяет получить низкое термокомпенсированное опорное напряжение, не зависящее от влияния нестабилиэироC ванного входного напряжения, Схема устройства проста и надежна, 1 ил.
Изобретение относится к электротехнике и может быть использовано в устройствах вторичного электропитания радиоэлектронной аппаратуры, Цель изобретения — повышение КЩ и надекности стабилизатора путем уменьшения токопотребления и упрощения схемы.
На чертеже приведена принципиальная схема стабилизатора.
Стабилизатор постоянного напрякения содержит первый 1, второй ? и третий 3 МОП-транзисторы одного типа проводимости, четвертый 4, пятый 5 и шестой 6 MOII-транзисторы противоположного типа проводимости, причем сток первого транзистора 1 подключен к выходной шине 7, а истоки первого 1, второго 2 и третьего 3 транзисторов — к входной шине 8» затворы второго 2 и третьего 3 транзисторов объединены, а сток транзистора 2 соединен со стоком транзистора 4, затворы транзисторов 5 и 6 объединены, а исток транзистора 6 подключен к общей шине, первый 9 и второй 10 резисторы, причем резистор 9 включен между истоком транзистора 4 и стоком транзистора 5 ° соединенного с его затвором, резистор 10 включен между истоком транзистора 5 и общей шиной, сток и затвор транзистора 2 объединены, затвор транзистора 4 соединен с выходной шиной 7, а затвор транзистора 1 подключен к объединенным стокам транзисторов 3 и 6, Стабилизатор работает следующим образом.
При уменьшении по какой-либо причине напряжения на выходе потенциал затвора транзистора 4 уменьшается, а потенциал стока увеличивается .
Это приводит к уменьшению потенциала на затворе транзистора 3, повышению потенциала на стоке этого транзистора и открыванию транзистора 1. Увеличение проводимости транзистора приводит к увеличению выходного напряжения.
Опорное напряжение в устройстве формнруется следующим образом. Транзисторы 2 — 6 работают в режиме микротоков. Проходная характеристика
МОП-транзистора, работающего в микрорежиме (в субпороговой области его проходных характеристик ), описывается соотношением
0 t (e в 1 т е ц ч ) сне
79778 2 где Х, — характеристический ток;
n — коэффициент крутизны; температурный потенциал;
S--W/L — отношение эффективной ширины канала к его длине, 1,П„, Ц,- напряжения соответственно на затворе, истоке и стоке
10 по отношению к подложке.
Разность напряжений затвор — исток транзисторов, работакщих в субпороговой области, определяется как
Зн / (Опорное напряжение определяется соотношениемм
И1 „
1-1 оп 211 9 + н
20
Формула изобретения
Стабилизатор постоянного -напряжения, содержащий первый, второй и третий МОП-транзисторы одного типа
45 проводимости, четвертый „пятый и шестой МОП-транзисторы противоположного типа проводимости, причем сток первого транзистора подключен к выходной шине, а истоки первого, вто50 рого и третьего транзисторов - к входной шине, затворы второго и третьего транзисторов объединены, а сток второго транзистора соединен со стоком четвертого транзиСтора, затворы пятого и шестого транзисторов объединены, а исток шестого транзистора подключен к общей шине, отличающийся тем, что, с целью повышения КПД и надежности
В режиме микротоков напряжение
U» имеет отрицательный температурный дрейф, а напряжение Ь11 „- по25 локительный. Выбором отношения В /R указанные дрейфы компенсируются.
Предлагаемый стабилизатор по сравнению с известным имеет более высокий КПД и стабильность выходного нап30 ряжения эа счет реализации ИОН и усилителя сигнала рассогласования как единого функционального угла, что позволяет получить относительно низкое, термокомпенсированное опорное
35 на Ря е ие, не зависящее о ия я нестабилизированного входного нап" ряжения, а также большую надежность за счет более простой схемы стабилизатора, 1379778
Составитель В.Есин
Редактор В. Петраш Техред Л.Сердюкова 3(орректор, И,Иуска
Тираж 866 Жд и
ВНИИПИ Государственного комитета СССР по делам изобретений и открытий
113035, Москва, Ж-35 ° Раушская иаб. ° д.4/5
Заказ 981/50
Производственно-полигра4ическое предприятие, г,Ужгород, ул,Проектная,0 путем упрощения и уменьшения токопотребления, в него введены первый и второй резисторы, причем первый резистор включен между истоком четвер5 того транзистора и стоком пятого транзистора, соединенного с его затвором, второй резистор включен между истоком пятого транзистора и общей шиной, сток и затвор транзистора объединены, затвор четвертого транзистора соединен с выходной шиной, а затвор первого транзистора подключен к объединенным стокам третьего и шестого транзисторов.