Устройство для ввода информации в эвм

Иллюстрации

Показать все

Реферат

 

Изобретение относится к вычислительной технике и предназначено для буферизации дискретной информации (ДИ) и ввода ее в оперативную память ЭВМ. Цель изобретения заключается в повышении пропускной способности устройства и в расширении его функциональных возможностей. Устройство позволяет организовать с помощью дешифратора 14, элемента И 2. счетного триггера 3, счетчика 4 и мультиплексоров данных 5 и 6, адреса 11 и 12 и управляющих сигналов 8 и 9 независимый доступ к блокам 7 и 10 памяти со стороны внешнего источника ДИ и со стороны центрального процессора ЭВМ, совместить процесс обработки накопленной ДИ в одном блоке памяти с процессом накопления ДИ в другом блоке, выставить запрос в ЭВМ с помощью триггера 1 после заполнения блока памяти. В ответ на запрос через дешифратор 13 по команде ЭВМ изменяется состояние триггера 3, а за счет этого осуществляется за время одного цикла ввод накопленной ДИ в оперативную память ЭВМ, т. к. изменение состояния триггера 3 приводит к взаимной перестановке эквивалентны.ч блоков 7 и 10 памяти. 2 ил. с S (Л

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК (50 4 G 06 F 13/00

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К А ВТОРСКОМ,Ф СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ (21) 4120657/24-24 (22) 26.06.86 (46) 15.03.88. Бюл. № 10 (7l) Институт теплофизики СО АН СССР (72) В. А. Гаврилов (53) 681.325(088.8) (56) Авторское свидетельство СССР № 1084775, кл. G 06 F 13/00, 1984.

Авторское свидетельство СССР № 1310827, кл. G 06 F 13/00, 1984. (54) УСТРОЙСТВО ДЛЯ ВВОДА ИНФОРМАЦИИ В ЭВМ (57) Изобретение относится к вычислительной технике и предназначено для буферизации дискретной информации (ДИ) и ввода ее в оперативную память ЭВМ. Цель изобретения заключается в повышении пропускной способности устройства и в расширении его функциональных возможностей.

Устройство позволяет организовать с поЛК 1381525 А 1 мощью дешифратора 14, элемента И 2, счетного триггера 3, счетчика 4 и мультиплексоров данных 5 и 6, адреса !1 и 12 и управляющих сигналов 8 и 9 независимый доступ к блокам 7 и 10 памяти со стороны внешнего источника ДИ и со стороны центрального процессора ЭВМ. совместить процесс обработки накопленной

ДИ в одном блоке памяти с процессом накопления llH в другом блоке, выставить запрос в ЭВМ с помощью триггера 1 после заполнения блока памяти. В ответ на запрос через дешифратор !3 по команде ЭВМ изменяется состояние триггера 3, а за счет этого осуществляется за время одного цикла ввод накопленной ДИ в оперативную память ЭВМ, т. к. изменение состояния триггера 3 приводит к взаимной перестановке эквивалентных блоков 7 и 10 памяти. 2 ил.

1381525

Изобретение относится к вычислительной технике, предназначено для буферизации дискретной информации и ввода ее в оперативную память ЭВМ и может использоваться при построении высокопроизводительных систем сбора и обработки информации.

В системах сбора и обработки экспериментальных данных широко используются устройства буферной памяти, которые по отношению к ЭВМ являются внешними устройствами. В таких системах данные накапливаются в устройстве буферной памяти, после его заполнения пересылаются в оперативную память ЭВМ, где обрабатываются.

Целью изобретения является повышение пропускной способности устройства.

На фиг. 1 приведена структурная схема устройства; на фиг. 2 — временная диаграмма, поясняющая его работу.

Устройство (фиг. 1) содержит триггер 1, элемент И 2, счетный триггер 3, счетчик 4, первый 5 и второй 6 мультиплексоры данных, первый блок 7 памяти, первый 8 и второй 9 мультиплексоры управляюгцих сигналов, второй блок !0 памяти, первый 11 и второй 12 мультиплексоры адреса, первый 13 и второй 14 дешифраторы, адресные шины 15 магистрали

ЭВМ, шину 16 запросов магистрали ЭВМ, информационные шины 17 магистрали ЭВМ, управляющую шину 18 магистрали ЭВМ, информационный 19 и стробирующий 20 входы устройства.

На фиг. 2 показаны сигналы для устройства с объемом буферной памяти N=4: импульсы Т И на стробирующем входе устройства; данные D на информационном входе устройства; состояние первого разряда счетчика 4 (СТ «!»); состояние второго разряда счетчика 4 (СТ«2»); импульсы «Переполнение» счетчика 4 (СТ «Р»); сигнал на прямом выходе триггера 1 (RS «О»); сигнал на выходе первого дешифратора 13 (DC l); состояние инверсного выхода триггера 3 (TQ); сигнал на выходе второго дешифратора 14 (DC2); сигнал на входе «Запись-чтение» блока 7 (lV/К 1); сигнал на входе «Запись-чтение» блока 10 (W/R) 2); сигнал «Выбор» блока 7 (С S 1 ); сигнал «Выбор» блока 10 (CS2).

Устройство работает следующим образом.

Примем, что в начальный момент времени триггер 3 находится в состоянии «1», триггер 1 и счетчик 4 сброшены. Таким образом, первый блок 7 памяти оказывается подключен информационными входами через мультиплексор 5 к информационному

5 входу устройства, управляющими входами (входом «Запись-чтение» и входом выбора блока памяти) через мультиплексор 8 к выходу элемента И 2, адресными входами через мультиплексор 11 к выходу счетчи1О ка 4, а второй блок 10 памяти оказывается подключенным через мультиплексор 6 к информационной шине 17 магистрали ЭВМ, через мультиплексор 9 к выходу дешифратора 14, на котором вырабатывается сигнал выбора блока памяти, !

5 и к управляющей шине 18 магистрали ЭВМ, через второй мультиплексор 12 адреса к адресной шине 15. В начальный момент времени блок 7 доступен только для записи со стороны внешнего источника дискретной информации, является блоком бу ферной памяти, а блок 10 информационными, управляющими и адресными входами и информационными выходами подключен к магистрали ЭВМ и доступен со стороны центрального процессора ЭВМ как для за25 писи, так и для считывания, является оперативной памятью ЭВМ.

На информационный вход 19 поступают данные D, которые сопровождаются импульсами ТИ на стробирующем входе 20 устроиства. Так как инверсный выход триггера 1

30 находится в состоянии «1», то импульсы ТИ проходят через элемент И 2 и поступают на вход счетчика 4 и через мультиплексор 8 на входы «Запись-чтение» и «Выбор» блока 7. Происходит запись данных D в блок 7 по адресу, определяемому состоя35 нием первого СТ «1» и второго СТ «2» разрядов счетчика 4. В это время блок 10 подключен к магистрали ЭВМ и операции в нем определяются сигналами «Выбор» и

«Запись-чтение», поступающими на уп4О равляющие входы через мультиплексор 9 с выхода дешифратора 14 и с управляющей шины 18. С приходом четвертого стробирующего импульса формируется сигнал

«Переполнение» счетчика 4 СТ «Р», который устанавливает триггер 1 в состояние «!», 45 выставляя тем самым запрос в ЭВМ и запрещая сигналом с инверсного выхода триггера 1 прохождение стробирующих импульсов ТИ. ЭВМ, получив запрос, обращается к устройству, выставляя на адресные шины 15 адрес устройства. На выходе о дешифратора 13 возникает сигнал РС1. Этот сигнал сбрасывает в «О» счетчик 4, сбрасывает триггер 1, снимая тем самым сигнал запроса в ЭВМ и блокировку элемента И2, и изменяет состояние триг гера 3 на противоположное. Происходит взаимная перестановка первого и второго блоков памяти. Блок 7 становится оперативной памятью ЭВМ, и накопленные

1381525

Формула изобретения

ЮС2

wÿ>

w/ 2

CS2

Рог 2 (.останигель В Вертлиб

Редактор М Циткина Гехред И. Верее Корректор II. Король

Закал 844,46 Тира к 7()4 Подписнос

ВНИИГ!И Государственного комитета (С(;Р по делам изобретений и открытий

I 13035, Москва, Ж вЂ” 35, Раугиская наб.,;L. 4 5

Производственно-полиграфическое предприятие. г. Уигород, л. Проектная, 4 данные обрабатываются, а блик 10 становится буферной памятью устройства, и данные, поступающие на информационный вход !

9 устройства, продолжают накапливаться уже в блоке 10. Устройство подключается к ЭВМ как один из банков памяти, номер которого определяется дешифратором 14.

Устройство для ввода информации в ЭВМ содержащее первый и второй блоки памяти, первый мультиплексор данных, выход которого подключен к информационному входу первого блока памяти, а первый информа ционный вход является входом устройства для подключения к информационному выходу источника информации, первый мультиплексор управляющих сигналов, выходом соединенный с управляющим входом первого блока памяти, а адресным входом с инверсным выходом счетного триггера, элемент И, первым входом подключенный к выходу триггера, второй вход элемента И является входом устройства для подключения к стробирующему выходу источника информации, выход триггера является выходом устройства для подключения к шине за проса ЭВМ, отличающееся тем, что, с целью повышения пропускной способности устройства, в него введены два мультиплексора адреса, второй мультиплексор данных, второй мультиплексор управляющих сигналов, два дешифратора и счетчик, причем информационный и управляющий входы второго блока памяти соединены соответственно с выходами вторых мультиплексоров данных и управляющих сигналов, адресные входы которых соединены с прямым выходом счетного триггера, адресные входы первого и второго мультиплексоров адреса соединены соответственно с инверсным и прямым выходами счетного триггера, счетный вход которого соединен с выходом первого дешифратора и входами сброса триггера и счетчика, выход переноса которого подключен к установочному входу триггера, а счетный вход — к выходу элемента И и первым информационным входам первого и второго мультиплексоров управляющих сигналов, вторые информационные входы которых соединены с выходом второго дешифратора и входом уст15 ройства для подключения управляющей шины ЭВМ, выходы первого и второго мультиплексоров адреса подключены соответственно к адресным входам первого и второго блоков памяти, выходы которых образуют выход устройства для подключения

20 к информационной шине ЭВМ, адресный вход первого мультиплексора данных соединен с инверсным выходом счетного триггера, первый информационный вход второго мультиплексора данных соединен с входом

25 устройства для подключения к информационному выходу источника информации, вторые информационные входы первого и второго мультиплексоров данных образуют вход устройства для подключения к информационной шине ЭВМ, информационный

3Q выход счетчика соединен с первыми информационными входами первого и второго мультиплексоров адреса, вторые информационные входы которых образуют вход устройства для подключения к адресной шине

ЭВМ и соединены с входами первого и второго дешифраторов.