Устройство для индикации
Иллюстрации
Показать всеРеферат
Изобретение относится к вычислительной технике и может быть использовано для индикации параметров в системах обработки информации. Цель изобретения - расширение области применения устройства за счет обеспечения оперативной смены очередности индикации параметров, соответствующих заданному идентификатору команды . Устройство содержит генератор 1 тактовых имнульсов, счетчик 2, дешифратор 3, регистры 4-6, мультиплексор 7, блок 8 памяти символов, формирователь 9 сигналов столбцов, формирователь 10 сигналов строк, матричные индикаторы 11 и 12, селектор 13 сигналов и элемент 14 индикации. Цель изобретения достигается за счет введения в устройство мультиплексора 7, селектора 13 сигналов и элемента 14 индикаций, их связей между собой и с други.ми блоками устройства. 1 ил.
СОЮЗ СОВЕТСКИХ
СОЦИАЛИСТИЧЕСКИХ
РЕСПУБЛИК
m4 G09G320
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
К ABTOPCHOMY СВИДЕТЕЛЬСТВУ
ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР
ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ (21) 4056064/24-24 (22) 7.04.86 (46) 15.03.88. Бюл. ¹ 10 (72) Г. А. Руденко, В. И. Рябко и Е. М, Носова (53) 681.327.11 (088.8) (56) Авторское свидетельство СССР № 1188780, кл. G 09 G 3/20, 1983.
Авторское свидетельство СССР № 924742, кл. G 09 G 3/20, 1980. (54) УСТРОЙСТВО ДЛЯ ИНДИКАЦИИ (57) Изобретение относится к вычислительной технике и может быть использовано для индикации параметров в системах обработки информации. Цель изобретения
„„SU„„1381586 А1 расширение области применения устройства за счет обеспечения оперативной смены очередности индикации параметров, соответствуюгцих заданному идентификатору команды. Устройство содержит генератор 1 тактовых импульсов, счетчик 2, дешифратор 3, регистры 4 — 6, мультиплексор 7, блок 8 памяти символов, формирователь 9 сигналов столбцов, формирователь 10 сигналов строк, матричные индикаторы 11 и 12, селектор 13 сигналов и элемент 14 индикации. Цель изобретения достигается за счет введения в устройство мультиплексора 7, селектора 13 сигналов и элемента 14 индикаций, их связей между собой и с другими блоками устройства. l ил.
1381586
Изобретение относится к вычислительной технике и может быть использовано для цифровой индикации параметров в устройствах для контроля и обработки деформации.
Цель изобретения — расширение обла«ти применения устройства за счет обеспечения оперативной смены очередности параметров, соответствующих заданному индикатору команды.
На чертеже представлена функциональная схема предлагаемого устройства.
Устройство содержит генератор 1 тактовых импульсов, счетчик 2, дешифратор 3, первый регистр 4, второй регистр 5, третий регистр 6, мультиплексор 7, блок 8 памяти символов, формирователь 9 сигналов столбцов, формирователь 10 сигналов строк, матричные индикаторы 11 и 12. селектор 13 сигналов, элемент 4 индикыции. ПозицияМ Н 15 и 16 обо IH
Устройство работы«г следующим образом.
На инфорх)ыционные входы 15 устройства постуnnlol с вн«шней шины данных coo(>щения двух видов код двухсимвольного идентификагора команды или коды параметров состояния контролируемой системы (на чертеже не показана). При этом «циничное состояние шестнадцатого разряды шины данных определяет передачу коды идентификаторы команды, à Hó.let)oå состояние — кодов nnpa»«Tpott (H«Tevbt. На управляющий вход !6 устройства по«тупые(«инхронизнрующий сигнал, по которому в зависимости от состояния шсстнадцатого разряда селектор 13 формпруег H;lti сигнал записи кода идентификаторы в регистр 5, и.)п, сигналы записи кодов параметров в р«гил р 6
При передаче иден гифнкытора комын ы он записывается в регистр 5, с выход(ш которого четырн t;LILHI H1>i>.I(>)IJIIIIH код дву i сигнального идентификатора nocT) nàåT на информационные входы мультиплсксоры /.
Информационные в two.(ы мультиплексор;1 используются для формирования старших разрядов адреса блока 8 пымя) и символов.
Разрядность адресных входов блока 8 памяти символов равна девяти, из которых три младших разряда формируются счетчиком 2, а остальные шесть поступают с выходов мультиплексора 6 разрядов, при этом девятый разряд определяет местонахождение символы в одной из двух частей блока 8. Из восьми разрядов блока 8 памяти используются только семь — по числу строк матричных индикаторов 11 и 12, в которых индицируется двухсигнальный код идентификатора команды. !хыждый из индикаторов 11 и !2 имеет по пять столбцов, следовательно, для подключения столбцов обоих матриц достаточно иметь десягь выходов дешифратора 3, что определяет выбор количества разрядов счетчика 2. Стар30
Форму.ta иыоб>регения
55 ший разряд счетчика 2 используется для управления выбором столбцов первого и второго матричных индикаторов, в зависимости от того, какой из двух символов индицируется. Высвечивание символов идентификатора команды осуществляется подачей высокого уровня напряжения на столбцы матричных индикаторов 11 и 12, на строки которых подаются данные через формирователь 10 строк с выходов блока 8 памяти символов. При необходимости индикации параметров системы на информационные входы регистра 6 с выходов второй группы регистра 4 поступают двоичные коды параметров, а на информационные входы селектора 13 с выходов третьей группы регистра 4 — сопровождающие их биты, число которых соответствует количеству индицируемых параметров.
На выходах группы селектора 13 формирук>тся управляющие сигналы, по которым осуществляется запись выбранного параметра в третий регистр 6 и индикация его элементом 14 индикации. Очередность формирования указанных сигналов обуславливы(т очередность индикации параметров, например, по степени их важности, или другому критерию.
Таким образом, устройство наряду с индикацией идентификатора команды позволяет индицировать соответствующие ему парамстры состояния системы, обеспечивая оперативную смену очередности индикации
no ра м(тров.
Устройство для индикации, содержащее
l (tI(pdTop тактовых импульсов, выход которо1о подключен к «четному входу счетчика, выходы младHIHx разрядов которого соеди1ц ны с входами дешифратора, первыЙ и второй матричные индикаторы, горизонтальные и вертикальные шины которых подключ(.ны соответственно к выходам формирователя сигналов строк и формирователя ст(>лбцов, информационные входы которого соединены с выходами дешифратора, блок памяти символов, первый регистр, информационные входы которого яв IBtoTcB информационными входами устройства, второй и третий регистры, отли«пющееея тем, что, с целью расширения области применения устройства за счет обеспечения оперативной смены очередности индикации параметров соответствующих заданному идентификатору команды, в него введены селектор сигналов, элемент индикации и мультиплексор, информационные входы первой и второй групп которого подключены к выходам соответствующих групп второго регистра, управляющий вход мультиплексора соединен с управляющим входом формирователя сигналов столбцов и выходом старц)его разряда счет!
381586
Составитель В Кульков
Редактор И. Рыбченко Техред И. Верес Корректор H Король
Заказ 823!49 Тираж 459 Подписное
ВНИИПИ Государственного комитета СССР по делам изобретений н о к ь тнй ! l3035, Москва, Ж вЂ” 35, Раушская наб., д. 4)5
Производственно-полиграфическое предприятие, г. Ужгород, ул Проектная. 4 чика, выходы младших разрядов которого подключены к адресным входам первой группы блока памяти символов, адресные входы второй группы которого соединены с информационными выходами мультиплексора, выход которого подключен к управляющему входу блока памяти символов, управляющий вход первого регистра подключен к первому управляющему входу селектора сигналов и является управляющим входом устройства, второй управляющий вход селектора сигналов соединен с выходом старшего разряда первого регистра, выходы первой, второй и третьей групп которого подключены соответственно к информационным входам второго и третьего регистров и селектора сигналов, выход селектора сигналов соединен с управляющим входом второго регистра, а выходы группы подключены к управляющим входам третьего регистра, выходы которого соединены с входами эле10 мента индикации, информационные входы формирователя сигналов строк соединены с выходами блока памяти символов.