Цифровой накопитель
Иллюстрации
Показать всеРеферат
Изобретение относится к устройствам обработки цифровых сигналов и может быть использовано для суммирования кодовых последовательностей в цифровых синтезаторах частот. Целью изобретения является повышение точности работы накопителя за счет устранения ошибки суммирования в первом такте работы накопителя. Для достижения этой цели выход переноса второго сумматора 3 соединен с управляющим входом мультиплексора 4 и является выходом переноса накопителя. Положительный эффект достигается только, когда значение входного кода меньше или равно значению кода программирования емкости накопителя. I ил.
СОЮЗ СОВЕТСКИХ
СОЦИАЛИСТИЧЕСКИХ
РЕСПУБЛИК
А1
„„SU„„ 3491 (Я)4 Н03 К23 00
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
/ е (/
ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР
RO ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ
К А BTOPCKOMY СВИДЕТЕЛЬСТВУ (21) 4133342/24-24 (22) 14.10.86 (46) 23.03.88. Бюл. № 11 (72) И. А. Некрасов, В. И. Кухников, Л. Н. Новиков и Э. В. Волков (53) 681.327,66 (088.8) (56) Авторское свидетельство СССР № 783999, кл. Н 03 К 23/00, 1979.
Авторское свидетельство СССР № 1058069, кл. Н 03 К 23/00, 1982. (54) ЦИФРОВОЙ НАКОПИТЕЛЬ (57) Изобретение относится к устройствам обработки цифровых сигналов и может быть использовано для суммирования кодовых последовательностей в цифровых синтезаторах частот. Целью изобретения является повышение точности работы накопителя за счет устранения ошибки суммирования в первом такте работы накопителя.
Для достижения этой цели выход переноса второго сумматора 3 соединен с управляющим входом мультиплексора 4 и является выходом переноса накопителя. Положительный эффект достигается только, когда значение входного кода меньше или равно значению кода программирования емкости накопителя.
1 ил.
1383491
Формула изобретения
Составитель А. Дерюгин
Редактор В. Бугрснкова Техред И. Верес Корректор М. Демчик
Заказ 920!54 Тираж 928 Подписное
ВНИИПИ Государственного комитета СССР по делам изобретений и открытий ! 13035, Москва, Ж вЂ” 35, Раушская наб., д. 4/5
Производственно-полиграфическое предприятие, г. Ужгород, ул. Проектная, 4
Изобретение относится к устройствам обаботки цифровых сигналов и может быть спользовано для суммирования кодовых последовательностей в цифровых синтезаторах частот.
Цель изобретения — повышение точности работы накопителя.
На чертеже показана структурная схема цифрового накопителя.
Цифровой накопитель содержит регистр 1, первый 2 и второй 3 сумматоры, мульти- 10 1лексор 4. На чертеже показан также вы од 5 переноса накопителя, выход 6 сумы, тактовый вход 7, вход 8 программиования емкости и информационный вход 9
Накопителя.
Цифровой накопитель работает следук 1ци м обр а зом.
Сумматор 2 суммирует значения входного кода К, поступающего с информационного рхода 9, с кодом, который хранится в ре1истре 1. С приходом тактового импульса на тактовый вход 7 результирующее значение с выхода сумматора 2 записывает я в регистр 1. На вход 8 программирования емкости накопителя подается код
Нрограммирования емкости М, который не превышает значения К (М вЂ” К). При превышении на выходе сумматора 2 результируюшего значения емкости накопителя 2" — N, 1.де N — количество двоичных разрядов
Накопителя на выходе переноса сумма1 гора 3 возникает сигнал переполнения, ко горый подается на управляюгций вход мульТиплексора 4 и переключает вход регист11а 1 с выхода сумматора 2 на выход сумматора 3, где находится вычисленный остаток превышения емкости накопителя, который в следующем цикле работы накопителя суммируется с входным кодом К.
Сигнал превышения емкости накопителя снимается с выхода 5 переноса накопителя, значение накопленной суммы снимается с выхода суммы 6 накопителя.
Таким образом, предлагаемое устройство имеет постоянную, емкость накопления во всех циклах работы, равную 2" — М, в отличие от известного накопителя, где емкость накопителя в первом цикле работы равна
2,", что составляет ошибку, и только во втором и последующих циклах работы 2" — М
Цифровой накопитель, содержащий регистр, первый и второй сумматоры и мультиплексор, выход которого соединен с информационным входом регистра, а первый информационный вход — с выходом второго сумматора, первый вход которого соединен с вторым информационным входом мультиплексора и выходом первого сумматора, первый вход которого соединен с выходом регистра и является выходом суммы накопителя, вторые входы первого и второго сумматоров являются соответственно информационным входом и входом программирования емкости накопителя, а управляющий вход регистра является тактовым входом накопителя, отличающийся тем, что, с целью повышения точности накопителя, выход переноса второго сумматора соединен с управляющим входом мультиплексора и является выходом переноса накопителя.