Матричное коммутационное устройство
Иллюстрации
Показать всеРеферат
Изобретение может быть использовано в системах автоматики, связи, в вычислительной технике. Матричное коммутационное устройство содержит шестнадцать коммутаторов 1, каждый из которых состоит из запоминающего элемента (ЗЭ) 2 и управляемого ключа 3, 33 4, управляемые выходные формирователи 5, управляющие шины 6, 7, 8 выбора столбца, строки, коммутатора соответственно, формирователи 9,
СОЮЗ СОВЕТСНИХ
СО1.1ИАЛИСТИЧЕСНИХ
РЕСПУБЛИН (5I )4 Н 03 К 17/00
ОПИСАНИЕ ИЗОБРЕТЕНИЯ"
ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССР
ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (61) 1075409 (21) 4134573/24-21 (22) 15.10.86 (46) 30.03.88. Бюл. № 12 (72) И.В. Беседин, P.С.Кильметов, А.Г.Краснопольский, P.À.Ëàøåâñêèé и Б.Е.Иеханцев (53) 621.382(088.8) (56) Зарубежная электронная техника.
И. / ЦНИИэлектронйка, 1977, ¹ 15, с.62.
Авторское свидетельство СССР №- 107540, кл. Н 03 К 17/00,15.03.82.
„„SU„„1385286 A 2 (54) МАТРИЧНОЕ КОММУТАЦИОННОЕ УСТРОЙСТВО (57) Изобретение может быть использовано в системах автоматики, связи, в вычислительной технике. Матричное коммутационное устройство содержит шестнадцать коммутаторов 1, каждый из которых состоит из запоминающего элемента (ЗЭ) 2 и управляемого ключа
3, ЗЭ 4, управляемые выходные формирователи 5, управляющие шины 6, 7, 8 выбора столбца, строки, коммутатора соответственно, формирователи 9, 1 логические элементы ИЛИ 11, логические элементы И 13, 16, входную ши ну (Ш) 10 строки, прямую Ш I2 начальной установки, инверсную Ш 14 начальной установки, выходную Ш 15 соответствующего столбца, ИДП-тран— зисторы 24, 25, общую Ш 26 и Ш 27 питания соответственно. За счет электрических связей между функцио385286 нальными элементами реапизуETcH но— вая функция управления устройством— начальная установка всех коммутаторов в исходное состояние за один такт. При необходимости многократного разъединения каналов коммутации достигается увеличение пропускной способности устройства, его производительности. 1 ил.
Вьгходы входных формирователей 9 подключены к входной шине 10 строки, которая соединена с входами управляемьгх ключей 3 той же строки.
Управляющие шины 6 выбора столбца соединены с выходами элементов ИЛИ
11, первые входы которых объединены и подключены к прямой шине 12 начальной установки. Управляющие шины 7 выбора строки подключены к выходам элементов И 13, первые входы которых объединены и подключены к инверсной шине 14 начальной установки.
Выходы ключей 3 коммутаторов 1 подключены к выходной шине 15 соответствующего столбца, которая соединена с входом управляемого выходного .формирователя 5.
Управляющая шина 8 выбора коммутатора соединена с выходом элемента
И 16, первый вход которого подключен к инверсной шине 14 начальной уста— новки, а второй — к входу выбора 17 коммутатора.
Входы входных формирователей 9 являются входами 18 устройства, а выходы управляемых выходных формирователей 5 являются выходами 19 устройства.
Выходы дополнительных запоминаю— щих элементов 4 являются управляющими входами .20 и 21 управляемых выходных формирователей 5, Вторые входы элементов ИЛИ 11 подключены к входам 22 выбора столбца, а вторые входы элементов И 13 к входам 23 выбора строки.
Управляемый выходной формирователь
5 выполнен на ИДП-транзисторах по схеме элемента с тремя состояниями
Изобретение относится к электронной коммутационной технике и может быть использовано в системах автоматики, связи, контроля и в вычислительной технике. 5
Целью изобретения является расширение функциональных возможностей устройства при увеличении erо производительности за счет осуществления сброса всех соединений устройства в течение одного такта путем управления шинами выбора строк и столбцов от дополнительно введенных двухвходовых элементов И, ИЛИ по сигналам начальной установки, благодаря чему в
15 запоминающие элементы всех коммутаторов одновременно записывается одинаковая исходная информация, соответствующая разомкнутому состоянию ключей коммутаторов.
На чертеже приведен пример выполнения матричного коммутационного устройства 4х4 коммутаторов в виде функциональной схемы. 25
Устройство содержит шестнадцать коммутаторов 1, каждый из которых состоит из запоминающего элемента 2 и управляемого ключа 3, -четыре дополнительных запоминающих элемента
4, четыре управляемых выходных формирователей 5. В качестве запоминаю.щего элемента исполвзуется D-триггер, а в качестве управляемого ключа—
МДП-транзистор. Управляющие, входы запоминающих элементов 2 и 4 соединены 35 . с управляющими шинами 6 выбора столбца, а информационные входы тех же запоминающих элементов соединены соответственно с управляющими шинами 7 выбора строки и управляющей шиной 8 40 выбора коммутатора.
1 185 286 устройства разомкнуты.
Составитель В.Лементуев
Редактор Т.Лазоренко Техред Л.Олийнык Корректор В.Бутяга
Заказ 1422/54
Тираж 928 Подписное
ВНИИПИ Государственного комитета СССР по делам изобретений и открытий
113035, Москва, Ж-35, Раушская наб., д. 4/5
Производственно-полиграфическое предприятие. г. Ужгород, ул. Проектная, 4 и поэтому может находиться в нклн>ченном состоянии только в том случае, когда данный столбец выбран, и н соответствуЬший пополнительный запоминающий элемент 4 записана "t
В противном случае МДП вЂ транзисторы 24 и 25 управляемого, выходного формирователя 5 закрываются, и соответствующий выход 19 устройства изолируется от общей шины 26 и шины 27 питания устройства.
Устройство функционирует следующим образом.
Когда на прямую шину 12 начальной установки. подан сигнал "0, а на ин— версную шину 14 начальной установки сигнал "1", логические элементы 11, I3 и 16 пропускают управляющие сигналы настройки коммутаторов 1 с входов 22 и 23 выбора столбцов и строк для записи информации в запоминающие элементы 2 и 4. При этом последовательно по столбцам производится настройка комутаторов 1. 25
После настройки устройства сигнал с соответствующего входа 18 устройства через входной формирователь 9, открытый ключ 3 коммутатора 1 поступает на выходную шину 15 столбца и на вход управляемого выходного фор— мирователя 5 и далее на выход 19 устройства.
Когда на шины 12 и 14 начальной установки поданы противоположные сигналы, на управляющих шинах 7 и 8 появляются "0", а на управляющих шинах 6 выбора столбцов — "1". При этом все коммутаторы 1 оказываются выбранными, и во все запоминающие элементы 2 и 4 записываются сигналы 0 н н 40
Все управляемые ключи 3 оказываются в разомкнутом состоянии, а управляемые выходные формирователи 5 поддерживаются B третьем — высокоомном co— стоянии. Все входы 18 и выходы 19
Таким образом, в устройстве реализуется начальная установка всех коммутаторов в исходное состояние за один такт. При необходимости много— кратного разъединения каналов комму— тации достигается увеличение пропускной способности устройства, т.е. его производительности.
Формула и з о б р е т е н и я
Матричное коммутационное устройство по авт.св. 1075409, о т л ич а ю щ е е с я тем, что, с целью расширения функциональных возможностей устройства при повышении его производительности, в устройство введены N логических элементов ИЛИ и (М+1) логических элементов И, выходы логических элементов ИЛИ подключены к соответствующим управляющим шинам выбора столбца, первые вхо— ды логических элементов ИЛИ объединены и подключены к прямой шине начальной установки, а вторые входы подподключены к входам выбора столбца, выходы М логических элементов И подключены к соответствующим управляющим шинам выбора строки„ а выход (М+1)-го логического элемента И соединен с управляющей шиной выбора коммутатора, первые входы всех логических элементов И объединены и подключены к инверсной шине начальной установки, а вторые входы М логических элементов И подключены к входам выбора строки, а второй вход (М+1) — го логического элемента И соединен с входом выбора коммутатора.