Устройство для контроля работы логических блоков
Иллюстрации
Показать всеРеферат
Изобретение относится к электроизмерительной технике и может быть использовано для проверки и настройки плат и блоков, выполненных на электронных логических элементах. Целью изобретения является расширение области применения. Устройство содержит щуп 1, диоды 2-5, индикаторы 6. и 7, источник 8 питания, резисторы 9-12, транзисторы 13-16. В случаях, когда уровень выходного импульсного сигнала не достигает необходимого высокого или необходимого низкого уровня , соответственно периодически включается индикатор 6 или 7, но интенсивность свечения этого индикатора будет меньше, чем при постоянном уровне входного сигнала. 1 ил. с
СОЮЗ СОВЕТСКИХ
СОЦИАЛИСТИЧЕСКИХ
РЕСПУБЛИН (19) (И) (511 4 G 01 R 31/28
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР
ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ
Н А BTOPCKOIVlV СВИДЕТЕЛЬСТВУ (21) 4042277/24-21 (22) 24.03 ° 86 (46) 15. 04. 88. Бюл. N- 14 (72) Т.M. Демьянчук (53) 621,317.799(088,8) (56) Авторско» свидетельство СССР № 543890, кл. G 01 R 31/00, 1977.
Сколецкий И.П. Приборы и техника эксперимента, 1980, ¹ 5, с. 161, рис. 2 ° (54) УСТРОЙСТВО ДЛЯ КОНТРОЛЯ РАБОТЫ
ЛОГИЧЕСКИХ БЛОКОВ (57) Изобретение относится к электроизмерительной технике и может быть использовано для проверки и настройки плат и блоков, выполненных на электронных логических элементах.
Целью изобретения является расширение области применения. Устройство содержит щуп 1, диоды 2-5, индикаторы 6 : и 7, источник 8 питания, резисторы
9-12, транзисторы 13-16. В случаях, когда уровень выходного импульсного сигнала не достигает необходимого высокого или необходимого низкого уровня, соответственно периодически включается индикатор 6 или 7, но интенсивность свечения этого индикатора будет меньше, чем при постоянном уровне входного сигнала. 1 ил.
1388818
Изобретение относится к электроизмерительной технике и может быть использовано для проверки и настройки плат и блоков, выполненных на эле- 5 ктронных логических элементах.
Целью изобретения является расширение области применения.
На чертеже приведена функциональная схема устройства . 10
Устройство содержит щуп 1, диоды
2"5„ два индикатора 6 и 7, источник
8 питания, резисторы 9-12, транзисторы 13-16, щуп 1 соединен с анодом ., диода 2 и катодом диода 4, анод кото- 15
,рого соединен с анодом диода 5 и с ( выводом резистора 9, другой вывод которого соединен с катодом диода 2 и катодом диода 3, анод которого соединен с выводом резистора 11 и базой 20 транзистора 13, эмиттер которого соединен с первой клеммой источника 8 питания, а коллектор — с базой транзистора 15 и с выводом резистора 10 другой вывод которого соединен с кол- 25 лектором транзистора 14, эмиттер которого соединен с второй клеммой источника 8 питания и с выводом резистора 12, другой вывод которого соединен с катодом диода 5 и базой тран- 30 эистора 14, коллектор которого соединен с базой транзистора 16, коллектор которого соединен с индикатором 6, эмиттер — с второй клеммой источника
8 питания, индикатор 7 соединен с
35 коллектором транзистора 15, эмиттер которого соединен с первой клеммой источника 8 питания и вторым выводом резистора 11.
Устройство работает следующим oCiразом.
В зависимости от полярности пита- 1 ния контролируемых логических элементов (положительного или отрицательного) к общей шине этих элементов подключается соответственно вторая или первая клемма источника 8 пита- ния. Когда щуп 1 не подключен к контролируемой точке или контрольная
50 точка, к которой он подключен, "o6opвана по цепи: первая клемма источника 8 питания, резистор 11 и эмиттер база транзистора 13, диод 3, резистор 9, диод 5, резистор 12 и база эмпттер транзистора 14 на вторую . клемму источника 8 питания протекает ток. Транзисторы 13 и 14 открыты, а транзисторы 15 и 16 закрыты, и ток, через индикаторы 6 и 7 не протекает.
При этом индикаторы 6 и 7 выключены.
Если щуп 1 подключен к точке с низким логическим уровнем, то ток, протекающий через резистор 9 протекает через диод 4, щуп 1 на контрольную точку, транзистор 14 закрывается. При этом ток, протекающий через резистор 10, протекает через переход база — эмиттер транзистора 16, транзистор 16 открывается и включает индикатор 6.
В случае, если щуп 1 подключен к точке с высоким логическим уровнем, ток в цепь резистора 9 протекает от контрольной точки через диод 2, а диод 3 и транзистор 13 закрыты. При этом открывается транзистор 15 и включает индикатор 7.
При подключении щупа 1 к точке с импульсным сигналом, причем уровни этого сигнала соответствуют необходимому высокому и низкому уровням, индикаторы 6 и 7 включаются синхронно с импульсами и паузами, и если частота сигнала больше 25 Гц, то за счет инерционности зрения наблюдается одновременное свечение двух индикаторов.
В случае, когда уровень входного импульсного сигнала не достигает необходимого высокого уровня или необходимого низкого уровня, то соответственно периодически включается индикатор 6 или 7, но интенсивность свечения этого индикатора будет меньшей, чем при постоянном уровне входного сигнала.
Напряжение источника питания 8 выбирается меньшим или равным напряжению питания контролируемых логических элементов, если значение высокого уровня для этих элементов близко к напряжению питания (например, для логики типа НСТЛМ), в других случаях это напряжение должно быть близким к значению напряжения высокого уровня (например, для логики типа ТТЛ).
Формула изобретения
Устройство для контроля работы логических блоков, содержащее щуп, два резистора, два индикатора, первый диод и источник питания, первый вывод первого индикатора соединен с
1388818
Составитель И. Помякшева
Редактор Т. Парфенова Техред А.Кравчук
Корректор Л. Пилипенко
Заказ 1576/47 Тираж 772
ВНИИПИ Государственного комитета СССР по делам изобретений и открытий
113035, Москва, Ж-35, Раушская наб., д. 4/5
Подписное
Производственно-полиграфическое предприятие, r. Ужгород, ул. Проектная, 4 первым выводом источника питания, катод первого диода соединен с щупом, о т л и; ч а ю щ е е с я тем, что, с целью расширения области применения., в него введены третий, четвертый
5 и пятый диоды, третий и четвертый резисторы, первый и второй р-и-р-транзисторы, первый и второй и-р-и-транзисторы, эмиттеры которых соединены с вторым выводом источника питания и первым выводом третьего резистора, второй вывод которого соединен с базой первого и-р-п-транзистора и с катодом второго диода, анод которого соединен с анодом первого диода и с первым выводом первого резистора, второй вывод которого соединен с катодами третьего и четвертого диодов, аноды которых соединены соответственно с щупом и с базой первого р-и-ртранзистора, эмиттер которого соединен с первым выводом четвертого резистора и с первым выводом источника питания, второй вывод четвертого резистора соединен с базой первого р-п-р-транзистора, коллектор которого соединен с первым выводом второго резистора и с базой второго р-и-ртранзистора, эмиттер которого соединен с первым выводом источника питания, а коллектор — через второй индикатор с вторым выводом источника питания, второй вывод первого индикатора соединен с коллектором второго n-p-п-транзистора, база которого соединена с вторым выводом второго резистора и с коллектором первого п-р-п-транзистора.