Устройство для адресации памяти

Иллюстрации

Показать все

Реферат

 

Изобретение относится к области вычислительной техники и является усовершенствованием устройства по авт.св. № 1298755. Целью изобретения является расширение функциональных возможностей за счет реализации дистанционного управления переключателем годности блока памяти, что позволяет использовать устройство для построения автономных систем памяти с большим числом адресуемых блоков памяти. Поставленная цель достигается путем введения в устройство, сосиз последовательно соединенных по адресным цепям m каналов, управляющие входы которых соединены параллелдьно, по одному элементу ИЛИ в каждьй канал. Кроме того, переключатель годности блока памяти каждого канала подключается вновь введенными входами к адресу своего канала и к входам записи и сброса устройства , общим для всех каналов, что и позволяет дистанционно управлять работой устройства, 1 ил. (Л

СОЮЗ СОВЕТСНИХ

СОРИА ЛИСТИЧЕСНИХ

РЕСПУБЛИН

А2 (19) (11) (. 1) 4 Об F 12/00

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

Н A BTOPCHOIVIV СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ (61) 1298755 (21) 4118105/24-?4 (22) 15.09 .86 (46) 15.04.88. Бюл, ¹ 14 (71) Таганрогский радиотехнический институт им, В.Д.Калмыкова (72) А.П.Купровский, В.Ю.Лоэбенев и Н.Г.Пархоменко (53) 681.325 (088.8) (56) Авторское свидетельство СССР № 1298755, кл. (! 06 F 12/00, 1985. (54) УСТРОЙСТВО ДЛЯ АДРЕСАЦИИ ПАМЯТИ (57) Изобретение относится к области вычислительной техники и является усовершенствованием устройства по авт.св. № 1298755, Целью изобретения является расширение функциональных возможностей за счет реализации дистанционного управления переключателем годности блока памяти, что позволяет использовать устройство для построения автономных систем памяти с большим числом адресуемых блоков памяти. Поставленная цель достигается путем введения в устройство, состоящее из последовательно соединенных по адресным цепям m каналов, управляющие входы которых соединены па. раллелЬно, по одному элементу ИЛИ в каждый канал. Кроме того, переключатель годности блока памяти каждого канала подключается вновь введенными входами к адресу своего канала и к входам записи и сброса устройства, общим для всех каналов, что и позволяет дистанционно управлять работой устройства. 1 ил.

1388876

Изобретение относится к вычислительной технике, предназначено для адресации блоков н системе памяти и является дополнительным к авт,св, Ф 1298755.

Целью изобретения является расширение функциональных возможностей за счет реализации дистанционного управления переключателем годности блока памяти.

На чертеже приведена функциональная схема устройства для адресации памяти.

Устройство содержит группу пере15 ключателей 1, группу сумматоров 2, группу элементов 3 сравнения, группу блоков 4 памяти, группу элементов

ИЛИ 5 и имеет вход 6 начального ад-. реса устройства, выход 7 конечного Zp адреса устройства, вход 8 текущего адреса устройства,:вход 9 режима контроля устройства, вход 10 сброса устройства, вход 11 .записи устройства.

Устройство работает следующим образом.

Предварительно производится контроль блоков 4 памяти. Для этого на вход 10 сброса устройства подается сигнал Установка в нуль". ЭтоФ сигнал приходит на первые управляющие входы переключателей 1 и устанавливает их в нулевое положение. После этого на вход 9 режима контроля устройства подается сигнал контроля блоков 4 памяти, который поступает на первый вход элемента ИЛИ 5 и проходит на первые нхоцы сумматоров 2, На вторые входы первого сумматора 2 подается начальный адрес, Таким образом, всем блокам 4 памяти присваиваются последовательные адреса, а на выходах последнего сумматора 2 устанавливается код, соответствующий oá— щему коли кзству блоков 4 памяти. Да- 45 лее устройство работает в режиме определения работоспособности блоко1з 4 памяти всей системы. При обращении к памяти элементы 3 сравнения осуществляют сравнение адресов, поступающих с выходов сумматоро.в 2 и с адресных

IIIHH, В случае совпадения адреса на выходах К-ro сумматора, где К = 1,...,N (М вЂ” количество блоков 4 памяти в группе), с поступившим по адресным шинам, на К-м элементе 3 сравнения появляется сигнал, который поступает на управляющий вход К-го блока 4 памяти, т.е. обращение происходит к

К-му блоку 4 памяти, После проверки работоспособности

К-ro блока памяти устройство контроля вырабатывает единичный сигнал, если блок записи годен, и нулевой если нет, Единичный сигнал поступает на вход 11 устройства и устанавливает К-й переключатель н противоположное состояние, соответствующее работоспособности блока. В случае неработоспособности К-ro блока 4 памяти К-й переключатель 1 остается обнуленным, После проверки последнего блока 4 памяти с первых входов элементов ИЛИ 5 снимается сигнал контроля и на выходах элементов ИЛИ 5 остаются единичные сигналы переключателей 1, соответствую .1их работоспособным блокам 4 памяти. Далее установление непрерывного поля адресов соответствующего исправным блокам 4 памяти, и работа устройства в режиме выбора блоков происходит аналогично указанному, Использование элементов ИЛИ 5 и управляющих Входов в переключателях

1 позволяет автоматически управлять состояниями переключателей в зависимости от .исправности блоков 4 памяти, что дает возможность использовать устройство в автономных вычислительных системах.

Ф о р м у л а и з о б р е т е н и я

Устройство для адресации памяти по aBT,св. N - 1298755, о т л и ч а ю— щ е е с я тем, что, с целью расширения функциональных воЗможностей за счет реализации дистанционного управления переключателем годности блока памяти, в него введена группа элементов ИЛИ, причем выход i-ro (i

1,...,,m) элемента ИЛИ группы соединен с управляющим входом 1-го элемента сравнения группы и с первым входом i †сумматора группы, первый вход i-го элемента ИЛИ группы подключен к входу режима контроля устройства, второй вход i-ro элемента ИЛИ группы соединен е выходом i-ro переключателя группы, информационный вход которого подключен к выходу i-го элемента сравнения группы, входы записи и сброса i ro переключателя подключены к входам записи и сброса яств ройства соответственно, 138887Ь

° ° ° °

° ° ° °

° ° ° °

Составитель И,Андреев

Техред А.Кравчук

Корректор С.Иекмар

Редактор E,Êîï÷à

Заказ 1581/50

Тираж 704 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Иосква, Ж-35, Рауаская наб,, д. 4/5

Производственно-полиграфическое предприятие, r. Ужгород, ул. Проектная, 4