Устройство для перемножения аналоговых сигналов
Иллюстрации
Показать всеРеферат
Изобретение относится к электрическим вычислительным устройствам и может быть использовано в аналоговых вычислительных машинах. Целью изобретения является повьшение точности работы. Устройство для перемножения аналоговых сигналов содержит первую и вторую управляемые проводимости , выполненные на первом 1 и втором 2 полевых транзисторах,первый 3 и второй 4 операционные усилители , сумматор 5, первый 6 и второй 7 масштабные резисторы, суммирующевычитающий блок 8, входы первого 10 и второго 11 сигналов-сомножителей, вход напряжения смещения 12, выход 13. Работа устройства перемножения аналоговых сигналов основана на передаче первого сигнала-сомножителя с входа 10 через проводимости первого 1 и второго 2 полевых транзисторов , регулируемые вторым сигналомсомножителем с входа 11. 1 ил. $ (Л
СОЮЗ СОВЕТСКИХ
СОЦИАЛИСТИЧЕСКИХ
РЕСПУБЛИК Р4 С 06 С 7/16
ВСЕСРК) ".-: Р Я
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
М А BTOPCKOMV СВИДЕТЕЛЬСТВУ
ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР
ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ (21) 4122766/24-24 (22) 22 ..09. 86 (46) 15.04.88. Бюл. У 14 (72) А.А. Киселев и A.À.Äîëãèé (53) 681.335 (088.8) (5e) Авторское свидетельство СССР
У 661561, кл. С 06 G 7/16, 1977.
Авторское свидетельство СССР
У 13.19047, кл. G 06 G 7/ 16, 1986. (54) УСТРОЙСТВО ДЛЯ .ПЕРЕМНОЖЕНИЯ
АНАЛОГОВЫХ СИГНАЛОВ (57) Изобретение относится к электрическим вычислительным устройствам и может быть использовано в аналоговых вычислительных машинах. Целью изобретения является повышение точности работы. Устройство для перемножения аналоговых сигналов содержит первую и вторую управляемые проводимости, выполненные на первом 1 и втором 2 полевых транзисторах,первый 3 и второй 4 операционные усилители, сумматор 5, первый 6 и второй
7 масштабные резисторы, суммирующевычитающий блок 8, входы первого 10 и второго 11 сигналов-сомножителей, вход напряжения смещения 12, выход
13. Работа устройства перемножения аналоговых сигналов основана на передаче первого сигнала-сомножителя с входа 10 через проводимости первого 1 и второго 2 полевых транзисторов, регулируемые вторым сигналомсомножителем с входа 1 1. 1 ил.
1388906 (3) gcei юсиа вых
Ц КСН
8ыу1 г
Б !
«U Оси выл (2)
Ugaiq, з 11в ц<
Изобретение относится к электрическим вычислительньп4 устройствам и может быть использовано в аналоговых вычислительных машинах.
Цель изобретения -- повышение точ5 ности работы устройства.
На чертеже изображена функциональная схема устройства для перемножения аналоговых сигналов. 10
На схеме обозначены первый 1 и второй 2 полевые транзисторы, первый ,3 и второй 4 операционные усилители, сумматор 5, первый 6 и второй 7 мас штабные резисторы, суммируюше-вычи;тающий блок 8, шина. 9 нулевого потенциала, вход 10 первого сигнала-сомно кителя, вход 11 вторс го сигнала-со множителя, вход 12 задания напряже ния смещения и выход 13.
Устройство для перемножения аналоговых сигналов работает следующим образом.
Первый сигнал-сомножитель с входа
10 подается на истоки первого 1 и ( второго 2 попевых транзисторов, на затворы которых подаются линейные комбинации U, +О и U, -Q второго сигнала-сомножителя и напряжения смещения с выходов суммирующе-вычитающе30
Го блока 8. Напряжения, со стоков первого 1 и второго 2:полевых транзисторов подаются на инвертирующие входы
1 ервого 3 и второго 4 операционных усилителей.
Благодаря действию глубокой отри- 35 цательной обратной связи через первый 6 и второй 7 масштабные резисторы разность напряжений между инвер гирующим и неинвертирующим входами первого 3 и второго 4 операционных усилителей близка к нулю. С учетом
Этого напряжения на выходах первого . 3 и второго 4 операционных усилителей соответственно равны: — напряжения на выходах первого 3 и второго 4 операционных усилите9 55
- напряжение первого сигнала-сомножителя с входа 10; д,„, g«,, проводимости первого 1 и второго 2 полевых транзисторов, g,, g — проводимости первого 6 и второго 7 масштабных резисторов.
Напряжения с выходов первого 3 и второго 4 операционных усилителей поступают на сумматор 5.
В сумматоре 5 производится сложение сигнала на первом входе с сигналом на втором входе, взятым с противоположным знаком.
С учетом выражений (1) и (2) получают
rye g =- g, = =gà
Известно, что проводимость полевого транзистора является нелинейной функцией от напряжения сток — исток.
Это вызывает погрешность перемножения.
Если обеспечить равенство напряжений смещения на затворах первого 1 и второго 2 полевых транзисторов и идентичность их параметров, то
2Ь (4) вы где U — напряжение второго сигналаЯ д сомножителя с входа 11;
Ъ вЂ” коэффициент, определяемый параметрами полевого транзистора.
Из выражения (4) следует, что наряжение на выходе 13 пропорционально роизведению .первого и второго сигналов-сомножителей.
Формула изобретения
Устройство для перемножения аналоговых сигналов, содержащее первую и вторую управляемые проводимости, выполненные на первом и втором полевых транзисторах соответственно, пер вый и второй операционные усилители, между инвертирующим входом и выходом каждого из которых включен соответствующий масштабный резистор, сумматор, выход которого является выходом устройства, истоки первого и второго полевых транзисторов соединены, о тл и ч а ю щ е е с я тем, что, с
1388906
Составитель В.Отраднов
Редактор А.Огар Техред А.Кравчук Корректор И.Муска
Заказ.1583/52 Тираж 704 Подписное
ВНИИПИ Государственного комитета .СССР по делам изобретений и. открытий.113035, Москва, Ж-35 ° Раушская наб., д. 4/5
Производственно-полиграфическое предприятие, г. Ужгород, ул. Проектная ° 4 целью повышения точности работы, в него введен суммирующе-вычитающий блок, первый и второй выходы которого подключены к затворам первого и второго полевых транзисторов соответственно, стоки которых соединены с инвертирующими входами соответственно первого и второго операционных усилителей, выходы которых подключены к входам сумматора, исток первого полевого транзистора является входом первого сигнала-сомножителя устройства, входом второго сигнала-сомножителя которого является первый вход суммирующе-вычитающего блока, второй вход которого является входом зада- ния напряжения смещения устройства, неинвертирующие входы первого и второго операционных усилителей соединены с шиной нулевого потенциала.