Фазовый модулятор

Иллюстрации

Показать все

Реферат

 

Изобретение относится к радиотехнике и обеспечивает (ЧМ). Устр-во содержит источник 1 колебаний несущей частоты, балансные амплитудные модуляторы 2 и 5, сумматор 3, фазовращатель 4, формирователь 6 тактовых импульсов, инвертор 12, блоки 13 и 14 совпадения, дешифратор (д) 5 миним. кодовой комбинации, реверсивный счетчик 16, запоминанядие бло

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК с59 4 Н 03 С 3/38 фД / ъ (p ry yy

1 (Яi

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

Н А BTOPCHOMY СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ (61) 771783 (21) 4130766/24-09 (22) 08.10.86 (46) 15;04.88. Бюл. 9 14 (71) Ярославский государственный университет и Ленинградский институт авиационного приборостроения (72) А.Н.Кренев, М.А.Соколов и В.И.Ярмоленко (53) 621.376.4(088.8) (56) Авторское свидетельство СССР

У 771783, zu. Н 03 С 3/38, 1978.

„„Я0„„1388974 А 2 (54) ФАЗОВЬЙ МОДУЛЯТОР (57) Изобретение относится к радиотехнике и обеспечивает (ЧМ). Устр-во содержит источник 1 колебаний несущей частоты, балансные амплитудные модуляторы 2 и 5, сумматор 3, фазовращатель 4, формирователь 6 тактовых импульсов, инвертор 12, блоки

13 и 14 совпадения, дешифратор (Д)

5 минкм. кодовой комбинации, реверсивный счетчик 16, запоминающие бло1388974 ки 17 и 18, ЦАП 19 и 20, Д 21 макс. кодовой комбинации. Введены делитель

7 частоты с переменным коэф. деления, демультиплексор 8, формирователь 9 управляющих сигналов, счетчик

10, мультиплексор 11. Инвертор 12,, Д 15 и 21 необходимы для организации управления счетчика 16 входным сигналом, представляющим собой последовательность бинарных импульсов, несущих информацию. Д 21 дешифриру-ет кодовую комбинацию 2 -1, а Д 15— нулевую, Счетчики 16 и 10, блоки 17

Изобретение относится к радиотехнике, может быть использовано для получения частотно-модулированного (ЧМ) и фазомодулированного (ФМ) сигналов в приемопередающих устройствах и является дополнительным к авт. св.

У 771783.

Цель изобретения - обеспечение частотной модуляции.

l0

На фиг. I представлена структурная электрическая схема предлагаемого фазового модулятора; на фиг. 2-5— диаграммы его работы„

Фазовый модулятор содержит источник 1 колебаний несущей частоты, первый балансный амплитудный модулятор, (БАМ) 2, сумматор 3, фазовращатель 4, второй БАМ 5, формирователь

6 тактовых импульсов, делитель 7 частоты с переменным коэффициентом деления (ДПКД), демультиплексор 8, формирователь 9 управляющих сигналов, счетчик IO мультиплексор 11, инвертор 12, первый 13 и:второй 14 блоки совпадения, дешифратор 15 минимальной кодовой комбинации, реверсивный счетчик 16, первый 17 и второй 18 запоминающие блоки, первый 19 и второй 20 цифроаналоговые преобразовате з< ли (ЦАП), дешифратор 21 максимальной кодовой комбинации.

Фазовый модулятор работает следующим образом.

Инвертор 12, дешифратор 15 минимальной кодовой комбинации Ц„„„и дешифратор 21 максимальной кодовой комбинации Я„ „, реверсивного счетчика 16 необходимы для организации упи 18, ЦАП 19 и 20 необходимы для формирования квадратурных компонент модулируемого сигнала по законам, соответствующим заданному закону перехода от одной части к др. или от одного значения фазы к др. в зависимости от выбранного режима ЧМ- или

ФМ-сигналов.Формирователь 6 и делитель 7 служат для получения тактовой частоты, обеспечивающей требуемую девиацию частоты формируемых ЧМ-сигналов и стабильный необходимый уровень внеполосных излучений. 5 ил. равления работой реверсивного счетчика 16 входным сигналом, поступающим на информационный вход фазового модулятора, представляющим собой последовательность бинарных импульсов, несущих информацию. Дешифратор 21 е дешифрирует кодовую комбинацию 2 -1, а дешифратор 15 — нулевую.

Реверсивный счетчик 16, счетчик

10, запоминающие блоки 17 и )8, ЦАП

19 и 20 необходимы для формирования квадратурных компонент модулируемого, сигнала по законам, соответствующим заданному закону перехода от одной частоты к другой или от одного значения фазы к другому в зависимости от выбранного режима ЧМ- или ФМсигналов, Формирователь 6 тактовых импульсов и ДПКД 7 служат для получения тактовой частоты, обеспечивающей требуемую девиацию частоты формируемых

ЧМ-сигналов и стабильный необходимый уровень внеполосных излучений.

Демультиплексор 8 предназначен для пропускания импульсов с выхода

ДПКД 7 на вход счетчика 10 или на вход мультиплексора 11 в зависимости от режима работы модулятора — ЧМ или

ФМ. Мультиплексор 11 служит для пропускания импульсов со счетчика 10 в режиме ЧМ или пропускания импульсов с демультиплексора 8 в режиме ФМ на входы блоков 13 и 14 совпадения. Формирователь 9 предназначен для предустановки счетчика 10 по счетному входу в режим блокирования в случае режима ФМ. С помощью инвертора 12, 1388974 и (t) =ы,+ y(t) . ем

Если y(t) имеет значения 1 в за 55

-висимости от информационного сигнала, то переход осуществляется мгновенно. В этом случае частотно-модулироблоков 13 и 14 совпадения .осуществляется синхронизация фазового модулятора внешним информационным сигналом.

В запоминающих блоках 17 и 18 каждо5 .му коду адреса считывания ставятся в соответствие выходные коды большей разрядности, находящиеся s линейной зависимости с требуемыми значениями напряжения выходных сиг- 0 налов фазового модулятора.

Формирователь 6, ДПКД 7, демультиплексор 8, формирователь 9, счетчик 10, мультиплексор 11 служат для формирования тактовых импульсов с частотой, прямо пропорциональной .ско" рости передачи информации, а также для обеспечения заданной девиации частоты.

Фазовый модулятор может работать в режиме ЧМ и ФМ.

Работа в режиме ЧМ происходит следующим образом.

Частотно-модулированное колебание с заданным законом скругления фронтов манипуляции имеет вид (фиг. 2в)

V(t)=V,сов(и,tet )V(*)at+a ), ()) . а где U, — амплитуда ЧМ-колебания (в дальнейшем считается, что

U0--1 B)

30 са, — центральная частота;

hQ — девиация частоты; ((2(1) — закон перехода от одной частоты манипуляции к дру-. гой (например, частоты отжа- 35 тия к частоте нажатия или наоборот), где -l q(t)il; — постоянное значение фазы, обычно приравнивается нулю и в дальнейшем не рассмат- 40 ривается.

Мгновенное значение частоты в выражении (1) можно представить следующим образом:

Тогда выражение (1) имеет вид . и(в)=сов(и,свви (t)с) . (2)

Преобразуя выражение (2), получа- 50

U(t ) =co s u,1 сов()а() (t, ) t+

+sinu,1 sinewy(t)t. (3) ванное колебание имеет широкий спектр, что соответствует большим уровням внеполосных излучений.

Алгоритм, определяемый выражением (3), реализуется с помощью квадратурного модулятора, состоящего из устройств перемножения БАМ 2 и 5, фазовращателя 4 и сумматора 3. На высокочастотные входы балансных амплитудных модуляторов 2 и 5 подаются сдвинутые по фазе на (/2 колебания источника

1, а на низкочастотные входы — модулирующие напряжения cosn y(t)t и

sing (()(t ) t.

С выхода источника 1 гармонический сигнал подается на высокочастотный вход БАМ 2 и вход фазовращателя

4 на )(/2, с выхода которого он поступает на высокочастотный вход BAM 5.

На низкочастотные входы БАМ 2 и 5 подаются модулирующие сигналы. С выходов БАМ 2 и 5 сигналы подаются на входы сумматора 3, выход которого является выходом фазового модулятора.

Формирование модулирующих сигналов в режиме ЧМ происходит следующим образом. На информационный вход подается сигнал (фиг. 2а), несущий информацию. С источника 1 сигнал частотой у, поступает на формирователь 6 тактовых импульсов, с которого сформированные из .синусоидального сигнала импульсы поступают на ДПКД 7. В зависимости от индекса модуляции и требу- емой скорости передачи информации коэффициент деления ДПКД 7 изменяется.

С выхода ДПКД 7 импульсы поступают на демультиплексор 8 и далее на счетчик 10, чему способствует наличие

И tt

1 на управляющем входе демультиплексора 8. С выхода счетчика 10 импульсы поступают через мультиплексор ll чему способствует также наличие "1" на управляющем входе мультиплексора

11, на входы блоков 13 и 14 совпадения.

Полученные таким образом тактовые импульсы через блоки 13 и 14 совпадения поступают на вход сложения или вход вычитания реверсивного счетчика 16 . или блоки 13 и 14 совпадения блокируются ими по достижении реверсивным счетчиком 16 экстремальных состояний.

Кодовые комбинации с выхода реверсивного счетчика 16 (фиг. 2б) поступают на входы дешифратора 21 максимальной (Ц„,„,) и дешифратора 15 минимальной (Q„„„) кодовых комбинаций соот1388974

Ос 2 Т9

2 T,„ôà( (2и" е ) с.ossa д(т,)=, созыв (с)19 ,osaut

2 -2 )Т, „„; (4)

Ттак с а 2" TqqqT.

0"- -2 Т зinaut

a(t)= з1пю (), 9 (s) ветственно, а также на часть старших адресных входов запоминающих блоков

1? и 18.

Если в первый момент времени по5 сле включения реверсивный счетчик 16 находился в промежуточном состоянии (не в экстремальном), то с выходов дешифраторов 15 и 21 на входы блоков

13 и 14 совпадения воздействуют логические 1 . Если в момент включеI I T I ния на информационный вход формирователя модулирующего напряжения воздействовала 1, тогда тактовые импульсы

И It проходят на вход сложения реверсивного счетчика 16 через блок 13 совпадения.

По мере поступления тактовых импульсов на реверсивный счетчик 16 на старшие разряды адресных входов sano- 20 минающих блоков 17 и 18 поступает Кразрядный сигнал с соответствующих разрядных вьпсодов реверсивного счетчика 16, который подается также на входы дешифраторов 15 и 21. Запоминающие блоки 17:и 18 осуществляют функциональное преобразование двоичного кода реверсивного счетчика 16

:в два кода большей разрядности, линейно связанных с требуемыми эначениями выходных напряжений при переходе от одной частоты модуляции к другой.

При достижении частоты отжатия или частоты нажатия на старших разрядах адресных входов запоминающих блоков

17 и 18 устанавливается уровень "1" и я или 0 соответственно, которые сохраняются до изменения логического уровня на информационном входе. No-. гут быть различные случаи: когда на выходе реверсивного счетчика 16 установлены "0", "1" и произвольное, .т.е. не экстремальное состояние.

Если на старших адресных входах запоминающих блоков 17 и 18 установ91 I I лен 0, с помощью счетчика 10 опрашиваются адресные входы в младших разрядах запоминающего Едока 17 с порядковыми номерами (1-2 ) и младших разрядах запоминающего блока 18 с 50 теми же порядковыми номерами (фиг.3).

В данные ячейки занесены выборки сигналов cosset и з1ге,. на интервале одного периода, Периодическая генерация сигналов созови и э1 па1 на интервале периодов Т„ и Т, приводит к тому, что формируется частота, например, отжатия.

Аналогично происходит работа, когда на старших адресных входах sanoминающих блоков 17 и 18 установлена и

1 „ Тогда с помощью счетчика 10 опрашиваются Г младших разрядов sanoминающего блока 17 и fi младших разрядов запоминающего блока 18 с порядковыми номерами (2 -2 )-2, В укак+е е ке занные ячейки запоминающих блоков 17 и 18 занесены выборки сигналов cosset и -sinQt соответственно на интервале одного периода (фиг, 3). Периодическая генерация сигналов coset и -sinQt на интервале периодов Т ди Т приводит к тому, что формируется частота нажатия.

1 Е Е+T

Ячейки (2 -2 ) в обоих запоминающих блоках 17 и 18 отведены под формирование модулирующих функций при переходе от одной частоты, например отжатия, к другой частоте — нажатия и наоборот.

Для запоминающих блоков 17 и 18 составлены таблицы истинности таким образом„ что последовательности кодо.вых комбинаций адреса преобразуются в выходную кодовую последовательность большей разрядности, значения которой пропорциональны мгновенным значениям амплитуды гармонического сигнала íà его периодах Т9Д, Т18, Ттд, ТЯв и мгновенным значениям амплитуды гармонического сигнала, определяемых видом модулирующих функции перехода от одной частоты к другой.

Таким образом, последовательность кодовых комбинаций с ЦАП 19 и 20 преобразуется в гармонические сигналы

A(t) и B(t) на интервале Т,д, Т, Т, 249 и Т соответственно и в сигнал, определяемый законом перехода от одной частоты к другой:

7 13889

Сигналы с выходов ЦАП 19 (4) и

20 (5) подаются соответственно на управляющие входы БАМ 2 и 5. На высокочастотные входы БАМ 2 и 5 подаются сигналы частотой сд, . На выходах БАМ

2 и 5 в случае формирования частоты отжатия получаются

U„(t) =cos u.t cos()v(()(t)t;

U (t)=cos(u t+ -) sinter(t)t, где приняты допущения, что U =l В (амплитуда модулирующего напряжения), коэффициент передачи БАМ 2 и 5 K=1 (фиг. 2г, д), а частотно-модулированный сигнал в этом случае имеет вид

Ui„(t)=cosu t cosa (()(t)t;

U, (t) =cot (rs, t+ -") (-sinter(t)t).

Здесь также приняты допущения, 30 что U, =1 В; U =l В. Коэффициенты передачи БАМ 2 и 5 K=1.

Частотно-модулированный сигнал нажатия имеет вид

U„„(t) =U,„(t)+U,„(t); (1)=соя(у,1-t q(t)t7 .

Работа в режиме ФМ происходит следующим образом.

На выходе источника 1 имеются ста- 40 бильные высокочастотные колебания

U(t)=U,sinu t.

Тогда сигналы на высокочастотных входах БАМ 2 и 5 соответственно эа- 45 писываются следующим образом;

U, (t) =U, sinu,1;

U (t)=U sin(u,t+ †).

Если закон изменения фронта фазовой манипуляции cp(t) (фиг. 4в) задан, то модулирующие сигналы, необходимые для получения такого закона у(1) при условии отсутствия амплитудной 55 модуляции, определяются выражениями

V,(t)=U„cosy(t);

V,(t)=U„si (), (6) 11,.„ ()=U„(t)+U„(t);

tt,„„(t)=tоs(z,t+ьаq(t)t7, закон изменения частоты которого приведен на фиг. 2е.

При формировании частоты нажатия на выходах БАМ 2 и 5 имеются соответ- g5 ственно напряжения

74 где V,(t) V (t) — модулирующие сигналы, поступающие на низкочастотные входы БАМ 2 и 5;

)(— максимальное значение амплитуды модулирующих сигналов;

g(t) — требуемый закон изменения фронта фазовой манипуляции;

< сц(1) О „, (Ц)„„„— минимальное; (р — максимальное значения). o(Кс

Беэ ограничения общности можно получить Ч „„„„ =О, тогда(1„„ „, — индекс фазовой модуляции.

На выходах БАМ 2 и 5 сигналы соответственно имеют вид

U, (t)=U,U cosP(t) sinu,t, (7)

На выходе сумматора 3 после несложных преобразований получается ФМсигнал (фиг. 4г).

U„, (t)=U„U sin(a,t+q(t)7. (8)

На фиг. 4а постоянная величина

U,U с учетом коэффициента передачи

БАМ 2 и 5 представляет амплитуду выходного сигнала и обозначена г.

На фиг. 4б показан входной информационный сигнал U, представляющий

)(н<р собой последовательность бинарных импульсов и )() — закон изменения фазы выходного сигнала фазового модулятора, где С вЂ” длительность процесса сглаживания фронта фазовой манипуляции, описываемого выражением (6).

Если y(t) имеет значения +90 в зависимости от информационного сигнала, то переход фазы осуществляется мгновенно. В этом случае фазоманипулированное колебание имеет иирокий спектр, что соответствует больним уровням внеполосных излучений, т.е. возникает проблема электромагнитной совместимости.

Алгоритм, определяемый выражением (8), реализуется с помощью БАМ 2 и 5, фазовращателя 4 и сумматора 3. На высокочастотные входы БАМ 2 и 5 подаются сдвинутые по фазе на ()/2 колебания несущей частоты, а на низкочастотные входы — модулирующие напряжения

U cosy(t) и U sing(t).

С выхода источника 1 гармонический сигнал подается на высокочастотный вход БАМ 2 и на вход фаэовращателя на 3 /2 4, с выхода которого он поступает на высокочастотный вход БАМ 5.

С выхода БАМ ? и 5 сигналы подаются на входы сумматора 3, выход которого

1388974

10 является выходом фазового модулято-. ра. На низкочастотные входы БАМ 2 и

5 подаются модулирующие сигналы с выходов ЦАП 19 и 20 соответственно„

На фиг. 4a x(t)=V,(t) — сигнал на выходе БАМ 2, à y(t)--Ч (t) — сигнал на выходе БАМ 5. Результирующий сигнал на выходе сумматора 3 изображен в виде вектора длиной г с текущей фазой y(t).

Сглаженный фронт сигналов фазовой манипуляции получается в момент манипуляции по определенным законам амплитуды и фазы квадратурных составляющих результирующего сигнала, т.е. необходимо определенным образом ме-. нять значение модулирующих напряжений на управляющих входах БАМ 2 и 5.

Процесс сглаживания фронта манипуляции занимает некоторое время, выбранное на интервале посылки, и не может превышать длительности элементарной посылки.

С выхода источника 1 сигнал подается также на вход формирователя 6 тактовых импульсов, где из гармонического сигнала вырабатываются импульсы прямоугольной формы. Они поступают на ДПКД 7, где установлен нужный коэффициент деления в зависимости от скорости передачи информации„

На демультиплексор 8 и мультиплексор

11 подается "0", поэтому с выхода

ДПКД 7 тактовые импульсы через демультиплексор 8 и мультиплексор 11„ 35 минуя счетчик 10, счетный вход которого в режиме ФМ заблокирован сигналом с выхода формирователя 9, поступают на входы блоков 13 и 14 совпадения.

На информационный вход модулято-ра подается бинарный сигнал, несущий, информацию. Если в первый момент времени после включения реверсивный счетчик 16 находился в промежуточном 45 состоянии (не в экстремальном), то с выхода дешифратора 15 минимальной кодовой комбинации и дешифратора 21 максимальной кодовой комбинации на входы блоков 13 и 14 совпадения воз- 50 действует "1". Если в момент включения на информационный вход фазового модулятора воздействует "1", тогда тактовые импульсы проходят на вход сложения реверсивного счетчика 16 через блок 13 совпадения. По мере поступления тактовых. импульсов на реверсивный счетчик 16 на адресные

1 входы запоминающих блоков 17 и 18

4+I! I m с порядковыми номерами (2 -2 ) поступает сигнал с соответствующих выводов реверсивного счетчика 16, который также подается на входы дешифраторов 15 и 21. Запоминающие блоки

17 и 18 осуществляют функциональное преобразование двоичного кода реверсивного счетчика 16 в два кода большей разрядности, линейно связанных с требуемыми значениями выходных напряжений фазового модулятора. Кодовые комбинации с выходов запоминающих блоков 17 и 18 подаются на соответствующие входы ЦАП 19 и 20, осуществляющих линейное преобразование входных кодовых комбинаций в.два напряжения.

После достижения полного заполнения реверсивного счетчика 16 сигнал с выходов дешифратора 21 максимальной кодовой комбинации заменяется на

"0", а на выходе дешифратора 15 минимальной кодовой комбинации остается

"1", в результате чего оба блока 13 и 14 совпадения закрыты и тактовые импульсы на реверсивный счетчик 16 не поступают. Уровни напряжения на выходах ЦАП 19 и 20 фиксируются.

Устойчивое состояние сохраняется до замены на. информационном входе фазового модулятора "1" на "0". В этом случае блок 13 совпадения остается в закрытом состоянии, а на блоке

14 совпадения после инвертирования инвертором 12 "0" заменяется на "1", и блок 14 совпадения открывается, Тактовые импульсы, проходя через него воздействуют на вход вычитания реверсивного счетчика 16, и на выходах ЦАП 19 и 20 формируются по заданным законам два сигнала (напряжения ).

Формирование сигналов заканчивается при появлении на выходе дешифратора

15 минимальной и дешифратора 21 максимальной кодовой комбинации "0" в результате чего блок 14 совпадения закрывается и на выходах ЦАП 19 и ?О фиксируются заданные уровни напряжения. Это устойчивое состояние сохраняется до замены на информационном входе фазового модулятора "0" на "1", после чего процесс формирования модулирующих сигналов повторяется в обратном порядке.

Величина напряжения U в выражениях (6)-(8) устанавливается коэффициентом передачи ЦАП 19 и 20, а нор! 13 мированные на Н значения функций

U (), Н (), U (t) и U (t) через равные интервалы !!t значения параметра t заносятся в двоичном коде в виде таблицы в запоминающие блоки

17 и 18 соответственно. Таким образом, осуществляется программирование запоминающих блоков 17 и 18 на выбранный закон скругления фронта часто ной модуляции или фазовой модуляции в зависимости от режима работы — ЧМ или ФМ, т.е. закон перехода от одного значения частоты или фазы к другому.

Длительность процесса перехода от одной частоты к другой tI -t=, tz-tz= с (фиг. 2е) и 1; -t,=, (фиг. 4в) связаны с At отношением =nAt, где n=2 — число участков аппроксимации фронта частотной модуляп К Е ции; п=2 -2 для фазовой модуляции.

Таким образом, если длительность процесса перехода от одной частоты или фазы к другой на интервале информационной посылки задана, то тем самым определяется число импульсов, которое должно поступать на реверсивный счетчик 16 для его перевода из одного экстремального состояния в другое, n=c.//д1.

Изменением коэффициента деления

ДПКД 7 сигналом, поступающим на управляющий вход,- устанавливается необходимая девиация частоты (в режиме ЧМ, а также необходимая такто-. вая частота импульсов, которая пропорциональна скорости передачи информации в режимах ЧМ и ФМ. Это, в свою очередь, приводит к тому, что уровень внеполосных излучений остается постоянным в широком диапазоне изменений скоростей передачи информации, При работе фазового модулятора в режиме ФМ ячейки 2 -2 в обоих

kit запоминающих блоках 17 и 18 отведены под формирование модулирующих функций х(1) и у(1) соответственно при переходе от одного значения фазы, например О, к другой фазе Г и наоборот.

На фиг. 5 приведены кривые огибающих спектров ЧМ-колебаний с индексом модуляции m=5 для двух случаев .

Кривая 1 соответствует случаю, когда !!/(t) принимает значения +1, т.е. переход от одной к другой частоте происходит мгновенно, Кривая 2 со1?

88974 ответствует случаю, когда переход от одной частоты к другой частоте происходит по синусоидальному закону.

На фиг. 5 также приведены кривые огибающих спектров ФМ-колебаний с индексом модуляции 1к . Кривая 1 соответствует случаю, когда переход от одного значения к другому значет10 нию фазы происходит мгновенно. Кри/ вая 2 соответствует случаю, когда переход от одной фазы к другой фазе происходит по синусоидальному закону с параметром скругления // =О 3 (=

Э

/л/, /

По вертикали на фиг. 5 отложены уровни спектральных составляющих по отношению к амплитуде немодулированного высокочастотного колебания, а по горизонтали — номера спектральных составляющих. Скорость спадания огибающих для округленных ЧМ- и ФМ-сигналов гораздо меньше, чем без скругления.

Формула изобретения

Фазовый модулятор по авт св

° °

У 771783, отличающийся тем, что, с целью обеспечения частотной модуляции, выход формирователя тактовых импуль ов соединен с вторыми управляющими входами первого и

35 второго блоков совпадения через введенные последовательно соединенные делитель частоты с переменным коэффициентом деления, демультиплексор, счетчик и мультиплексор, при этом

40 установочный вход счетчика соединен с выходом введенного формирователя управляющих сигналов, дополнительные входы младших разрядов первого запоминающего блока и дополнительные вхо45 ды младших разрядов второго запоминающего блока подключены к соответствующим разрядным выходам счетчика, второй выход демультиплексора соединен с вторым входом мультиплексора, 50 управляющие входь| демультиплексора, счетчика и мультиплексора соединены между собой и точка их соединения является входом сигнала установки режима работы, управляющий вход дели55 Teart частоты с переменным коэффици ентом деления соедйнен с входом инвертора и является управляющим входом фазового модулятора.!, 388914

C -

Ъ

Ъ . М%В1%ййй у .. .. ф

Э

Й Ф

И -. k l .

Ю Зи,И .

1388974

Мцнр

Фие, Ф

Составитель Г.Эахарчеико

Редактор Е.Копча Техред М.Ходанич Корректор В.Гирняк

Заказ 1584/55 Тираж 928 Подписное

ВНИИ11И Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4/5

Производственно-полиграфическое предприятие, г. Ужгород, ул. Проектная, 4