Триггерное устройство с раздельными входами
Иллюстрации
Показать всеРеферат
Изобретение относится к импульсной технике и может быть использовано в устройствах дикретной автоматики . Триггерное устройство с раздельными входами содержит входы 1,2, выходы 3,4, блокинг-генераторы 5,6, элементы И-НЕ 7,8, резисторы 9,10, интеграторы 11,12 и счетные триггеры 13,14. Триггерное устройство имеет повышенную надежность за счет исключения возможности накопления отказов при длительном нахождении его в одном из устойчивых состояний, 1 ил.
СОЮЗ СОВЕТСНИХ
СОЦИАЛИСТИЧЕСКИХ
РЕСПУБЛИН
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
К А ВТОРСК0МУ СВИДЕТЕЛЬСТВУ
ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССР
IlO ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ (21) 4095532/24-21 (22) 22.07 ° 86 (46) 23.04.88. Бюл. У 15 (71) Уральский электромеханический институт инженеров железнодорожного транспорта им.Я.M.Ñâåðäëoâà (72) Ш.К.Валиев и П.А.Беспамятных (53) 621.374 (088.8) (56) Авторское свидетельство СССР
N 805480, кл. Н 03 К 3/286, 1981.
Авторское свидетельство СССР
1 349087 ° кл. Н 03 К 3/286, 1972.
„„SU„„1390788. А 1 (51) 4 Н 03 К 3/286 (54) ТРИГГЕРНОЕ УСТРОЙСТВО С РАЗДЕЛЬНЫМИ ВХОДАМИ (57) Изобретение относится к импульсной технике и может быть использовано в устройствах дикретной автоматики. Триггерное устройство с раздельными входами содержит входы 1,2, выходы 3,4, блокинг-генераторы 5,6, элементы И-НЕ 7,8, резисторы 9,10, интеграторы 1 1, 12 и счетные триггеры
13, 14. Триггерное устройство имеет повышенную надежность эа счет исключения возможности накопления отказов при длительном нахождении его в одном из устойчивых состояний. 1 ил.
1390788
Изобретение относится к импульсной тЕхнике и может быть использовано в уСтройствах дискретной автоматики, Цель изобретения — повышение на5 дежности устройства за счет исключений возможности накопления отказов при длительном нахождении устройства в одном из устойчивых состояний.
На чертеже представлена схема триггерного устройства с раздельными входами.
Триггерное устройство с раздельными входами содержит первый 1 и второй 2 входы, первый 3 и второй 4 выходы, первый 5 и второй б блокинггенераторы, первый 7 и второй 8 элементы И-НЕ, первый 9 и второй 10 резисторы, первый 11 и второй 12 интеграторы, первый 13 и второй 14 счетНые триггеры, выходы которых являются выходами устройства, тактовые входы соединены с выходами, соответственно, первого 5 и второго 6 блокинггенераторов, входы управления которых 25 подключены к выходам соответственно первого 11 и второго 12 интеграторов и соответственно,. через первый 9 и второй 10 резисторы, соединены свходами обнуления второго 14 и первого 13 счетных триггеров, инверсные выходы которых подключены соответственно к первым входам второго 8 и первого 7 элементов И-НЕ, вторые входы которых являются соответственно вторым и первым входами устройства. Выходы второго 8 и первого 7 элементов
И-НЕ соединены с входами соответственно второго 12 и первого 11 интеграторов, причем каждый интегратор
40 имеет в своем составе первый 15 и второй 16 конденсаторы, первый 17 и второй 18 диоды Первый вывод первого конденсатора соединен с входом интегратора, второй вывод подключен .к аноду первого диода н катоду второго диода, анод которого соединен с выходом интегратора и первым выводом второго конденсатора, второй вывод которого соединен с катодом первого диода и подключен к общей шине. 50
Устройство работает следующим образом.
При включении напряжения питания устройство устанавлива.ется в исходное состояние. Триггеры 13 и 14 устанавливаются в состояние, которое соответствует высокому потенциалу на их инверсных выходах за счет кратковремеиной подачи нулевого потенциала выходов интеграторов 12 и 11 через резисторы 10 и 9 на вход установки в нуль первого 13 и второго 14 триггеров.
Длительность подачи нулевого потенциала на входы установки в нуль первого и второго триггеров определяется временем заряда конденсаторов
16.1 и 16.2 входным током триггера.
В исходном состоянии на первом входе 1 устройства присутствуют импульсы положительной полярности, на втором входе 2 — единичный потенциал.
Импульсы с входа 1 через первый элемент И-НЕ 7 поступают на первый интегратор 11. На его выходе образуется отрицательный потенциал, поступающий на управляющий вход первого блокинг-генератора 5. Последний вырабатывает короткие импульсы положительной полярности, которые воздействуют на счетный вход первого триггера 13. Триггер 13 преобразует короткие импульсы н прямоугольные импульсы положительной полярности, которые поступают на первый выход 3 устройства. Отрицательный потенциал с выхода интегратора 11 через резистор
9 подается также на вход установки в нуль триггера 14 и поддерживает
его в нулевом состоянии и, следовательно, на выходе 4 устройства устанавливается нулевой потенциал.
Так как на входе 2 устройства отсутствуют импульсы и с инверсного выхода триггера 14 подается постоянно сигнал логической единицы на вход второго элемента И-НЕ 8, то на его выходе и входе второго интегратора
12 не будет импульсной последовательности, Вследствие этого на выходе второго интегратора 12 устанавливается положительный потенциал и блокинг-генератор б не работает.
При прекращении поступления импульсов на вход 1 триггерное устройство удерживается в том же состоянии, при котором на выходе 3 устройства присутствует последовательность импульсов, а на выходе 4 — нулевой потенциал за счет положительных импульсов, поступающих с инверсного выхода триггера 13 на вход элемента И -НЕ 7.
Для изменения состояния триггера имтгу тьсы положительной полярности подаются на вход 2 устройства. Вследствие того, что на первый вход эле1390788 ния на выходах интеграторов и на выходах 3 и 4 устройства отсутствуют импульсы.
Формула изобретения
Составитель П.Смирнов
Техред И.Верес Корректор Н.Король
Редактор Н.Тупица
Заказ 1783/55
Тираж 928 Подписное
ВНИИПИ Государственного комитета СССР по делам изобретений и открытий
113035, Москва, Ж-35, Раушская наб °, д. 4/5
Производственно-полиграфическое предприятие, r. Ужгород, ул. Проектная, 4 мента И-HE 8 с инверсного выхода триггера 14 воздействует сигнал логи. ческой единицы, импульсы положительной полярности с входа 2 устройства проходят через него и образуют на
5 выходе второго интегратора 12 отрицательный потенциал, поступающий на управляющий вход второго блокинг-генератора 6. Последний начинает выра- 10 батывать короткие импульсы положительной полярности, которые преобразуются вторым триггером 14 в прямоугольные импульсы положительной полярности. Эти импульсы поступают на второй выход устройства.
Отрицательный потенциал с выхода второго интегратора 12 через резистор 10 воздействует на вход установки в нуль первого триггера 13 и уста- ) навливает его в нулевое состояние.
Триггер 13 перестает реагировать на короткие импульсы блокинг-генератора
5. На его выходах прекращаются импульсы положительнои полярности и на 25 выходе 3 устройства устанавливается нулевой потенциал. Блокинг-генератор 5 не получает отрицательный потенциал с выхода интегратора 11 и перестает работать.
При прекращении поступления импульсов на вход 2 триггерное устройство удерживается в состоянии, при котором на выходе 3 устройства присутствует нулевой потенциал, а на выходе 4 — последовательность импуль-3- сов за счет положительных импульсов, поступающих с инверсногб выхода триггера 14 на вход элемента И-НЕ 8, Для возвращения триггерного устройства в исходное состояние необходимо подать импульсы положительной полярности на его вход 1.
Отказы любдго элемента приводят к пропаданию отрицательного напряже45
Триггерное устройство с раздельными входами, содержащее первый и второй входы, первый и второй выходы, первый и второй блокинг-генераторы, отличающееся тем, что, с целью повышения надежности работы в него введены первый и второй элементы И-HE первый и второй резисторы, первый и второй интеграторы, первый и второй счетные триггеры, выходы которых подключены к соответствующим выходам устройства, тактовые входы соединены с выходами соответст" венно первого и второго блокинг-генераторов, входы управления которых подключены к выходам соответственно первого и второго интеграторов и соответственно через первый и второй резисторы, соединены с входами обнуления второго и первого счетных триггеров, инверсные выходы которых подключены соответственно к первым входам второго и первого элементов И-НЕ, вторые входы которых подключены соответственно к второму и первому входам устройства, а выходы соединены с входами соответственно второго и первого интеграторов, причем каждый интегратор имеет в своем составе первый и второй конденсаторы, первый и второй диоды, первый вывод первого конденсатора соединен с входом интегратора, второй вывод подключен к аноду первого диода и катоду второго диода, анод которого соединен с выходом интегратора и первым выводом второго конденсатора, второй вывод которого соединен с катодом первого диода и подключен к общей шине.