Система передачи и приема цифровой информации
Иллюстрации
Показать всеРеферат
Изобретение относится к цифровым системам связи и может быть использовано в многоканальных системах передачи. Цель изобретения - повышение точности контроля и надежности многоканальных систем, работающих по принципу симплексной связи. Система работает следующим образом. Блок локализации неисправностей осуществляет управление коммутаторами каждого приемопередающего полукомплекта. При наличии сигнала неисправности на выходе приемника приемных каналов блок локализации неисправностей организует составной тракт передачи и приема. Б ЛОК индикации индицирует расположение вышедших из строя блоков системы вплоть до замены отказавп1его блока. При наличии соответствую цего сиг- Нала включения от блока локализации неисправностей возможна подача сигналов с выходов любого коммутатора системы через аналогичный коммутатор данного приемопередающего полукомплекта. При использовании данной системы передачи и приема цифровой информации реализуется автоматическая локализация неисправностей на основе сквозного контроля и формирование составного тракта, что повышает точность контроля и надежность системы, организованной по принципу симплексной связи. 1 3. п. ф-лы, 3 ил. (Л
СОЮЗ СОВЕТСНИХ
СОЦИАЛИСТИЧЕСНИХ
-РЕСПУБЛИК
„„SU„„1392583
А1
< ц 4 G 08 С 15/00
Г зьч„, : .7
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
Т
Bifid е
К АBTOPCHOMY СВИДЕТЕЛЬСТВУ
ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР
ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ (2!) 4147670/24-24 (22) 17.11.86 (46) 30.04.88. Бю.ч. № 16 (72) В. Н. Ильин, С. С. Коган и В. М. Соловьев (53) 621.398 (088.8) (56) Авторское свидетельство СССР № 1104574, кл. G 08 С 25/00, 1984.
Авторское свидетельство СССР № 1309069, кл. G 08 С 15/00, 02.07.86. (54) СИСТЕМА ПЕРЕДАЧИ И ПРИЕМА
ЦИФРОВОЙ ИНФОРМАЦИИ (57) Изобретение относится к цифровым системам связи и может быть использовано в многоканальных системах передачи. Цель изобретения — повышение точности контроля и надежности многоканальных систем, работающих по принципу симплексной связи
Система работает следующим образом. Блок локализации неисправностей осуществляет управление коммутаторами каждого приемопередающего полукомплекта. При наличии сигнала неисправности на выходе приемника приемных каналов блок лока.чизации неисправностей организует составной тракт передачи и приема. Блок индикации индицирует расположение вышедших из строя блоков системы вплоть до замены отказавшего блока. При наличии соответствуюгцего сигнала включения от блока локализации неисправностей возможна подача сигналов с выходов любого коммутатора системы через аналогичный коммутатор данного приемопередающего полукомплекта. При использовании данной системы передачи и приема цифровой информации реализуется автоматическая локализация неисправностей на основе сквозного контроля и формирование составного тракта, что повышает точность контроля и надежность системы, организованной по принципу симплексной связи. 1 з. п. ф-лы, 3 ил.
1392583
Изобретение относится к цифровым сисT(. мам св>1.>и и может быпгь H(ноль н>вынО в мноп)клнл.>ьных систс л(!>х перс !ычн информ ыции.
1l(.,>ь и <Обрстсн>!я »Овышение п>1110< I >I кон гролн и надежности многокын,! Il>tll>IY
5 снсгем, рыоотыющих IIλрннципл сим»лекс»ой СНЯЗИ.
Н3 фи<. 1 нривс.(с. на структлрныя схемы передаю»н и часги системы; ны фиг 2— структур»ля сх Mизыцин нс исправностей. (.истс мы содержи Г н каждом пере.lBK)ill(м
1»олуhOXIllлекте BXO ffff>l(»>ины I, передdK)Ill!i(Kdflр 6, блок 7 у()догнс HHH каналов, сftlix )0генератор 8, коммуTdT»p !), »ередытчик 10, коммутатор 11, 1>рс Обры )OB3T<. ль 12»<н,н.!oBГО hO ьы B»лрыллельный, линик> 13 снязи, В кыж.!Ол! Ilptf(ìí»ëf llo 1л кОы». 1(KTL 2() ком м уты ГОр 14. » p H(ми»к 15, синхр(>селеhтор 16, <:fffixp<)IYtfep !Top !7, кол(мугытор 18, блок 19,pс)здсг>с fl и я кл ныгl ОБ, < ин х ро Генс рс!тор 20, ilpfiexi»ilo кынылы 21, в кыж;!Ом из кОIOpыx кол<л!угытор 22, деко.(с р 23 и приемник 24<выхО (ную»»iflY 25, блок 26 25 . Н>кы. I ft 33 Ill!it Нс Нс ll p й, 6 IOK 27 H Il.l liKdl! IH н нреобрызовыте.>ь 28 нараллсльн»п>
h0ды н нослсс(овытелщ!ый, линию 29 снязи; н 6,>оке 26 локалн i;tl!fili нсиснрынностси инвсрт01)ы 30, 31, сннхрогенератор, 32,,>(слитс.>1, 3 3 чы 1<)TI,I, счетчики, 34, 35. регlt< г- ЗО ры 36 38,;!<. »»I<(>p3T<>pt» 39, 40, РЬ - p»1гер 41, l)триггер 42, лементы И 43 48, элементы ИЛ(! 49 59, инверторы 60 62, (Н T<. Лlы pc!(><)Tñt(. 1 < . 1(;>Y Ю!НИМ ОбрЛЗОЛI.
На вход h3>Kдоп> передаю>»его к»lы,>ы 2 через входные i»!if!»l 1 подаются ы>шлоп>ньн сигналы связи (знуковос вещание, телс видение, телеметрия и г, и.). Iерез»ередытчик,3 дс>пускоьн>го контроля сигif;lл связи постуll3(".I ны Bx» l кодсры 4 сигнал;1 (вяли, Г.!(. Ос > 1ц(.стн. 1яеTс и 3 на. 1010 — цифронО(lip<- 06- 4?? ???? foi)3iiff(?? ???????????????? ?????????????????????? ??????????>131!HotlH0l сигнал,! сÎBместно с си> ны,>ом донлсков010 контроля. Ны .Ц)угOH нлн>д кодсра 4 сигнала ниязи каждого переда(още(0
K d Н <1. I 3 2> О Г С И f I X р О Г(< Н Е р с) Г О p d 6 Н О С т у Н Ы С T сигнал у»равлення с тактовой >ыстотой, рыв- 45 ной требуемой частоте временной дискретизации соответстнующегo сигнала снязи. (Il<. pB0l выходы KO.((.p3 4 сигна Id OBHBH цифровой сигнал связи (например, в ви;!е параллельного цифрового кода, для те,нви;!ения 8-разрядног<) ilftðd.f. НР;>Н.1С НИЯ С !ЫКТОВО>! Ч3СТО10» Ц1!фрового сигналы связи через комму!3 1 ор ) постуныюг ны соОГB(тсгнл 10llili0 нлн>ды бл<>ка 7 уплотнения каналов. В с>локе 7 у»лог ненни каны,>ов On@If!<. ("! B.i>t<. TOH форл<нроныffII(груп»оного цифрового потока (ГЦ11) путем нремен ного уплотнения цифровых сигналов, поступающих на его вход. В этом же блоке осу>цествляется, например, формиpoB3fiH<. и ввод в ГЦ(1 сигналов цикловой синхронизации и преобразование сигнала из »ыраллельного кода в последовательный. (»гнал тактовой частоты последовательного кода, ноступающий н3 вход блока 7 уплотнения каналов, формируется в синхрогенеp3T0p< 8 из сигнала тактовой частоты, посTóï3foù(ãо на вход блока 7 уплотнения каналов. (. первого и второго выходов блока 7 уплотнения каналов сигналы ГЦП и тактовой частоты последовательного кода через коммутатор 9 поступают соответствен-! н> ны первый и второй входы передатчика 10.
В»ередытчике 10 осу>цествляется, нанример, (крс>л>бли роны нис ГЦI I, защита от ошибок
И СО>ЛЫ(Она»ИЕ ХараКтЕрИСтИК цИфрОВОГО сигнала с каналом связи (кодирование для каналы). (формированный в передатчике 10 линейный сигнал подается через коммутаI0p I 1 на вход линии 13 связи, (выхода линии 13 связи линейный сигнал через коммутатор 14 подается 1!ы вход приемника 15, в котором осу(цествляется, например, декодиронание линейного сигнала, обнаружение илн ис»равление ошибок и дескремблирование ГЦ(1. (. выхода приемника 15 ГЦП нос гупыег через коммутатор 18 на вход блока 19 разделения каналов. Кроме того, ГЦП (н)ступает через синхроселектор 16 на вход синхрогенерытора 17, где формируется сигнал тактовой частоты последовательного кода, синхронный и синфазный с принимаемым ГЦП. Этот сигнал через коммутатор 18 нодыется на нход блока 19 разделения каналов и — через синхрогенератор 20 -- на
BY0ды б,н)ка 19 разделения каналов. В синхрогенерыторе 20 формируются сигналы
Y>llp3Bления 0 тактовыми частотал(и цифроBt>Ix си>н)лов, снимаемых с выходов блока 19 рызд«лен»я каны.>>ов. (. выходов блока 19 разделения каналов цифровые сигналы связи»осt Y»dK>T через коммлтаторы 22 Hd входы ,(«K0;I(роВ 23 сигналов связи соответствующих приемных каналов 21. На другие входы деко;!еров 23 через коммутаторы 22 соотнетствун>щих выходов блока 19 разделения клналон»остунают Oигналы управления с т(!ктовой частотой соответствующих циф(н)ных сигналов связи. В каждом декодере 23 сигны.>он связи осуществляется декодирование и цифроаналоговое преобразование информационного сигнала совместно с сигналом донусконого контроля. Информационные сигналы связи в каждом приемном каналс 21 через приемник 22 сигнала допускового контроля поступают на соответствующую выходную шину 25, а с выхода нриемники 24 сигнала допускового контроля цифроной сигнал, характеризующий работоспособность соответствующего канала связи (логичс ская «!» — недопустимое ухудшение ка
1392583 на соответствующий вход блока 26 локализации неисправностей. На выходах блока 26 локализации неисправностей поочередно формируются цифровые сигналы включения (логическая «1») коммутаторов 22, 18, 14, 11, 9, 5. При этом устанавливаются с(н>тветствующие соединения между входами блоков данной и выходами блоков параллельно включенной подсистем. Причем на приемной стороне соответствую(цие сигналы включения подаются непосредственно с выходов блока 26 локализации неисправностей на объединенные входы коммутаторов 22 приемных каналов 21, на вход коммутатора 18 и на вход коммутатора 14. Аналогичные сигналы с выходов блока 26 через преобразователь 28 параллельного кода в последовательный передаются по .пинии 29 связи на передающую сторону, где после преобразования в преобразователе 12 последовательного кода в параллельный поступают на вход коммутатора 11, на вход коммута- 20 тора 9 и на объединенные входы коммутаторов 5 передающих каналов 2. Кроме того, с выхода блока 26 локализации неисправностей на вход преобразователя 28 параллельного кода в последовательный подается сигнал тактовой частоты, необходимый для управления его работой. При наличии соответствующего сигнала включения от блока 26 локализации неисправностей (логическая «1» на соответствующем выходе) возможна подача сигналов с выходов любого коммутатора последующего приемного и передающего полукомплектов системы через аналогичный коммутатор данного полукомплекта. Тем самым обеспечивается возможность поиска неисправности в данном полукомплекте подключением в различных точках тракта информационных и управляющих сигналов последующего полукомплекта системы. При каждом таком подключении организуется составной тракт передачи, качество функционирования которого оценивается по результатам сквозного контроля каналов. 40
Блок 26 локализации неисправностей данного полукомплекта начинает процесс поиска при формировании сигнала аварии (логическая «1»1 приемником 24 сигналов допускового контроля по крайней мере в одном приемном канале 21 формированием
45 логической «1» на своем выходе. Этот сигнал поступает на блок 27 индикации, где индицируется режим локализации неисправностей в данном.. полукомплекте. Индикация прекращается, т. е. восстанавливается логический «О» на выходе блока 26 локализации неисправностей, при обнаружении и дешифрации неисправного блока; логическая «1» на выходе блока 26 обеспечивает включение, например, коммутаторов 22 (первое соединение). При отсутствии сигнала аварии от приемников 24 первое соединение отключается и включается коммутатор 18 (второе соединение) и т. д. вплоть до вкпючения последнего, при котором формируется сигнал аварии от приемников 24. 11осле это(о блок
26 локализации производит зе(пиф >з(>вп(е(о блока и I(o.lllет со своего восьмого выхода со(>твет(тнук>(ций код на блок 27 индикации. Н It(1>It%i(!>, если при первом соединении формируется сигHBë аварии одним иlи несколькими блоками 24 отказали соответ(твук1н(ие пекод(ры 23 сигнала связи, ll(>!I втором соединении отказал блок !9 разделения Itl и;(лон или синхрогенератор 20 и т. д.
Г1ри возникновении логической единицьt на одном из вхоloB блока 26,(ок((с(из((ции неисправностей перед началом лока.(и и>ции неисправностей логическая «1» с ше(.òoto вы.(ода блока 26 локализации неи(правностей поступает на третий вход последук>щего пол у комплекта. Есл и последу кнпи и пол укомплект (подсистема) работоспособен и на соответствующих выходах приемников 24 допускового контроля сигнал аварии отсутствуBT, то сигнал на третьем входе блока 26 этой подсистемы никакого действия не производит. В противном случае блок 26 локализации неисправностей в последуюпцм полукомплекте системы по сигналу на своем третьем входе формирует на своих выходах сигнал одновременного включения все. коммутаторов полукомплекта. Г1ри этом цифровые сигналы с выходов коммутаторов 5, 9, 11, 14, !8, 22 следую(цего полуномплеhTd системы через соответствующие коммутаторы предыдущего полу комплекта системы Iloступают на в. оды соответствi totttllx коммутаторов данного Itoiyhoxt»,t(h>tt. 1;tлее локализация неисправщ>стен в данш>м полукомплекте производится так, как описано выше. Следует подчеркнуть, что логическая
«!», сформированная на шестом Bt>lxo1(. блока 26 локализации неисправностей. oxpdняется и после окончания поиска неисправностей в данном полукомплекте при наличии логической «1» на третьем Вхо. (е блока 26 и при условии, что неисправность не устранена. Кроме того. если блок 26 локализации неисправностей подсистемы н((ходится B режиме локализации неисправностей. логическая «1» подается с его седьмого BB(xo:ьа на второй вход блока 26 локализации неисправностей предыдущего полукомплект;( системы, запрещая как локализацию неисправности, так и формировани(.1огиче(кои
«!» на шестом выходе блока 26 локализации неисправностей этой подсистемы. Таким ()(>разом. локализация HoèñпрdBHo(:T(.é в .Iанном пол у комплекте систем ы осу щ(ст вс(яется при наличии по крайней мер» одной р;(ботоспособной из идентичных подсистем I(1>tt(it;tпередачи.
Рассмотрим подробнее работу блока 26 локализации неисправностей. H;t входы элемента ИЛИ 59 поступают цифровые сltl палы
У характеризующие работоспособность сooT,ветствую(цих каналов связи. При пост илении логической «1» по крайней мере на
1392583
ОЛИН ИЗ УК;! IdHHh(X ВХОДОВ, f(B ВЫХОДЕ ЭЛЕмента И.1И 5!! формируется,н>гическая «1».
Выход элемент; ИЛИ 59 сос I,èíåí с вторым входом (входом синхронизации) О-триггеры 42. Hd информационный второй вход, D-триггера 42 подается напряжение логической «!». Таким образом. в мом HT формирования логической «!» ны выходе элемента
ИЛИ 59 lol ическая рмацня зиписыыыется в первый регистр 36 и в дальнейшем «e((oльзхется лля дешифрации вышел!пего из строя бг(оки., 10(l(> с выходи D- гри((с pd
42 поступает на сельмо(3 выход блоки 26 локализации Helteltpивностей непосредствс ино, Hd (пестой Bhlx(>,1 через элемент ИЛИ
52 и элемент И 48, ы через элемент НЕ 60 на (нрвый вход первоп> счетчика 34 импульсов, ризр(шыя его pd()orx . llы второй вход
II(.рвог0 сч THHk;1,34 импхльсoB через элем HT И 47 при отсутствии логической «1»
tld в(ором входе блоки 26 локализации Ht. исправностей, посгх пы T последовительш)сть и м I I x,) ь с О В с в ы х 0л а л(. э l u T e.1 я 33 ч а с 1 0 т ы (aft<"(0Td импульсов на выходе синхрогенерыторы 32 может tостанлять, например, порядки нескольких десятков килогерц) . Коэффициент деления делителя 33 частоты выбирается таким, чтобы период следования 1 н;! <. rO BhlXO te ()blл бо Ibtot 13p<.м(ни x < rdflof3, (etIHH неpt xoлн ых (1porleeñ 0В и в>и>жления в t ttttxpott I(Bi! трактов, образуемых между Ilo)etteòeìdxtH передачи при замыкании Ilo()ol из коммуты горов системы, 11рп (Iepekлю tt HHH первого счетчика 34 импульсов п3 сг>стояния Iol ической «1» в состояние .(огич«ск<эго «О» на llt pBîì Bblxo.tå сч<. T л ьсot3 форм яр < с т<. H .I of HHtская «1», (н>сгупын>щыя ны Bxo;t;L((пифраторы 40. lid первом из выходов ВТОРОГО Лсц!Иф!>И(оры 40 форчцрустСя ЛОГИЧСскин .гическия «!» с первогo из выхолов BTopo(0 лещифритора 40 через элемент
ИЛИ 53 носryltdeT на обьелиненные входы коммутаторов 2 приемных каналов 21, гсм сам ым, X cTи н и Б,(11 в а я (OOT(3(тствх ющие «0единения м )kdx дынной и сос«днсй подсисTextd x (I3., lot !((et ktl H «1» e II(. PBol HB (3hlxoлов второ(0 лешифрытора 40 поступает ни вход первого лешифратора 39 и на вход
RS-триггера 41. Ны выхо.te RS-григгера 41 формируется логическыя «!», разрешающыя прохождение ны вход (вход синхронизации) регистра 37 через лемент ll 45 сигналы с выхода лелителя 33 частоты, 110сле включения коммутаторов 22 всех !!риемных кинилов 21 осущ«ствлястся сквозной контроль
Кd и(1. I Ов 00ри.<ОBи н II(>I 0 <. 0(. 3 с!в JI() Го Трtt кта, резул ьтиты кото р<н о с с<к>т ветст нуto (It(t x выходов приемников 24 лону koBOI кон(— ро.l я ПОст1 11(>К)Т Hil ВХОДЫ (>. IOJopxf(tpytтся
1О
6 логический «О», на втором логическая «1».
При этом на первом из выходов второго дешифратора 40 формируется логический
«О», на втором — — логическая «!». Если при формировании логической «1» на втором из выходов второго дешифратора 40 на вход первого дешифратора 39 с выхода элемента
ИЛИ 59 поступает логическая «1», т. е, в одном из каналов зарегистрирован отказ, то на одном или нескольких выходах первого дешифратора 39 формируется логическая
«1», которая записыается в регистр 37 (запг(сь производится по поступлении переключения 01 с выхода делителя 33 частоты через лемент И 45 на вход регистра 37) .
Параллельная кодовая комбинация с выхода регистра 37, содержащая в одном или нескольких разрядах логическую «1», а в остальных разрядах — логический «О», поступает на вход блока 27 индикации, где осуществляется индикация неисправных блоков.
В данном случае индицируется неисправность одного или нескольких декодеров 23 сигналов связи. Поскольку неисправность обнаружена, логическая «I» с выходов регистра 37 через элемент ИЛИ 50 поступает на вход первого элемента И 43, а также через элемент ИЛИ 51 на вход D-триггера 42, устанавливая его и — через инвертор 60— счетчик 34 импульсов в исходное состояние.
Таким образом, соединения подсистем через коммутаторы 22 размыкаются. Если при формировании логической «!» на втором из вы.ходов второго дешифратора 40 на третий вход первого дешифратора 39 поступает от элемента ИЛИ «О», то во второй регистр
37 записывается нулевая комбинация. Это означает, что поиск неисправностей следует продолжить. Логическая «1» с второго из выходов второго дешифратора 40 (на первом выходе лешифратора 40 при этом — логический «0»1 поступает на второй из входов первого дешифратора 39, а также через элемент ИЛИ 54 на вход коммутатора 8, устанавливая тем самым соответствующее соединение между полукомплектами. Далее oc) ществляется сквозной контроль каналов составного тракта, результаты которого с соответствующих выходов приемников 24 сигналов донуckoBofo контроля поступают на первые входы блока 26 локализации неисправностей. По окончании интервала Т контроля на первом выходе счетчика 34 импульсов формируется логическая «!». При этОМ (па ВтОрОМ ИЗ ВЫХОДОВ ВтсрОГО дЕШИфратора формируется логический «О», на третьем — логическая «1». Если при формировании логической «1» на третьем выходе второго дешифратора 40 на третий вход первого дешифратора 39 от элемента ИЛИ
59 поступает логическая « l », то это означает, что неисправность возникла либо в блоке 19 разделения каналов, либо в синхрогенерагоре 20. При этом на одном из выходов первого лец(ифратора 39 формируется логическая «1». которая записываегся в регистр 37.
1392583
Параллельная кодовая комбинация с выхода регистра 37 поступает на вход блока 27 индикации, где осуществляется индикация неисправных блоков. Логическая «1» с выхода регистра 37 через элемент ИЛИ 50 поступает на первый вход элемента И 43, а также на второй вход D-триггера 42 (через элемент ИЛИ 51), устанавливая его и первый счетчик 34 импульсов в исходное состояние и запрещая их работу. Таким образом, соединения через коммутатор 8 между данной и соседней подсистемами размыкаются.
Если при формировании логической «1» на третьем выходе второго дешифратора 40 на третий вход первого дешифратора 39 от элемента ИЛИ 59 поступает логический
«О», то в регистр 37 записывается нулевая комбинация. Это означает, что поиск неисправностей следует продолжить, поэтому поочередно включаются коммутаторы 4, 11, 9, 5 и устанавливаются соответствующие соединения между данной и соседней подсистемами. В каждом случае производится анализ результатов сквозного контроля составных трактов. После выявления неисправного блока соединение между подсистемами, образующее составной тракт, размыкается и в блоке 27 индикации производится включение соответствующих элементов индикации. Индикация производится до тех пор, пока сохраняется неудовлетворительный результат сквозного контроля данного полукомплекта подсистемы.
При восстановлении работоспособности подсистемы возврат блока 26 локализации неисправностей в исходное состояние происходит следующим образом.
После замены неисправного блока (блоков) с приемников 24 сигналов допускового контроля на первый вход блока 26 локализации неисправностей поступают цифровые сигналы с уровнем логического «О». На выходе элемента ИЛИ 59 формируется логический «О», который поступает на вход счетчика 35 импульсов через инвертор 61, элемент И 43, инвертор 62. Таким образом разрешается работа счетчика 35 импульсов.
Через L периодов импульсной последовательности, поступающей с выхода делителя частоты 33 на вход счетчика 35 импульсов, на его выходе формируется логическая «1».
Логическая «1» с выхода счетчика 35 импульсов поступает на вход регистра 37, устанавливая нулевую двоичную комбинацию на его выходе. На выходе элемента ИЛИ 50 формируется логический «О», который поступает на вход инвертора 62 через элемент
И 43. На выходе инвертора 62 формируется логическая «1», которая поступает на вход счетчика 35 импульсов, устанавливая его в исходное положение и запрещая работу.
Таким образом, блок 26 локализации неисправностей возвращается в исходное положение.
Рассмотрим подробнее работу блока 26 при поступлении на его второй и третий входы сигналов от соседних пол уком плектов системы.
При поступлении логической «1» на второй вход блока 26 локализаций неисправностей она инвертируется в логический «О» в инверторе 31 и поступает на входы элементов И 45, 47, 48. Таким образом, запрещается формирование логической «1» на шестом выходе блока 26 локализации неисправностей, а также поступление сигнала с выхода делителя 33 частоты на входы счетчика 34 импульсов и регистра 37. Следовательно, до тех пор, пока на втором входе блока 26 локализации неисправностей остается логическая «1», запрещается локализация неисправности в данном полукомплекте. После локализации неисправностей, но до их устранения с соответствующих выходов одного или нескольких приемников 24 сигналов допускового контроля на входы блока 26 локализации неисправностей поступают циф20 ровые сигналы с уровнем логической «1».
На выходе элемента ИЛИ 59 формируется логическая «1», поступающая на вход элемента И 44. В этом случае при поступлении логической «1 » на третий вход блока 26
25 локализации неисправностей на выходе элемента И 44 формируется логическая «1», поступающая на шестой выход блока 26 локализации неисправностей через элемент
ИЛИ 52 и элемент И 48 (при логическом
«О» на втором входе блока 26 локализации неисправностей), а также на выходы блока 26 локализации неисправностей через элементы ИЛИ 53 — 58. Так как блок 26 локализации неисправностей в основном находится в статическом состоянии (работает только при возникновении отказов, что является достаточно редким событием), в нем предусмотрена дополнительная защита от наводок и помех во время нормальной работы. В результате воздействия наводки или помехи возможно переключение только Dтриггера 42, остальные элементы с памятью
4О находятся в устойчивом состоянии. При переключении D-триггера 42 на его выходе формируется логическая «1», которая поступает на вход регистра 38. Регистр 38 используется как элемент задержки, на его вход синхронизации поступает последовательность импульсов с выхода синхрогенератора 32. Через определенный промежуток времени на выходе регистра 38 формируется логическая «1», поступающая на вход элемента И 46. Так как переключение D-тригге50 ра 42 произошло в результате внешнего воздействия, в момент формирования на его выходе логической «1» в регистр 36 запишется нулевая комбинация, которая через элемент ИЛИ 49 поступает на вход инвертора 30. На выходе инвертора 30 формирует55 ся логическая «1», которая через элемент
И 46 и элемент ИЛИ 5! поступает на вход
D-триггера 42, устанавливая сигнал на его выходе в состояние логического «О». Таким образом, блок 26 локализации неисправнос1392583 тей возвращается в исходное положение.
Регистр 38 сдвига необходим для исключения эффекта так называемых «состязаний».
Фор,чули изобретения
1. (истема передачи и приема цифровой информации, содержащая в каждом передающем полукомплекте блок уплотнения каналов, первый и второй синхрогенераторы, передающие каналы, содержащие передатчики, выход которого соединен с входом кодера, управляющий вход которого соединен с соответствуюгцим выходом первого синхрогенератора, выход второго синхрогенератора соединен с входом синхронизации блока уплотнения каналов, в оды передатчиков передающих каналов являются входами системы, в каждом приемном полукомплекте первый коммутатор, выход которого соединен с входом приемника, первый управляющий вход — с первым выходом блока локализации неисправностей, BblxoJ, приемника соединен с первым входом второго коммутатора и --- через последовательно соединенные синхроселектор и первый синхрогенератор с первым управляющим входом второго коммутатора, второй управляющий вход которого соединен с вторым выходом блока локализации неисправностей, первый и второй выходы второго коммутатора соединены с соответствующими входами блока разделения каналов, второй выход второго коммутатора соединен с управляющим входом второго синхрогенератора, выходы которого соединены с соответствующими вторыми управляющими входами блока разделения каналов, приемные каналы, каждый из которых содержит коммутатор, первый и второй выходы которого соединены с соответствующими входами декодера, выход которого соединен с входом приемника, выход которого соединен с соответствующим первым входом блока локализации неисправностей, третьи выходы которого соединены с соответствующими входами блока индикации, первые и вторые выходы блока разделения каналов соединены с соответствующими первыми и вторыми входами коммутаторов соответствующих приемных каналов, управляющие входы которых соединены с четвертым выходом блока локализации неисправностей, информационные выходы приемников приемных каналов являются информационными выходами системы, отличающаяся тем, что, с целью повышения точности контроля и надежности многоканальных систем, работающих по принципу симплексной связи, в каждом передающем полукомплекте в нее введены первый и второи коммуTBTopbl, преобразователь последовательного кода в параллельный, в каждом передающем канале коммутаторы, первый и второй входы KQTopblx соединены с соответствукнцими выходами кодера, первый управляющий вход соединен с первым вы10 ходом преобразователя последовательного кода в параллельный, второй и третий выходы которого соединены с управляющими входами первого и второго коммутаторов, выходы блока уплотнения каналов соединены с входами первого коммутатора, выходы которого соединены с входами передатчика, выход которого соединен с входом второго коммутатора, второй и третий управляющие входы коммутатора каждого передающего
10 канала каждого передающего полукомплекта объединены с соответствующими входами блока уплотнения каналов каждого последующего передающего полукомплекта и подключены к соответствующим первым и вторым выходам коммутатора соответствующего передающего канала последующего передающего полукомплекта, второй выход коммутатора первого передающего канала соединен с управляющим входом второго синхро генератора, второй и третий управляющие входы первого коммутатора каждого передающего полукомплекта соединены с выходами первого коммутатора последующего передающего полукомплекта, выход второго коммутатора каждого передающего полу ком плекта соединен с вторы м входом
25 второго коммутатора предыдущего передающего полукомплекта и является выходом передающего полукомплекта, вход преобразователя последовательного кода в параллельный каждого передающего полукомплекта является управляющим входом передающего полукомплекта, в каждом приемном полукомплекте введен преобразователь параллельного кода в последовательный, входы которого соединены с соответствующими пятыми выходами блока локализации неисправностей, выход является управляющим
35 выходом приемного полукомплекта, второй вход первого коммутатора, третий и четвертый входы второго коммутатора соединены соответственно с выходом первого коммутатора и выходами второго коммутатора
4р последующего приемного полукомплекта, второй и третий входы коммутатора каждого приемного канала соединены с выходами коммутатора соответствующего приемного канала последующего приемного полукомплекта, вход первого коммутатора является
45 входом приемного полукомплекта, второй вход и шестой выход блока локализации неисправностей каждого приемного полукомплекта соединены соответственно с седьмым выходом и третьим входом блока локализации неисправностей последующего при50 емного полукомплекта, седьмой выход и третий вход блока локализации неисправностей каждого приемного полукомплекта соединены соответственно с вторым входом и шестым выходом блока локализации неисправностей предыдущего приемного полукомплекта.
2. (:истема передачи и приема цифровой информации по п. 1, отличающаяся тем, что блок локализации неисправностей содержит
1392583
12, h (с — (/ 0u ла6систене"
Ь
Ю элементы И, ИЛИ, инвеpTGpbl, регистры, счетчики, дешифраторы, синхрогенератор, D-триггер, RS-триггер, входы первого элемента ИЛИ объединены с соответствующими первыми входами первого регистра и являются первыми входами блока, входы второго элемента ИЛИ объединены с соответствующими первыми входами первого дешифратора и подключены к соответствующим выходам первого регистра, второй вход первого дешифратора объединен с входом первого инвертора и первыми входами D-триггера и первого элемента И и подключен к выходу первого элемента ИЛИ, выход второго элемента ИЛИ через второй инвертор подключен к первому входу второго элемента И, выход которого соединен с первым входом третьего элемента ИЛИ, выход которого соединен с вторым входом Р-триггера, выход которого соединен с первыми входами четвертого элемента ИЛИ и второго регистра, вторым входом первого регистра и через третий инвертор подключен к первым входам первого счетчика и RS-триггера, выход которого соединен с первым входом третьего элемента И, выход которого соединен с первым входом третьего регистра, выходы которого через пятый элемент ИЛИ подключены к второму входу третьего элемента ИЛИ и первому входу четвертого элемента И, второй вход которого соединен с выходом первого инвертора, выход через четвертый инвертор соединен с первым входом второго счетчика, второй вход которого объединен с вторым входом третьего элемента И и первым входом пятого элемента И и подключен к выходу делителя частоты, выход соединен с вторым входом третьего регистра, третьи входы которого подключены к соответствующим выходам первого дешифратора, Tpt. Tüè входы которого объединены с первыми входами соответствующих шестого, седьмого, восьмого, девятого, десятого и одиннадцатого элементов ИЛИ и подключены к 00Tветствующим выходам второго дешифраTора, первый из выходов второго дешифратора соединен с вторым входом RS-триггера, выход синхрогенератора соединен с входом
10 делителя частоты и вторым входом второго регистра, выход которого соединен с вторым входом второго элемента И, вход пятого инвертора является вторым входом блока, выход соединен с первым входом шестого элемента И, вторым входом пятого элемента И и третьим входом третьего элемента И, второй вход первого элемента И является третьим входом блока, выход соединен с вторыми входами четвертого, шестого, седьмого, восьмого, девятого, десятого и одиннадцатого
20 элементов ИЛИ, выход четвертого элемента
ИЛИ соединен с вторым входом шестого элемента Й, выход пятого элемента И соединен с вторым входом первого счетчика, выходы которого соединены с соответствующими входами второго дешифратора, выходы восьмого и седьмого элементов 11Л11 являются соответственно первым и вторым выходами блока, выходы третьего регистра являются третьими выходами блока, выход шестого элемента ИЛИ является четвертым
3О выходом блока, выход сиихрогеиератора и выходы девятого, десятого и одиннадцатого элементов ИЛИ являются пятыми выходами блока, выходы шестого элемента И и 0-триггера являются соответственно шестым и седьмым выходами блока.
1392583
К (c - 1/- ви п03СиСтЕсУЕ! йл (c -с! -ои пиlcucme bi
du
ЛОдСИСГПСИ
„0m (с +2)-au na
9 с/2 2
ЖАВШИ, ссс савчук агю Х2
N йаму2Ю н & «у г
Составитель В. Бунин
Редактор А. Маковская Техред И. Верес Корректор М. Максимишинец
Заказ 809 54 Тираж 558 Подписное
ВНИИГ1И Гос1дарственного комитета С(ХР по делам изобретений и открытий
113035, Москва, Ж вЂ” 35, Раушская наб., д. 4/5
Производственно-полиграфическое предприятие, г. Ужгород, ул. Г1роектная, 4