Следящий фильтр фазоманипулированного псевдослучайного сигнала

Иллюстрации

Показать все

Реферат

 

Изобретение относится к радиотехнике и электросвязи. Цель изобретения - повышение помехоустойчивости. В режеме слежения сигнал поступает на смеситель 1, широкополосный УПЧ 2 и проходит без изменений через дополнительный перемножитель (П) 4, на опорный вход к-рого подано постоянное напряжение логич.нуля. Далее сигнал попадает на П 3 и на П 32 и 33., через блок 5 весового суммирования на узкополосный УПЧ 6. Выход УПЧ 6 подключен к входу дискриминатора 7, выходом к-рого является выход П 29, подключенный через коммутатор 8 к входу фильтра 9 нижних частот. Т.обр. реализуется фазовый детектор по схеме Костаса, необходимый для работы в условиях наличия в сигнале дополнительной фазовой манипуляции. Сигнал с фильтра 9 воздействует на управляемый опорный г-р 10 с целью устранения рассогласования через смеситель 1. При устойчивом слежении за фазой происходит выделение и запоминание информации, заложенной в дополнительной фазоманипулированной несущей на 0-180 . Для этого введены анализатор 24, блок 23 выделения, мультиплексор 22, блок 21 хранения и делитель 20 частоты. 3 з.п. ф-лы, 4 ил. с (Я с

СОЮЗ СОВЕТСНИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК

А1

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К ABTOPCHOMV СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ (21) 4026381/24-09 (22) 25.02.86 (46) 07.05.88. Бюл. М- 17 (72) С.Н.Клюшников, E.Ä.Федотов, А.И.Вовчецкий и А.Л.Бочковский (53) 621.396.6 (088.8) (56) Авторское свидетельство СССР

Р 7 10008, кл. С 01 S 7/46, 196?.

Авторское свидетельство СССР

1072252, кл. Н 03 Н 21/00, 1982.

; (54), СЛЕДЯЩИЙ ФИЛЬТР ФАЗОИАНИПУЛИРОВАННОГО ПСЕВДОСЛУЧАЙНОГО СИГНАЛА (57) Изобретение относится к радиотехнике и электросвязи. Цель изобретения — повышение помехоустойчивости.

В режеме слежения сигнал поступает на смеситель 1, широкополосный УПЧ 2 и проходит без изменений через дополнительный перемножитель (П) 4, на опорный вход к-рого подано постоянное напряжение логич.нуля. Далее сигнал (SI) 4 Н 03 H 21/00 Н 04 L 7/02 попадает на П 3 и на П 32 и 33., через блок 5 весового суммирования на узкополосный УПЧ 6. Выход УПЧ 6 подключен к входу дискриминатора 7, выходом к-рого является выход П 29, подключенный через коммутатор 8 к входу фильтра 9 нижних частот. Т.обр. реализуется фазовый детектор по схеме Костаса, необходимый для работы в условиях наличия в сигнале дополнительной фазовой манипуляции. Сигнал с фильтра 9 воздействует на управля» емый опорный r-p 10 с целью устране ". ния рассогласования через смеситель

1. При устойчивом слежении за фазой происходит выделение и запоминание информации, заложенной в дополнительной фазоманипулированной несущей на о

0-180 . Для этого введены анализатор

24, блок 23 выделения, мультиплексор

22, блок 2 1 хранения и делитель 20 частоты. 3 з.п. A-лы, 4 ил.

1394411

Изобретение относится к радиотехнике и электросвязи и может быть использовано в радиолокационных системах, радиосистемах навигации и связи

Э применяющих фазоманипулированные псевдослучайные сигналы.

Цель изобретения — повышение помехоустойчивости.

На фиг. 1 представлена структурная 10 электрическая схема следящего фильтра фазоманипулированного псевдослучайного сигнала; на фиг.2-4 — соответственно структурные электрические схемы блока хранения информации, анализато- 15 ра захвата и блока выделения информационных символов.

Следящий фильтр фазоманипулированного цсевдослучайного сигнала содержит смеситель 1, широкополосный уси--:2О литель 2 промежуточной частоты (УПЧ), первый перемножитель 3, дополнительный перемножитель 4, блок 5 весового суммирования, узкополосный усилитель

6 промежуточной частоты, дискриминатор 7 фазы, коммутатор 8, первый фильтр 9 нижних частот (ФНЧ), управляемый,опорный генератор 10, дискриминатор 11 задержки, второй перемножитель 12, второй фильтр 13 нижних частот (ФНЧ), сумматор 14, масштаби" рующий усилитель 15, управляющий блок

16, блок 17 регулируемой задержки, формирователь 18 опорной псевдослучайной последовательности, управляемый тактовый генератор 19, делитель

20 частоты, блок 21 хранения информа- ции, мультиплексор 22, блок 23 выделения информационных символов и анализатор 24 захвата.

Дискриминатор 7 фазы содержит первый и второй перемножители 25 и 26, первый и второй фильтры 27 и 28 нижних частот (ФНЧ), третий перемножитель 29, фаэовращатель 30 и опорный генератор 31.

Дискриминатор 11 задержки содержит первый и второй перемножитель 32 и

33, блок 34 вычитания, и узкополосный фильтр (УФ) 35.

Блок 21 хранения информации содержит регистр 36 сдвига, ключ 37, дешифратор 38, элемен 39 памяти, элемент 40 совпадения и инвертор 41

Анализатор 24 захвата содержит первый и второй перемножители 42 и

43, блок 44 вычитания, интегратор 45 и пороговый блок 46.

Блок 23 выделения информационных символов содержит интегратор 47 и пороговый блок 48.

Следящий фильтр фазоманипулированного псевдослучайного сигнала работает следующим образом.

Свертка входного фазоманипулированного псевдослучайного сигнала (ФМПС сигнала) с выхода узкополосного УПЧ 6 (фиг. 1) поступает на дискриминатор 7. Сигнал ошибки по фазе, снимаемый с выхода третьего перемножителя, через коммутатор 8 и первый

ФНЧ 10 воздействует на управляющий вход управляемого опорного генератора 10 так, что изменение частоты колебаний на его выходе через смеситель 1 устраняет возникновение рассогласования. Временное рассогласова" ние между принимаемым (входным ФМПС) и опорным сигналами вызывает сигнал ошибки на выходе дискриминатора 11.

Знак сигнала ошибки определяется фазой колебаний на выходе дискриминатора 11 по отношению к фазе результата

"свертки ФМПС сигнала.

Сигнал ошибки с выхода дискриминатора 11 поступает на второй перемножитель 12, выполняющий функцию детектора сигнала ошибки. Для обеспечения детектирования на опорный вход второго перемножителя 12 поступает опорный сигнал с выхода узкополосного

УПЧ 8.

Продетектированный сигнал ошибки через втброй ФНЧ 13 и сумматор 14 воздействует на управляемый тактовый генератор 19 таким образом, что изменение тактовой частоты.на его выходе устраняет возникшее временное рассогласование. Связь с выхода первого

ФНЧ 9 через масштабирующий усилитель

15 и сумматор 14 с управляющим входом управляемого тактового генератора

19 способствует уменьшению динамических погрешностей при слежении за задержкой. Управляющий блок 16 совместно с блоком 5 весового суммирования и блоком 17 регулируемой задержки реализуют функцию, заключающуюся в управлении в течение переходного процесса апертурой дискриминатора 11 и формой зависимости результата свертки

ФМПС сигнала от расстройки его по задержке относительно опорной ПСП. Noмент начала переходного процесса выдается командой, поступающей на вход сигнала Включение режима слежения"

Знак результата накопления будет

55 зависеть от I(t) . Таким образом, из сравнения результата накопления за время, равное длительности информационного символа, с порогом, равным

139 управляющего блока 16. Принимаемый

ФМПС сигнал поступает на вход смесителя 1, сигнал промежуточной частоты с выхода которого усиливается в широкополосном УПЧ 2 и проходит без изменений через дополнительный перемножитель 4, так как на опорный вход до" полнительного перемножителя 4 подано постоянное напряжение логического нуля. Далее сигнал попадает на первый перемножитель 3, и первый и второй перемножители 32 и 33, выходы которых через блок 5 весового суммирования попадают на узкополосный УПЧ 6. Выход узкополосного УПЧ 6 подключен.к входу дискриминатора 7, выходом которого является выход третьего перемножителя 29, подключенный через коммутатор

8 к входу первого ФНЧ 9. Таким образом реализуется фазовый детектор по схеме Костаса, необходимый для работы в условиях наличия в сигнале дополнительной фазовой манипуляции (ФХ).

Сигнал рассогласования с выхода первого ФНЧ 9 воздействует на управляемый опорный генератор 10 с целью устранения возникшего рассогласования через смеситель 1. При устойчивом слежении за фазой происходит выделение и запоминание информации заложенной в дополнительной ФМ несущей о на 0-180 . Для этого введены анализатор 24, блок 23 выделения, мультип" лексор 22, блок 21 хранения и делитель 20 частоты.

Делитель 20 частоты формирует последовательность тактовых импульсов, совпадающих по времени с границами информационных символов в принимаемом сигнале. Это возможно благодаря тому, что практически во всех известных случаях длительность символа цифровой информации кратна длительности элементарного символа ПСП, а начало ПСП совпадает с началом строки или кадра информации, а следовательно, и с границей символа. Синхронность последовательности импульсов на выходе делителя 20 частоты с гра" ницами информационных символов обеспечивается тем, что импульсы появляются в момент его обнуления, а момент обнуления привязан,к началу ПСП сигналом начальной установки формирователя 18, поступающим извне на вход установки начального состояния. Коэффициент пересчета делителя 20 частоты равен отношению длительности сим4411

4 вола информации к длительности элементарного символа ПСП.

Установление устойчивого слежения фиксируется анализатором 24 (фиг.3)

5 алгоритм работы которого можно записать так: è

f Ico8 (aq(t>+ Ti I(t)-sin inta(t)+

1О,-„.y(t)) dg ii или т„

f (соя (ау(t)) в п (ьу(t)))dt U„, о где Т вЂ” длительность информационного символа;

U — пороговое значение накоплепор ния;

I(t) — значение информационного символа (О или 1); го д () =,„()-1.()- (); („(t) — фаза несущей входного сигнала; л

Cp(t) — оценка рассогласования по фазе между входным сигналом

25 и сигналом с выхода управляемого опорного генератора.10;

Ч вЂ” фаза опорного генератора 3 1.

Если накопление в левой части выражения оказывается больше, то на

ЗО выходе анализатора 24 происходит изменение логического уровня напряжения с низкого на высокий. Этот сигнал является сигналом разрешения записи в блок 21 хранения и подается на его

35 управляющий вход. Блок 23 выделения предназначен для формирования последовательности логических нулей и единиц, соответствующих бинарной цифровой информации, передающейся в фазо40 вой манипуляции несущей сигнала. На информационный вход блока 1выделения

23 подается сигнал с выхода второго

ФПЧ 28.

Алгоритм работы блока выделения

45 23 описывается выражением т„

J cos(ttq(t)+ti I(t))dt (О, о где T„ — длительность информационного символа;

50 Ьд (t) — ошибка оценки рассогласования по фазе между принимаемым сигналом и сигналом управляемого генератора.

1394411 нулю, можно последовательно получить значения всех информапнонных симво-, лов, передающихся в информационном кадре, в виде последовательности логических уровней, синхронной с тактовой последовательностью, полученной на выходе делителя 20 частоты.

Блок 21 хранения может быть выполнен, как показано на фиг.2. Он служит 10 для запоминания последовательности символов, поступающих с блока 23 выделения, кадровой синхронизации и носледующей циклической синхронной выдачи информации на опорный вход до- 15 воолнительного перемножителя 4.

Цифровой сигнал на выходе блока 21 хранения, тактируемый импульсами, поступающими с делителя 20 частоты, точно воспроизводит информацию нере- 20 дающуюся в ФМПС сигнале, и совпадает с ней по времени. Дополнительный перемножитель 4, на опорный вход которого поступает этот сигнал, начинает работать как демодулятор, что при- 25 водит к полному восстановлению несущей входного сигнала после демодуля. ции ПСП в первых и втором перемножителях 3, 38 и 33. Зто позволяет использовать для фазового детектирования линейный фазовый детектор, роль которого может выполнить одно плечо фазового детектора, состоящее из первого перемножителя 25, фаэовращателя

30, опорного генератора 31 и первого

ФНЧ 27. Высокий уровень, поступающий

3S со второго выхода блока 21 хранения на управляющий вход коммутатора 8, обеспечивает подключение выходы первого ФНЧ 27 через коммутатор 8 íà 40 вход первого ФНЧ 9.

При необходимости обновить информацию в регистре 36 извне подается кратковременный импульс на вход инвертора 44.

Формула иэобре тения

1. Следящий фильтр фазоманипулированного псевдослучайного сигнала, содержащий последовательно соединенные первый перемножитель, блок весо" вого суммирования, узкополосный усилитель промежуточной частоты, дискриминатор фазы, последовательно соединенные первый фильтр нижних частот, 5 управляемый опорный генератор, смеситель и широкополосный усилитель про- межуточной частоты, последовательно соединенные дискриминатор задержки, второй перемножитель, второй фильтр нижних частот, сумматор, управляемый тактовый генератор, формирователь опорной псевдослучайной последовательности и блок регулируемой задержки, выходы которого подсоединены к соответствующим опорным входам дискриминатора задержки, а также масштабирующий усилитель, вход н выход которого подключены соответственно к выходу первого. фильтра нижних частот и второму входу сумматора, и управляющий блок, первый, второй и третий выходы которого подсоединены соответственно к первому и второму управляющим входам блока весового суммирования и управляющему входу блока регулируемой задержки, дополнительный выход AopMHpoBRTeJlR опорной псевдослучайной последовательности подсоединен к первому входу первого перемножителя, второй вход которого подключен к информационному входу дискриминатора задержки, вторые выходы которого подсоединены к соответствующим информационным ходам блока весового суммирования, причем вход смесителя является входом следящего фильтра, а дискриминатор фазы содержит первый и второй перемножители, выходы которых подсоединены соответственно через первый и второй фильтры нижних частот к входам третьего перемножителя, первый вход первого перемножителя через фаэовращатель объединен с первым входом второго перемножителя и подключен к выходу опорного генератора, объединенные вторые входы первого и второго перемножителей и выходы первого фильтра нижних частот, третьего перемножителя и второго фильтра ниж-. них частот являются соответственно входом и первым, вторым и третьим выходами дискриминатора фазы, дискриминатор задержки содержит последовательно соединенные первый перемножитель, блок вычитания и узкополосный фильтр, а также второй перемножитель, выход которого подключен к второму входу блока вычитания, первые и объединенные вторые входы первого и вто" рого перемножителей являются соответственно опорными и информационным входами дискриминатора задержки, вы" ход узкополосного фильтра и выходы первого и второго перемножителей являются соответственно первым и вторы1394411 ми выходами дискриминатора задержки, отличающийся тем, что, с целью повышения помехоустойчивости, введены последовательно соединенные блок вьделения информационных символов, мультиплексор, блок хранения информации и дополнительный перемножитель, вход и выход которого подключены соответственно к выходу широкополосного усилителя промежуточной частоты и входу первого перемножителя, последовательно соединенные делитель частоты и анализатор захвата, выход которого подсоединен к управляющему входу блока хранения информации, а также коммутатор, первый и второй информационные входы которого подключе" ны соответственно к первому и второму выходам дискриминатора фазы, при этом О, первый и трртий выходы дискриминатора, фазы подсоединены соответственно к первому информационному входу анализатора захвата и объединенным второму информационному входу анализатора захвата и входу блока выделения информационных символов, тактовый вход которого объединен с тактовым входом блока хранения информации и подключен к выходу делителя частоты, установочный и счетный входы которого подключены соответственно к установочному входу формирователя опорной псевдослучайной последовательности и выходу управляемого тактового генератора, первый и второй выходы блока хранения 35 информации подсоединены соответственно к информационному входу мультиплексора и объединенным управляющим входам мультиплексора и коммутатора, выход которого подключен к входу первого фильтра нижних частот, выход узкополосного усилителя промежуточной частоты подсоединен к второму входу второго перемножителя, а дополнитель45 ный выход управляющего блока подсоединен ко второму управляющему входу блока регулируемой задержки, причем установочный вход делителя частоты и вход сигнала смены информации блока хранения информации являются соответственно входом установки начального состояния и входом сигнала смены информации следящего фильтра.

2. Фильтр по п. 1, о т л и ч а ю— шийся тем, что блок хранения информации содержит последовательпо соединенные регистр сдвига и ключ, последовательно соединенные инвертор, элемент совпадения и элемент памяти, выход которого подсоединен к управляющему входу ключа, а также дешифратор, входы которого подключены к выходам соответствующих разрядов регистра сдвига, установочные входы которого подключены к выходу элемента совпадения, а выход дешифратора подсоединен к информационному входу элемента памяти, причем информационный и тактовый входы регистра сдвига, второй вход элемента совпадения, вход инвертора, выходы ключа и элемента памяти являются соответственно информационным, тактовым и управляющим входами, входом сигнала смены информации и первым и вторым выходами блока хранения информации.

3. Фильтр по п.1, о т л и ч а ю— шийся тем, что анализатор захвата содержит последовательно соедин энные первый перемножитель, блок вычитания, интегратор и пороговый блок, а также второй перемножитель, выход которого подсоединен к второму входу блока вычитания, причем объединенные

1 входы первого перемножителя, объединены входы второго перемножителя, вход "Сброс". интегратора и выход порогового блока являются соответственно первым и вторым информационным и тактовым входами и выходом анализатора захвата. 4, Фильтр по п.1, о т л и ч а ю— шийся тем, что блок выделения

HHAopMGHHoHHbIx e H Boc» ледовательно соединенные интегратор, и пороговый блок, причем информационный вход, вход "Сброс" интегратора и выход порогового блока являются соответственно информационным и тактовым входами и выходом блока вьделения информационных символов.

1394411

Составитель В.Орлов

Редактор С.Патрушева Техред Л.Сердюкова

Корректор В.Бутяга

Заказ 2237/55 Тираж 928 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Иосква, Ж-35, Раушская наб., д. 4/5

Производственно-полиграфическое предприятие, г. Ужгород, ул. Проектная, 4