Формирователь сигналов со сдвигом фазы

Иллюстрации

Показать все

Реферат

 

Изобретение относится к радиоте.хнике. Цедь изобретения -. увеличение диапазона сдвигов фазы. Фор.мирователь содержит генератор импульсов 1, счетчик 2, коммутатор 3, счетный триггер 4, блок сравнения 5, блок 10 задания параметров фазового сдвига, накопитель 11. Для достижения цели в формирователь введены формирователи 6, 8 коротких имнульсов, элемент И 7, АЦП 9, накопители 12, 14, дешифратор 3, блок сравнения 15, три формирователя 16, 19, 20 управляющих сигналов, ключ 17, коммутатор 18, счетчики 21, 22, 23. Каждой кодовой комбинации на выходе АЦП 9 соответствует определенный фазовый сдвиг, который должен получить цифровой сигнал. Максимальный фазовый сдвиг, который м.б. получен, составляет величину около двух тактовых интервалов в обе стороны. 6 ил.

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК

„„SU„,, 1396239 А1 (50 4 Н 03 С 300

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

Н АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ (21) 4097545//24-09 (22) 24.07.86 (46) 15.05.88. Бюл. ¹ 18 (71) Всесоюзный заочный электротехнический институт связи (72) В. А. Абрамов и Г. В. Шемякин (53) 621.376.52 (088.8) (56) Авторское свидетельство СССР № 905979, кл. Н 03 1 7/00, 1980. (54) ФОРМИРОВАТЕЛЪ СИГНАЛОВ СО

СДВИГОМ ФАЗЫ (57) Изобретение относится к радиотехнике. Цель изобретения — увеличение диапазона сдвигов фазы. Формирователь содержит генератор импульсов 1, счетчик 2, коммутатор 3, счетный триггер 4, блок сравнения 5, блок 10 задания параметров фазового сдвига, накопитель 11. Для достижения цели в формирователь введены формирователи 6, 8 коротких импульсов, элемент И 7, АЦП 9, накопители 12, 14, дешифратор 13, блок сравнения 15, три формирователя 16, 19, 20 управляющих сигналов, ключ 17, коммутатор 18, счетчики 21, 22, 23. Каждой кодовой комбинации на выходе АЦП 9 соответствует определенный фазовый сдвиг, который должен получить цифровой сигнал.

Максимальный фазовый сдвиг, который м.б. получен, составляет величину около двух тактовых интервалов в обе стороны. 6 ил.

1396239

10

Изобретение относится к радиотехнике и может быть использовано в качестве формирователя сигналов со сдвигом фазы, в частности, в устройствах формирования испытательных сигналов.

Цель изобретения — увеличение диапазона сдвигов фазы.

На фиг. 1 представлена структурная электрическая схема предлагаемого формирователя сигналов со сдвигом фазы; на

1 фиг. 2 — временные диаграммы его работы; на фиг. 3 — схема первого формирователя

1 управляющих сигналов; на фиг. 4 — схема второго формирователя управляющих сигналов; на фиг. 5 — схема третьего формирователя управляющих сигналов; на фиг. 6— схема блока задания параметров фазового сдвига.

Формирователь сигналов со сдвигом фазы содержит (фиг. 1) генератор 1 импульсов, первый счетчик 2, первый коммутатор

3, счетный триггер 4, первый блок 5 сравнения, первый формирователь 6 коротких импульсов, элемент И 7, второй формирователь 8 коротких импульсов, аналого-цифровой преобразователь (АЦП) 9, блок 10 задания параметров фазового сдвига, первый 11 и второй 12 накопители, дешифратор 13, третий накопитель 14, второй блок

15 сравнения, первый формирователь 16 управляющих сигналов, ключ 17, второй коммутатор 18, второй формирователь 19 управляющих сигналов, третий формирователь

20 управляющих сигналов, второй — четвертый счетчики 21 — 23 и RS-триггер 24.

Первый формирователь 16 управляющих сигналов (фиг. 3) образуют первый— пятый элементы И 25 — 29, первый — четвертый RS-триггеры 30 — 33, элемент 34 задержки, элемент ИЛИ 35, первый — четвертый формирователи 36 — 39 коротких импульсов.

Второй формирователь 19 управляющих сигналов (фиг. 4) включает счетный триггер 40, первый — шестой элементы И 41 — 46, первый — четвертый формирователи 47 — 50 коротких импульсов, первый — третий RSтриггеры 51 — 53 и элемент ИЛИ 54.

Третий формирователь 20 управляющих сигналов содержит (фиг. 5) RS-триггер 55 и элемент И 56.

Блок 10 задания параметров фазового сдвига выполнен в виде (фиг. 6) источника

57 постоянных напряжений, генератора

58 импульсов, генератора 59 синусоидального сигнала, генератора 60 шума и переключателя 61.

Формирователь сигналов со сдвигом фазы работает следующим образом.

На вход формирователя сигналов со сдвигом фазы поступает цифровой сигнал, длительность импульсов в котором в общем случае непрерывно меняется (фиг. 2а) .

Этот сигнал подается на вход второго формирователя 8. В нем импульсы сильно укорачиваются по переднему фронту и приобретают постоянную длительность (фиг. 2б) .

Эти короткие импульсы поступают на вход

АЦП 9. На управляющий вход АЦП 9 подается сигнал от блока 10 задания параметров фазового сдвига. Этим сигналом могут быть флуктуационный шум (фиг. 2в), гармоническое колебание, импульсное напряжение либо постоянное напряжение определенной величины.

Кодовая комбинация на выходе АЦП 9 соответствует величине напряжения на управляющем входе АЦП 9 в момент, когда на его входе появляется короткий импульс, сформированный по переднему фронту цифрового сигнала. Так, при восьмиразрядном коде (9-й разряд — знаковый) с появлением на управляющем входе АЦП 9 нулевого напряжения на выходе АЦП 9 п рисутст вует ком би наци я 100000000. Если на управляющем входе АЦП 9 имеется, например, напряжение +60 мВ, то в момент прихода короткого импульса на первый вход АЦП на его выходе появляется комбинация 100001111. Таким образом, может быть получено 256 кодовых комбинаций для положительных значений напряжений на управляющем входе АЦП 9 и 256 кодовых комбинаций для отрицательных значений напряжений через каждые 4 мВ. Каждой кодовой комбинации на выходе АЦП 9 соответствует определенный фазовый сдвиг, который должен получить цифровой сигнал.

Максимальный фазовый сдвиг, который может быть получен, составляет величину около двух тактовых интервалов в обе стороны.

Кодовые комбинации 100000000 и 000000000, соответствующие нулевому напряжению на управляющем входе АЦП 9, формируют задержку фазы цифрового сигнала на два тактовых интервала. Кодовая комбинация

111111111 на выходе АЦП 9 формирует задержку фазы цифрового сигнала на величину, близкую к нулевой, а кодовая комбинация 011111111 формирует задержку фазы на величину, близкую к четырем тактовым интервалам.

Сигнал с выхода АЦП 9 подается на вход дешифратора 13. При поступлении на вход дешифратора 13 кодовой комбинации

100000000 или 000000000 на выходе дешифратора появляется кодовая комбинация

0100000001 (257), соответствующая нулевому фазовому сдвигу при формировании фазовых флуктуаций или задержке фазы в

2 тактовых интервала при формировании постоянных фазовых сдвигов.

При поступлении на вход дешифратора

13 кодовой комбинации 111111111 на его выходе появляется кодовая комбинация

1396239

0000000001 (1), соответствующая м аксимальному фазовому сдвигу в сторону опережения при формировании фазовых флуктуаций. При поступлении на вход дешифратора 13 кодовой комбинации 0111111111 на его выходе появляется кодовая комбинация 1000000001 (513), соответствующая сдвигу в сторону запаздывания. В промежутке между нулевым отклонением фазы и максимальным могут иметь место 256 значений фазовых сдвигов в сторону опережения и 256 в сторону запаздывания.

Кодовые комбинации с выхода дешифратора 13 прикладываются к входу накопителя 14, а с приходом сигнала с первого выхода формирователя 19 на управляющий вход накопителя 14 эти кодовые комбинации появляются на его выходе.

Сигнал с выхода накопителя 14 подается на первый вход блока 15 сравнения, 2р на второй вход которого поступает сигнал с выхода счетчика 22 или 23 через коммутатор 18. На сигнальный вход счетчика 22 или 23 начинают поступать импульсы (фиг. 2г) от генератора 1 импульсов через формирователь 19 только с момента прихода на его первый вход сигнала с выхода формирователя 8 (фиг. 2б). С поступлением импульсов от генератора 1 импульсов на вход, например, счетчика 22 на его выходе начинают появляться кодовые ком- 3р бинации, пропорциональные количеству пришедших импульсов. Эти кодовые комбинации через коммутатор 18 прикладываются к второму входу блока 15 сравнения, и при совпадении с кодовой комбинацией на его первом входе на его выходе появляется 35 короткий импульс (фиг. 2д). Этот импульс имеет задержку относительно импульса на выходе формирователя 8 на величину, определяемую значением напряжения с выхода блока 10, и меняется с изменением этого 40 напряжения.

При формировании длительных задержек импульсов, а также больших величин фазовых флуктуаций возникает ситуация, когда в период формирования фазового сдвига одного импульса приходит очеред- 45 ной импульс, который тоже должен быть задержан. Такую работу одновременно с двумя входными импульсами обеспечивают накопитель 14, коммутатор 18, формирователь 19 и счетчики 22 и 23.

С приходом второго информационного импульса на вход формирователя 8 в то время, как формируется фазовый сдвиг первого импульса, работа происходит следующим образом. Коротким импульсом с выхода формирователя 8 запускается АЦП 9, который выдает на своем выходе кодовую комбинацию, соответствующую напряжению сигнала на его втором входе в момент прихода второго информационного импульса. Кодовая комбинация на выходе АЦП 9 после ее преобразования в дешифраторе 13 прикладывается к входу накопителя 14.

Однако на выходе накопителя 14 по-прежнему остается кодовая комбинация, соответствующая первому информационному импульсу, так как на управляющий вход накопителя 14 сигнал не поступал.

Короткий импульс, соответствующий переднему фронту второго информационного импульса, с выхода второго формирователя 8 (фиг. 2б) подается также на первый вход формирователя 19. Под действием этого импульса в формирователе 19 срабатывает схема, через которую начинают поступать высокочастотные импульсы от генератора 1 на сигнальный вход счетчика 23.

Таким образом, какой-то период времени работающими оказываются оба счетчика

22 и 23. Коммутатор 18 в это время включен так, что к второму входу блока 15 сравнения оказывается подключенным выход счетчика 22. В момент совпадения кодовых комбинаций на первом и втором входах блок

15 сравнения на его выходе появляется;ороткий импульс (фиг. 2д), который прикладывается к третьему входу формирователя

19. Под действием этого импульса формирователь 19 выдает управляющие сигналы на сброс счетчика 22, подключение второго входа коммутатора 18 к выходу счетчика 23 и перезапись информации с входа накопителя 14 на его выход. Таким образом, происходит переключение на формирование фазового сдвига второго информационного импульса, который появляется на выходе блока 15 сравнения в момент совпадения кодовых комбинаций с выходов накопителя

14 и счетчика 23.

Импульс с выхода блока 15 сравнения подается также íà S-вход RS-триггера 24.

Триггер 24 срабатывает и начинает формировать выходной импульс (фиг. 2л). Спад этого информационного импульса, длительность которого должна соответствовать входному им пульсу, формируется следующим образом.

Информационный импульс (фиг. 2а) поступает на вход элемента И 7, на другой вход которого пс-,аются высокочастотные импульсы от генератора 1 импульсов (фиг.

2г) . Количество этих высокочастотны.х импульсов, которые проходят через элемент

И 7 (фиг. 2е) на вход счетчика 2, определяется длительностью входного им пульса.

Под действием этих импульсов на выходе счетчика 2 появляются кодовые комбинации, пропорциональные числу поступивших импульсов. Кодовые комбинации прикладываются к кодовым входам накопителей 11 и 12. Под действием управляющего сигнала, подаваемого на накопитель 11 или 12, кодовая комбинация оказывается на пер1396239 вом или втором входе коммутатора 3 и далее с его выхода прикладывается к второму входу блока 5 сравнения. На первый вход блока 5 сравнения поступают кодовые комбинации со счетчика 21 через открытый ключ 17. На сигнальный вход счетчика 21 начинают поступать высокочастотные импульсы от генератора 1 импульсов через формирователь 20 только с момента прихода короткого импульса (фиг. 2д) с выхода бло-

1 ка 15 сравнения на третий вход -.- формирователя 20. !

Через промежуток времени, равный длительности входного информационного им-! пульса, кодовые комбинации на первом и втором входах блока 5 сравнения совпа- 15 дают и на его выходе появляется короткий импульс (фиг. 2ж). Этот импульс прикладывается к первым входам формирователей

16 и 20; под его действием сбрасывается в

1 исходное состояние счетчик 21 и срабаты- 2-0 вает RS-триггер 24, формируя на своем вы-. ходе сдвинутый по фазе информационный импульс (фиг. 2л).

При больших величинах фазовых сдвигов в период формирования спада первого входного им пульса может прийти второй 2 импульс, длительность которого также должна быть запомнена и восстановлена. Одновременную работу с двумя входными импульсами обеспечивают формирователь 6, счетный триггер 4, накопитель 11 и 12, коммутатор 3, формирователь 16 и ключ 17.

Информационные импульсы с входа (фиг. 2а) поступают, кроме второго входа элемента И 7, также на вход формирователя 6, осуществляющего укорачивание этих импульсов по спаду (фиг. 2з). Эти укороченные импульсы далее подаются на вход счетного триггера 4 и на второй вход формирователя 16. Передним фронтом этих информационных импульсов осуществляется сброс счетчика 2 в нулевое состояние (фиг. 2б).

С приходом первого информационного импульса появляются кодовые комбинации на входах первого 11 и второго 12 накопителей. Под действием короткого импульса с выхода формирователя 6 счетный триггер 4 опрокидывается и на его одном выходе появляется сигнал «О», а на втором— сигнал «1» (фиг. 2и, к), которые вместе с сигналом на входе триггера 4 (фиг. 2з) прикладываются к второму, третьему и четвертому входам формирователя 16. Эти сигналы формируют в нем управляющие импульсы, которые поступают на управляющие входы накопителя 11, коммутатора 3 и ключа 17. Под действием управляющего импульса кодовая комбинация на входе накопителя 11 записывается в него и оказывается на его выходных шинах. Управ35

55 ляющий импульс, поступивший на коммутатор 3, заставляет его сработать и соединить выход с первым сигнальным входом. Под действием управляющего импульса, поступившего на ключ 17, происходит соединение его входа и выхода.

В результате всех этих операций кодовая комбинация, соответствующая длительности первого информационного импульса, оказывается приложенной к второму входу блока 5 сравнения. Отсчет этой длительности входного импульса начинается с приходом короткого импульса (фиг. 2д) с выхода блока 15 сравнения на третий вход формирователя 20. В момент совпадения кодовых комбинаций на первом и втором входах блока 5 сравнения на его выходе появляется короткий импульс (фиг. 2ж), который, прикладываясь к К-входу RS-триггера 24, формирует спад выходного импульса (фиг. 2л).

Если в момент формирования первого сдвинутого информационного импульса приходит второй информационный импульс, то он своим передним фронтом (фиг. 2б) через формирователь 8 сбрасывает счетчик

2 в нулевое состояние, а прикладываясь к второму входу элемента И 7, заставляет его сработать и пропустить на вход счетчика 2 (фиг. 2е) высокочастотные импульсы от генератора 1 импульсов. На выходе счетчика

2, а также на входах накопителей 11 и 12 появляется кодовая комбинация, пропорциональная длительности второго информационного импульса. С окончанием этого второго информационного импульса на выходе формирователя 6 возникает короткий импульс фиг. 2з), поступающий на вход счетного триггера 4 и второй вход формирователя 16.

На его втором выходе появляется импульс, который поступает на управляющий вход накопителя 12. Под действием этого импульса накопитель 12 срабатывает и на его выходе цоявляется кодовая комбинация, соответствующая длительности второго информационного импульса. Однако выход коммутатора 3 по-прежнему подключен к выходу накопителя 11 через свой первый вход.

В момент окончания формирования спада первого сдвинутого информационного импульса на выходе блока 5 сравнения появляется короткий импульс (фиг. 2ж), поступающий на первый вход формирователя 16. Под давлением этого импульса формирователь 16 выдает сигнал на управляющий вход коммутатора 13, который подключает свой выход к своему первому входу.

Таким образом, на втором входе блока 5 сравнения появляется кодовая комбинация, соответствующая длительности второго информационного импульса. С приходом короткого импульса, соответствующего перед1396239

15 нему фронту сдвинутого информационного импульса (фиг. 2д), на третий вход формирователя 20 с его выхода на сигнальный вход счетчика 21 начинают поступать высокочастотные импульсы от генератора 1 импульсов. Начинается формирование спада второго информационного импульса. При этом рассмотрен случай, когда время задержки информационного импульса больше его длительности, т.е. сигнал на третьем входе формирователя 20 появляется позже, чем сигналы на втором, третьем и четвертом входах формирователя 16. Тогда кодовые комбинации с выхода счетчика 21 поступают через ключ 17 на вход блока 5 сравнения, в то время как на первом входе формирователя 16 уже присутствует кодовая комбинация, соответствующая длительности входного информационного импульса.

Возможен случай, когда время задержки информационного импульса меньше его длительности, т.е. сигнал на третьем входе формирователя 20 появляется раньше, чем сигналы на втором, третьем и четвертом входах формирователя 16. В этом случае ключ 17 закрыт и кодовые комбинации со счетчика 21, который начал отсчитывать импульсы от генератора 1 импульсов, не попадают на первый вход блока 5 сравнения. Это необходимо для того, чтобы не произошло совпадения кодовой ком бина ции на втором входе блока 5 сравнения, оставшейся от предыдущего информационного импульса, с кодовой комбинацией, формируемой в счетчике 21.

По окончании входного информационного импульса (фиг. 2а) на выходе формирователя б появляется короткий им пульс (фиг. 2з), который, прикладываясь ко входу счетного триггера 4 и формирователя 16, создает управляющие сигналы для накопителя 11, коммутатора 3 и ключа 17. Таким образом, на втором кодовом входе блока

5 сравнения появляется кодовая комбинация, соответствующая длительности входного информационного импульса, а на первый вход начинают подаваться кодовые комбинации со счетчика 21, так как ключ

17 теперь открыт.

Следовательно, происходит восстановление длительности сдвинутого по фазе информационного импульса в RS-триггере 24 для случаев, кбгда время задержки больше или меньше длительности импульса, а также для случая прихода второго информационного импульса во время формирования первого сдвинутого импульса.

Формирователь 16 работает следующим образом (фиг. 3). С появлением на выходе формирователя 6 (фиг. 1) короткого импульса (спад входного информационного импульса) ко второму, третьему и четвертому вхо20

55 дам формирователя 16 прикладываются сигналы: на втором входе — короткий единичный импульс, на третьем — нулевой, на четвертом — единичный.

Короткий импульс, появившийся на втором входе формирователя 16, проходит через элемент ИЛИ 35 и опрокидывает RSтриггер 33. На его выходе появляется сигнал «1», который прикладывается к четвертому выходу формирователя 16 и далее к управляющему входу ключа 17 (фиг. 1), открывая его. Импульс на четвертом входе формирователя 1б проходит через формирователь 37, где укорачивается по переднему фронту, и, попадая на S-вход RS-триггера

30, опрокидывает его (фиг. 3). Этот же импульс с выхода формирователя 37 поступает на первый выход формирователя 16 и далее на управляющий вход накопителя 11 (фиг. 1), заставляя его сработать.

На прямом выходе RS-триггера 30 появляется «1», которая прикладывается к первым входам элементов И 27 и 29, а на инверсном выходе — «О», который приложен к второму входу элемента И 4. На второй вход элемента И 27 поступает «1» с инверсного выхода RS-триггера 32. Таким образом, на выходе элемента И 27 также появляется единичный импульс, который проходит через формирователь 36, укорачиваясь по переднему фронту, и прикладывается к

S-входу RS-триггера 31. Он опрокидывается, и на его прямом выходе появляется единичный импульс, поступающий на первый вход элемента И 25. а также на третий выход формирователя 16 и далее на управляющий вход коммутатора 3 (фиг. 1).

По окончании формирования спада сдвинутого по фазе информационного импульса на выходе блока 5 сравнения (фиг. 1) появляется короткий импульс, который подается на первый вход формирователя 16.

Этот импульс в формирователе 16 (фиг. 3), поступает на R-вход RS-триггера 23 и опрокидывает его. На четвертом выходе формирователя 16 появляется «О», которым закрывается ключ 17 (фиг. 1). Этот же импульс с первого входа формирователя 16 поступает на второй вход элемента И (фиг. 3)

1 проходит через не. о и прикладывается к

R-входу RS-триггера 30, сбрасывая его в исходное положение.

С приходом очередного информационного импульса включаются в работу формирователь 30, третий RS-триггер 32, элемент

И 28. формирователь 38, элемент И 26, а также RS-триггер 31, элемент ИЛИ 35 и

RS-триггер 33.

Возможен случай, когда во время фор. мирования спада первого информационного импульса приходит второй информационный импульс. Предположим, под действием

1396239

«6 (от первого импульса) сработал RS-триггер 30 (фиг. 3), а также RS-триггер 31, под действием импульса на втором входе ормирователя 16 сработал RS-триггер 33. алее в процессе работы на второй вход формирователя !6 приходит сигнал (вто11ой импульс). Этим сигналом опрокидывается RS-триггер 32. Кроме того, этот сигнал выхода формирователя 39 подается на второй вход формирователя 16 и далее на у1правляющий вход накопителя 12 (фиг. 1).

После срабатывания RS-триггера 32 диничный импульс с его прямого выхода рикладывается к первому входу элемента

28 (фиг. 3). Однако через него этот им- 15

r ульс не проходит, так как на его втором вхое в это время присутствует нулевой потенцил с инверсного выхода RS-триггера 30. Крое того, единичный импульс с прямого выода RS-триггера 32 поступает на второй 0 ход элемента И 29 и проходит через него а вход элемента 34 задержки, так как на

r ервом входе элемента И 29 также была

<1» с прямого выхода RS-триггера 30. Еди«1ичный потенциал с входа элемента 34 задержки проходит через него и элемент 25

ИЛИ 35 и прикладывается к S-входу RSs ðèrråðà 33, который был опрокинут раньггге сигналом от первого информационного йм пульса.

С окончанием формирования спада перoro информационного импульса на первом ормирователе 16 появляется сигнал, котоый проходит через элемент И 25 и, попаая на R-вход RS-триггера 30, возвращает го в исходное положение При этом на его нверсном выходе возникает единичный им пульс, который, прикладываясь к второму входу элемента И 28, открывает его, проходит через формирователь 38, укорачиваясь

rjo переднему фронту, и попадает íà R-вход

ЙЯ-триггера 31. Он срабатывает, и на его

Прямом выходе появляется нулевой потенциал, который подается на третий выход формирователя 16 и далее на управляющий вход коммутатора 3 (фиг. 1).

Кроме того, импульс с первого входа формирователя 16 (фиг. 3) попадает на 45

R-вход RS-триггера 33, однако не опрокидывает его, поскольку в это время на его

Я-входе присутствует единичный потенциал, который на короткое время продолжает удерживать элемент 34 задержки.

По окончании формирования спада второго информационного импульса на первом входе формирователя 16 появляется единичный сигнал, который проходит через элемент И 26 и, прикладываясь к R-входу

RS-триггера 32, возвращает его в исходное 5 состояние. Этим же сигналом сбрасывается в исходное состояние и RS-триггер 33.

Формирователь 19 управляющих сигналов работает следующим образом (фиг. 4).

На вход счетного триггера 40 (первый вход формирователя 19) приходит короткий импульс., соответствующий переднему фронгу входного информационного импульса.

Триггеp 40 срабатывает, и на его прямом выходе появляется единичный импульс, который проходит через формирователь 48, укорачиваясь по переднему фронту. Этот импульс прикладывается к S-axoay RS-триггера 51 и заставляет его сработать. Единичный потенциал с прямого выхода триггера

51 поступает на первый вход элемента И 43 и проходит через него, так как Hà его втором входе в это вре :я присутствует единичный потенциал .. инверсного выхода

RS-триггера 53. Импульс, появившийся на выходе элемента И 43, проходит через формирователь 47, укорачиваясь по переднему фронту, и поступает на первый элемент

И 7И 54. Проходя через него, он оказывается на первом формирователе 19 и далее подается на управляющий вход накопителя

14, заставляя его сработать (фиг, 1). Кроме того, импульс с выхода формирователя

47 поступает на S-вход RS-триггер 52, опрокидывая его. На его прямом выходе появляется единичный потенциал, поступающий на второй выход формирователя 19.

Единичный потенциал с прямого выхода

RS-триггера 51 прикладывается также к. первому входу элемента И 41, на второй вход которого с второго выхода формирователя 19 поступают высокочастотные импульсы. Эти импульсы проходят через элемент И 41 и поступают на пятый выход формирователя 19.

По окончании формирования сдвинутого по фазе переднего фронта информационного импульса на третьем входе формирователя 19 появляется короткий импульс.

Этот импульс прикладывается к первому входу элемента И 42 и проходит на его выход, так как на его втором входе в это время присутствует единичный потенциал с прямого выхода RS-триггера 52 (фиг. 4). Импульс с выхода элемента И 42 подается на

R-вход RS-триггера 51, сбрасывая его в исходное положение, и, кроме того, этот импульс поступает на третий выход формирователя 19.

При поступлении следующего информационного импульса на первый вход формирователя 19 он работает так же, как и при поступлении первого импульса, только в работе участвуют формирователь 50, RS-. триггер 53, элемент И 44, формирователь 49, элемент И 45 и 46, а также счетный триггер 40, элемент ИЛИ 54 и RS-триггер 52.

В случае, когда на первый вход формирователя 19 поступает второй информационный импульс в то время, как продолжается формирование фазового сдвига первого информационного импульса, формирователь

19 работает следующим образом.

1396239

Формула изобретения

11

К моменту прихода второго импульса на первый вход формирователя 19 на инверсном выходе RS-триггера 51 присутствует нулевой потенциал, а на прямом выходе

RS-триггера 52 — единичный потенциал.

Передним фронтом второго информационного импульса с первого входа формирователя 19 счетный триггер 40 перебрасывается в состояние, при котором на его инверсном выходе появляется единичный потенциал. Этот сигнал проходит через формирователь 50, укорачиваясь, и прикладывается к S-входу RS-триггера 53. Он срабатывает, и на его прямом выходе появляется сигнал «1», который поступает на первый вход элемента И 44, но не проходит через него, так как к его второму входу в это время приложен нулевой потенциал с инверсного выхода RS-триггера 51. Единичный потенциал с прямого выхода RS-триггера 51 поступает также на первый вход элемента И 46, на второй вход которого подаются высокочастотные импульсы с второго входа формирователя 19. Эти импульсы проходят через элемент И 46 и подаются на шестой выход формирователя 19.

С окончанием формирования переднего фронта первого сдвинутого им пульса на третьем входе формирователя 19 появляется короткий импульс, который проходит через элемент И 42 и, попадая íà R-вход

RS-триггера 51, перебрасывает его в исходное положение. При этом на его инверсном выходе появляется единичный потенциал, который поступает на второй вход элемента

И 44 и открывает его. Сигнал с выхода элемента И 44 проходит через формирователь

49 и попадает на второй вход элемента

ИЛИ 54. Далее этот сигнал проходит на первый выход формирователя 19. Кроме того, сигнал с выхода формирователя 42 воздействует на R-вход RS-триггера 52, опрокидывая его. На его прямом выходе возникает нулевой потенциал, который поступает на второй выход формирователя 19.

По окончании формирования фронта второго сдвинутого информационного импульса на третьем входе формирователя 19 появляется короткий импульс, который проходит через элемент И 45 и сбрасывает

RS-триггер 53 в исходное состояние. Кроме того, он попадает на четвертый формирователь 19.

Формирователь 20 управляющих сигналов работает следующим образом (фиг. 5).

С приходом на третий вход формирователя

20 короткого им пульса, соответствующего переднему фронту формируемого сдвинутого информационного импульса, срабатывает

RS-триггер 55. На его прямом выходе появляется единичный потенциал, который прикладывается к первому входу элемента И

56, на второй вход которого (второй вход

40 формирователя 20) подаются высокочастотные импульсы от генератора 1 импульсов.

Эти импульсы проходят через элемент И 56 и поступают на выход формирователя 20 и далее на сигнальный вход счетчика 21 (фиг. 1) .

При завершении формирования спада сдвинутого информационного импульса на первый вход формирователя 20 приходит короткий импульс с выхода блока 5 сравнения (фиг. 1). Этим импульсом RS-триггер 55 сбрасывается в исходное состояние, а через элемент И 56 прекращается прохождение высокочастотных импульсов.

Блок 10 задания параметров фазового сдвига может быть выполнен согласно схеме по фиг. 6.

Для осуществления постоянных фазовых сдвигов разной величины служит источник 57 постоянных напряжений. Определенной величине постоянного напряжения с его выхода соответствует определенный фазовый сдвиг сигнала на выходе предлагаемого формирователя сигналов со сдвигом фазы.

Генератор 58 им пульсов п редназначен для осуществления скачков фазы цифрового сигнала.

Генератор 59 синусоидального сигнала реализует фазовые флуктуации цифрового сигнала по гармоническому закону с разными частотами.

Генератор 60 шума осуществляет реализацию фазовых флуктуаций цифрового сигнала по случайному закону с разными значени ям и ширины энергетического спектра.

Формирователь сигналов со сдвигом фазы, содержащий генератор импульсов, первый счетчик, первый коммутатор, первый блок сравнения, счетный триггер, блок задания параметров фазового сдвига и первый накопитель, отличающийся тем, что, с целью увеличения диапазона сдвигов фазы, в него введены первый формирователь коротких импульсов, выход которого соединен с входом счетного триггера, элемент И, выход которого соед -:нен с входом первого счетчика, второй накопитель, вход которого соединен с выходом первого счетчика и входом первого накопителя, а выход — с первым сигнальным входом первого коммутатора, последовательно соединенные второй формирователь коротких импульсов, аналого- цифровой преобразователь, уll равляющий вход которого соединен с выходом блока задания параметров фазового сдвига, дешифратор, третий накопитель и второй блок сравнения, второй коммутатор, выход которого соединен с вторым входом второго блока сравнения, третий счетчик, выход

1396239

13

14 которого соединен с первым сигнальным входом второго коммутатора, четвертый счетчик, выход которого соединен с вторым сигнальным входом второго коммутатора, RS-триггер, S-вход которого соединен с выходом второго блока сравнения, последовательно соединенные второй счетчик и ключ, выход которого соединен с первым входом первого блока сравнения, первый формирователь управляющих сигналов, первый, ;второй, третий и четвертый входы которого ! соединены соответственно с выходом первого блока сравнения, с выходом первого формирователя коротких им пульсов, с инверсным выходом счетного триггера и с прямым выходом счетного триггера, а первый, 15 второй, третий и четвертый выходы — соответственно с управляющим входом первого накопителя, с управляющим входом второго накопителя, с управляющим входом первого коммутатора и с управляющим входом ключа, второй формирователь управляющих сигналов, первый, второй и третий входы которого соединены соответственно

) с выходом второго формирователя корот ких импульсов, с выходом гечератора им пульсов и с выходом второго блока срав нения, а первый, второй, третий, четвертый, пятый и шестой выходы — соответственно с управляющим входом третьего накопителя, с управляющим входом второго ком мутатора, с управляющим входом третьего счетчика., с управляющим входом четвертого счетчика, с сигнальным входом третьего счетчика и с сигнальным входом четвертого счетчика, третий формирователь управляющих сигналов, первый, второй и третий входы которого соединены соответственно с выходом первого блока сравнения, с выходом генератора импульсов и с выходом второго блока сравнения, а выход соединен с сигнальным входом второго счетчика, при этом второй сигнальный вход и выход первого коммутатора соединены соответственно с выходом первого накопителя и с вторым входом первого блока сравнения, выход второго формирователя коротких импульсов соединен с управляющим входом первого счетчика, R-вход RS-триггера соединен с выходом первого блока сравнения и с входом второго счетчика, первый вход элемента И соединен с выходом генератора импульсов, входы первого и второго формирователейей коротких им пульсов и второ,. вход элемента И соединены между собой и точка их соединения является входом формирователя сигналов со сдвигом фазы, а выход RS-триггера — его выходом.

1396239

9 4 5 б

/ 2 У айаг 4

139 б239

Й счеглыину 7!

Составитель Г. Захарченко

Редактор А. Огар Техред И. Верес Корректор И. Муска

Заказ 1978/55 Тираж 928 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж вЂ” 35, Раушская наб., д. 4/5

Производственно-полиграфическое предприятие, г. Ужгород, ул. Проектная, 4