Делитель частоты с переменным коэффициентом деления
Иллюстрации
Показать всеРеферат
Изобретение относится к импульсной технике и может быть использовано в синтезаторах частот. Цель изобретения - расширение функциональных возможностей - достигается за счет обеспечения возможности дискретного изменения коэффициента деления относительно заданного при одновременном повьапении надежности работы устройства в режиме записи управлякяцих кодов . Для этого в делитель дополнительно введены мультиплексор 8, шина 9 манипуляции коэффициентом деления , два RS-триггера 1 и 14, два D-триггера 12 и 16, элемент ИЛИ 13, шина 18 сброса. Устройство также содержит , счетчик I импульсов, входную шину 2, D-триггер 3, RS-триггер 4, элементы И-НЕ 5 и 6, шины 7, 10, 15, элемент ИЛИ-НЕ 17, инвертор 19. На шине 15 делителя формируется под действием фронтов выходного сигнала импульс длительностью, равной периоду входного сигнала. Диапазон дискретного изменения коэффициента деления устройства относительно заданного коэффициента деления определяется из выражения, приведенного в описании изобретения. 1 ип. S с:
СОЮЗ СОВЕТСНИХ
СОЦИАЛИСТИЧЕСНИХ
РЕСПУБЛИН (511 4 H 03 К 23/66
ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССР
ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ (21) 4123040/24-21 (22) 23.09.86 (46) 15,05.88. Бюл. 9 18 (72) Н.А.Чечеткина (53) 621.374 (088.8) (56) Авторское свидетельство СССР
N 1092730, кл. Н 03 К 23/00, 1983.
Авторское свидетельство СССР
N - !206695, кл. Н 03 К 23/66.
Патент С!ЧА Р 4264864, кл. 328-48, 1981. (54) ДЕЛИТЕЛЬ ЧАСТОТИ С ПЕРЕМЕННЫМ
КОЗФфИЦИЕНТОМ ДЕЛЕНИЯ (57) Изобретение относится к импульсной технике и может быть использовано в синтезаторах частот. Цель изобретения — расширение функциональных воэможностей — достигается за счет обеспечения возможности дискретного изме нения коэффициента деления относительно заданного при одновременном
„.SU, 1396277 А 1 повышении надежности работы устройства в режиме записи управляюШих кодов. Для этого в делитель дополни" тельно введены мультиплексор 8, шина 9 манипуляции коэффициентом деления, два RS-триггера 11 и 14, два
D-триггера 12 и 16, элемент ИЛИ 13, шина 18 сброса. Устройство также содержит. счетчик 1 импульсов, входную шину 2, D-триггер 3, RS-триггер 4, элементы И-НЕ 5 и 6, шины 7,. 10, !5 элемент ИЛИ-HF. 17, инвертор 19. На шине 15 делителя формируется под дей ствием фронтов выходного сигнала импульс длительностью, равной периоду входного сигнала. Диапазон дискретного изменения коэффициента деления устройства относительно заданного коэффициента деления определяется из выражения, приведенного в описании изобретения. 1 ип.
1396277
Изобретение относится к импульсной технике и может быть использовано в синтезаторах частот. !
Цель изобретения — расширение фун- 5 кциональных возможностей за счет обеспечения воэможности дискретного изменения коэффициента деления относительно заданного при одновременном. повышении надежности работы устройст- 10 ва в режиме записи управляющих ходов, На чертеже приведена электрическая схема устройства.
Делитель частоты с переменным коэффициентом деления содержит счетчик 15
1 импульсов, счетный вход которого соединен с входной шиной 2 и с тактовым входом первого D-триггера 3, пер-! вый RS-триггер 4, единичный вход ко-! торого соединен с выходом первого 20 элемента ИЛИ-HE 5, входы которого соединены с прямыми выходами соотнет1 ствующих старших разрядов счетчика 1 импульсов, второй элемент ИЛИ-НЕ 6, выход которого соединен с информа- 25 ционным входом первого D-триггера 3, шину 7 управления старшими разрядами счетчика 1 импульсов, которая соединена.с его соответствующими информационными входами, мультиплексор 8, 30 выходы которого соединены с информационными входами младших разрядов счетчика 1 импульсов, первая группа входов — с. шиной 9 манипуляции коэффициентом деления, вторая группа входов - с шиной 10 управления млад-. шими разрядами счетчика 1 импульсов.
Вход управления соединен с прямым выходом второго RS-триггера 11, нулевой и единичный входы которого соединены 40 с инверсными выходами соответственно первого и второго D-триггеров 3 и 12.
Прямой выход первого D-триггера 3 соединен с первым входом элемента ИЛИ
13 и с нулевыми входами первого 4 и 45 третьего 14 RS-триггеров, а также с выходной шиной 15. Второй вход эле мента ИЛИ 13 соединен с единичным входом третьего RS-триггера 14 и с прямым выходом второго D-триггера 12, выход — с входом разрешения записи младших разрядов счетчика 1 импульсов, вход разрешения записи старших . разрядов которого соединен с прямым выходом третьего П-триггера 16, тактовый вход которого соединен с входной шиной .2 и с тактовым входом второго D-триггера 12, информационный вход которого соединен с выходом третьего элемента ИЛИ-НЕ 17, Единичный вход первого 3, нулевой вход второго
12 и единичный вход третьего 1б Dтриггеров соединены с шиной 18 сброса. Прямой выход первого RS-триггера 4 соединен с информационным входом третьего П-триггера 16. Первый вход второго элемента ИЛИ-НЕ 6 соединен с инверсным выходом первого разряда счетчика 1 импульсов, остальные входы — с прямыми выходами младших разрядов, кроме первого, счетчика 1 импульсов. Дополнительный вход соединен с инверсным выходом первого RSтриггера 4 и с первым входом третьего элемента ИЛИ-НЕ 17, нторой вход которого соединен с прямым выходом третьего RS-триггера 14, третий вход — с инверсным выходом первого разряда счетчика 1 импульсон, четвертый вход — через иннертор 19, а остальные входы — непосредственно, с прямыми выходами младших разрядов, кроме первого, счетчика 1 импульсов.
Делитель работает следующим образом.
Под действием "1", поступающей с шины !8 на входы D-триггеров 3, 12 и 16, на инверсном выходе RS-триггера 4, на входах разрешения записи младших Ul и старших U2 разрядов .счетчика 1 устанавливается "1", элементы 6 и 17 запираются, счетчик 1 переходит н состояние, при котором его счетный вход закрыт, и производится предустановка кода, поступающего с шины 10 через мультиплексор 8 и с пины 7. Снятием сигнала сброса с шины 18 и подачей последующего импульса на шину 2 на шине 15, на выходе RS-триггера 11, на входах разрешения записи Vl и 72 счетчика 1 поянляется "0", счетчик 1 отпирается и начинает счет входных импульсов от установленного в нем кода. На информационные входы младших разрядов счетчика 1 поступают сигналы с шины 9 через мультиплексор 8. С этого момента начнем условно счет входных импуль сон. После того как на всех выходах старших разрядон счетчика 1 установится "0", под действием выходного сигнала с элемента 5 RS-триггер 4 перебрасынается н единичное состояние и открывает элементы б и 17. Под действием тактового импульса на шине 2 на выходе D-триггера 16 формируется
"1", которая разрешает запись инфорз 139627 мации в старшие разряды счетчика 1 с шины 7..По достижении состояния счетчика 1, когда на всех его выходах младших разрядов, кроме первого и последнего, сигнал с которого инвертируется инвертором 19, установится .
"0", на выходе элемента 17 появляется "1", которая с приходом тактового импульса проходит на выход D-тригге- 1р ра 12. "1" на выходе 0-триггера 12 сбрасывает RS-триггер 14 в единичное состояние, сигнал на его выходе закрывает элемент 17 и, пройдя через элемент 13, закрывает счетный вход счетчика 2 и производит установку кода, поступающего с шины 9 через мультиплексор 8. Следующий тактовый импульс устанавливает на выходе D-триггера 12 "0", который сбрасывает RSтриггер 11 в единичное состояние.
Счетчик 1 начинает счет входных импульсов от вновь установленного в младших разрядах кода, а на информационных входах младших разрядов счет- 25 чика 1 устанавливается код, поступающий через мультиплексор 8 с шины 10.
После того как на всех выходах младших разрядов, кроме первого, установится "0", на выходе элемента 6 появляется "1", которая под действием тактового импульса проходит на выход
D-триггера 3 и на шину 15 и, пройдя через элемент 13, производит установI ку кода, поступающего с шины 10 через мультиплексор 8, а также устанавливает RS-триггеры 4 и 14 в нулевое состояние. Далее начинается очередной цикл работы, протекающий аналогично описанному.
Таким образом, на шине 15 формируется под действием фронтов выходного сигнала импульс длительностью, равной периоду входного сигнала. Коэффициент деления делителя с переменным коэф45 фициентом определяется по формуле с шиной управления младшими разряда ми, выходы — с информационными входами младших разрядов счетчика импульсов, вход управления соединен с прямым выходом второго К$-триггера, нулевой вход которого соединен с инверсным выходом первого D-триггера, прямой выход которого соединен с вы55
М = (а +а, 2 +...+а„2") — 2" +
+ (Ьо+Ь 2 + ° ° ° +Ь, 2 ) = N + Ьо +
+ Ь,. 2 +...+Ь2,„2" " — (1 — ba)2"3.
50 при условии Ь +Ь, 2 +... +Ь „, 2 " 7 2, где а,..., а — код на шине 10; а „,..., а „- код на шине 7;
Ь,..., Ь к — код на шине 9.
Диапазон дискретного изменения коэффициента деления устройства относительно заданного N коэффициента деления определяется выражением
N — 2+2(М
Минимальный коэффициент деления устройства M „„= 4.
Формула изобретения
Делитель частоты с переменным коэффициентом деления, содержащий счетчик импульсов, счетный вход которого соединен с входной шиной и с тактовым входом первого D-триггера, прямой выход которого соединен с нулевым входом первого RS-триггера, единичный вход которого соединен с выходом первого элемента ИЛИ-НЕ, входы которого соединены с прямыми выходами соответствуищих старших разрядов счетчика импульсов, информационные входы которых соединены с шиной управления старшими разрядами, шину управления младшими разрядами, выходную шину, инвертор и второй элемент ИЛИ-НЕ, первый вход которого соединен с.инверсным выходом первого разряда, ос" тальные — с прямыми выходами других младших разрядов счетчика импульсов, выход — c информационным входом Dтриггера, отличающийся тем, что, с целью расширения функцио- нальных возможностей при одновременном повышении надежности функционирования, в него введены третий элемент И22И-НЕ, элемент ИПИ, второй и третий RS-триггеры, второй и третий
D-триггеры, мультиплексор, шина сброса и шина манипуляции коэффициентом деления, которая соединена с первой группой входов мультиплексора, вторая группа входов которого соединена ходной шиной, с нулевым входом третьего
RS-триггера и с первым входом элемента ИЛИ, второй вход которого соединен с прямым выходом второго D-триггера и с единичным входом третьего RSтриггера, выход — с входом разрешения записи младших разрядов счетчика импульсов, вход разрешения записи стар-: ших разрядов которого соединен с пря1396277
Составитель A. Соколов
Техред Л.Сердюкова Корректор А. Обручар
Редактор Е. Копча
Заказ 2504/57
Тираж 928 Подписное
ВНИИПИ Государственного комитета СССР по делам изобретений и открытий
113035, Москва, Ж-35, Раушская наб., д. 4/5
Производственно-полиграфическое предприятие, г. Ужгород, ул. Проектная, 4 мым выходом третьего D-триггера, тактовый вход которого соединен с входнОЙ шиной и тактовым входом второго D-триггера, инверсный выход которого соединен с единичным входом второго RS-триггера, информационный вход — с выходом третьего элемента
ИЛИ-ИЕ, нулевой вход — с единичным входом первого В-триггера, с шиной сброса и с единичным входом третьего
D-триггера, информационный вход которого соединен с прямым выходом первого RS-триггера, инверсный выход которого соединен с дополнительным входом второго элемента ИЛИ-HF, и с первым входом третьего элемента ИЛИНЕ, второй вход которого соединен с прямым выходом третьего RS-триггера, третий вход — с инверсным выходом первого разряда счетчика импульсов, четвертый вход — через инвертор с последним, а остальные — непосредственно, с прямыми выходами младших разрядов, кроме первого, счетчика импульсов.