Аналого-цифровой преобразователь

Иллюстрации

Показать все

Реферат

 

Изобретейие относится к области информационно-измерительной техники и, предназначено для использования в системах сбора и обработки информа- , ции различного назначения, в системах автоматического управления и регулирования . Цель-изобретения состоит в сокращении времени преобразования. Аналого-цифровой преобразователь содержит преобразователь 1 напряжения в частоту, генератор 8 тактовых иЯ- пульсов, счетчик 2 тактовых импульсов , блок 3 сравнения кодов, блок 4 постоянной памяти, адресный счетчик 5, регистр 6 и блок 7 управления. 1 з.п. фглы. 6 ил.

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСНИХ

РЕаЪБЛИК (19) (Н) (51) 4 Н 03 М 1 60

ОПИСАНИЕ ИЗОБРЕТЕНИЯ к двторскому свидятепьствм

ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ (2!) 4029797/24-24 (22) 27.02.86 ,(46) 23.05 ° 88 ° Бюл. У 19 (71) Московскйй инженерно-физический институт (72) Е. Г. Ерофеева, С. В. Клевцов и Ю. П. Фирстов (53) 621.325(088,8) (56) 1. Авторское свидетельство СССР ,В 1132357, кл. Н 03 М 1/60, 1982 °

2. Авторское свидетельство СССР

Ф 1239867, кл. Н 03 М 1/60, 1984 ° (54) АНАЛОГО-ЦИФРОВОЙ ПРЕОБРАЗОВАТЕЛЬ (57) Изобретение относится к областн информационно-измерительной техники и, предназначено для использования в системах сбора и обработки информации различного назначения, в системах автоматического управления и регулирования. Цель:,изобретения состоит в сокращении времени преобразования.

Аналого-цифровой преобразователь содержит преобразователь 1 напряжения в частоту, генератор 8 тактовых и)(пульсов, счетчик 2 тактовых импульсов, блок 3 сравнения кодов, блок 4 постоянной памяти, адресный счетчик

5, регистр 6 и блок 7 управления.

1 з.п. ф-.лы. 6 ил.

1398097

Изобретение относится к информационно-измерительной те .нике и предназначено для использования в системах сбора и обработки информации различного назначения, в системах автоматического управления и регулирования.

Цель изобретения - сокращение. времени преобразования, 10

На фиг. 1 приведена структурная схема аналого-цифроного преобразователя, на фиг. 2 — структурная схема преобразователя напряжения в частоту, на фиг. 3 — структурная схема блока управления, на фиг. 4 — временные диаграммы, поясняющие работу устройства (а — сигналы запуска, б сигналы окончания преобразования, в - сигналы сброса, г — тактовые импульсы, д — сигналы на первом выходе преобразователя напряжения в частоту, е — сигнал на выходе блока сравне.ния кодов, ж — сигналы на управляющем выходе блока постоянной памяти, 25 з — сигналы на управляющем входе регистра, и — сигналы на нтором управляющем входе адресного счетчика, к— сигналы на первом управляющем входе адресного счетчиа, л — сигналы сбоя), 30 на фиг, 5 — дерево кодов, по которому составляется таблица для программирования блока постоянной памяти шестиразрядного аналого--цифрового преобразователя, на фиг. 6 — формат сло ва и таблица для программирования

35 блока постоянной памяти шестираэрядного аналого-цифрового преобразователя.

Аналого-цифровой преобразователь содержит преобразователь 1 напряжения в частоту, счетчик 2 тактовых импульсов, блок 3 сравнения кодов, блок 4 постоянной памяти, адресный счетчик 5, регистр 6, блок 7 управ- 45 ления, генератор 8 тактовых импульсов„ шину 9 тактовых импульсов, входную шину 1 0 устройства, шину 11 запуска устройства, выходную шину 12 преобразователя напряжения н частоту, шину 13 сброса, шину 14 окончания

50 преобразования, выходную шину 15, выходную шину 16 блока постоянной памяти, шины 17-19 управления и шину 20 неисправности устройства.

Преобразователь 1 напряжения в частоту содержит собственно преобра .эователь 21 напряжения в частоту и узел 22 управления, взятые без изменений из j2). Счетчик 2 тактовых импульсов представляет собой двоичный счетчик, число разрядов выходного кода которого равно N+1, где

N — - число разрядов выходного кода устройства. Блок 3 сравнения кодов представляет собой цифровой компаратор, на выходе которого формируется сигнал "1" только при равенстве кодов на первой и второй группах входов, в остальных случаях на выходах блока 3-"0". При этом число разрядов сравниваемых кодов равно

N+1. Адресный счетчик 5 представляет собой двоичный счетчик с предвари-. тельной установкой, разрядность которого определяется числом разрядов выходного кода устройства. Регистр

6 характеризуется числом разрядов, равным числу разрядов в.иодного кода устройства N. Блок 7 управления содержит элементы HK 23-27, И 28-37 и ИЛИ 38.

Отличие алгоритма функционирования устройства от известных заключается в том, что распознавание кода числа осуществляется путем определе яия положения но времени импульсов некоторого начального фрагмента неравномерной импульсной последовательности на выходной шине 12 преобразователя 1. Этот фрагмент является образом входного аналогового сигнала, строго определенным для каждого значения U „ на входной шине 10 устройства. Положение импульсов во времени определяется по совпадению импульсов в фрагменте с тактовыми импульсами, имеющими определенные порядковые номера. Распознавание кодов в процессе аналого-цифрового преобразования происходит путем последовательного просмотра импульсной диаграммы на выходной шине 12 слева направо и фиксирования факта наличия в ней импульсов, совпадающих с тактовыми импульсами с определенными порядковыми номерами.

ПоряДковые номера тактовых импульсов Р, с которыми может совпадать

i-й импульс на выходе преобразователя

21, для различных значений m,(m— код, соответствующий входному аналоговому сигналу на входной шине 10 устройства) рассчитываются предварительно, исходя из физической модели преобразователя 1. Результаты расчета заносятся в дерево кодов (фиг. 5) °! 398097

Согласно фиг. 5, например, код входного аналогового сигнала, величина которого соответствует числу 59 ° может быть определен по совпадению первых шести импульсов на выходной шине !2 с тактовыми импульсами, порядковые номера которых равны соответственно 3, 5, 7, 9, 11 и 14, код входного сигнала, величина которого соответствует числу 64 (код 64) - по совпадению первого импульса на выходной шине 12 с вторым тактовым импульсом, код. 14 — по совпадению первых двух импульсов на выходной шине 12 с тактовыми импульсами, ииеющимн порядковые номера 10 и 18, а код 42 — либо по совпадению первых двух импульсов на выходной шине 12 с третьим и седьмым тактовыми импуль сами или четвертым и шестым, либо по совпадению первых трех импульсов на выходной шине 12 с тактовыми импульсами с порядковыми номерами 3, 6, 10 и т.д.

Устройство работает следующим образом.

На входной шине 10 установлен аналоговый сигнал, При поступлении на шину 11 сигнала запуска.(фиг. 4а) и нулевого тактового импульса от генератора 8 (фиг. 4г) на шине 13 формируется сигнал сброса (фиг. 4в), длительность которого равна периоду тактовых импульсов. Но сигналу сброса устанавливается в "0" счетчик 2, адресный счетчик 5, регистр 6 и D-триггер преобразователя 21 (фиг 2). В течение длительности импульса сброса интегратор преобразователя 21 устанавливается в исходное состояние !! „, .Ц,„„„, . С этого момента,, т.е. с момента прихода первого тактового импульса, начинается цикл преобразования. Тактовые импульсы no" ступают по шине 9 в преобразователь !, счетчик 2 и на первый вход блока 7 °

Рассмотрим случай, когда на входной шине 10 установлен аналоговый сигнал U „, при действии которого на выходной шине 12 формируется неравномерная последовательность импульсов, характеризующаяся Совпадением первых трех импульсов последовательности с тактовыми импульсами с порядковыми номерами 3, 6 и 10 (фиг. 4д). Из фиг. 5 следует, что такая ситуация однозначно определяет код 42, соответствующий преобразуемому аналоговому сигналу U „ . Импульсы с первого выхода преобразователя 1 по выходной шине !2 поступают на второй вход блока 7. Счетчик 2 осуществляет подсчет тактовых импульсов с генератора 8. На выходе счетчика 2 формируется код, со ответствующий порядковому номеру тактового импульса. Этот код поступает на первую группу входов блока 3, на второй группе входов которого выставлен код с первой группы выходов блока 4 °

Блок 4 постоянной памяти организован таким образом, что при обращении к ПЗУ блока 4 по определенному адресу на первой группе выходов вы= ставляется код Р„, соответствующий . порядковому номеру тактового импульса. Момент прихода этого тактового им. пульса нужно сопоставить с моментом появления i-го импульса на выходной шине 12 ° На второй группе выходов блока 4 при этом установлен код, соответствующий либо новому адресу обращения к ПЗУ, если i-й импульс не является конечным в фрагменте, либо коду преобразуемого сигнала 11 „, если i-й импульс последний в фрагменте, в случае совладения z.-го импульса на выходной шине 12 с тактовым импульсом с порядковым номером Р Если же i-й

Ь импульс на выходной шине 12 не совпадает с Р, -м тактовым импульсом, то новый адрес обращения к ПЗУ блока 4 должен быть сформирован прибавлением единицы:к предыдущему.

На управляющем выходе блока 4

4О.(выходная шина 16) устанавливается код, по которому в сочетании с кодом на выходной шине 12 можно определить, какая информация присутствует на второй группе выходов блока 4: новый

45 адрес обращения к ПЗУ или определяемый код. Кроме того, с помощью кода на управляющем выходе блока 4 иденти фицируется сбой устройства. Работа устройства,в рассматриваемом приме5О ре, при наличии на входной шине 1О

Ф аналогового сигнала U, соответст,вующего распределению импульсов на .выходной шине 12, представленном на фиг. 4д, осуществляется следующим

55 образом.

В начале цикла преобразования на выходе адресного счетчика 5 установ ден код О. При обращении к ЛЗУ блока 4 по нулевому адресу на первой

5 1398097 6 группе его выходов присутствует код информационных входов адресного счет(фиг. 6), который поступает на вто- чика 5 передается на его выходы. Тарую группу входов блока 3. В первом ким образом, происходит обращение к тактовом интервале на выходе счетчи- ПЗУ блока 4 по новому адресу, код ко5 ка 2 устанавливается код 1, который торого присутствовал на второй группоступает на первую группу входов пе выходов блока 4.при обращении по блока 3. На управляющем выходе блока предыдущему адресу. При этом на пер4 (выходная шина 16) присутствует вой группе выходов блока 4 появляетсигнал "0" (фиг. 4ж) ° На выходной 10 ся новая комбинация кодов, соответшине 15, шинах 17-19 управления и ши- ствующая порядковому номеру следуюне 20 формируются сигналы "0" щего тактового импульса, с которым ,(фиг. 4е,э,к,л). С приходом второго необходимо проводить сравнение тактового импульса на. выходе счетчи- (фиг, 6). ка 2 формируется код ?, поступающий 15 В четвертом, пятом и т.д. тактовых на первую группу входов блока 3, на интервалах устройство работает в соотвторой группе входов которого по- ветствии с временными диаграммами, прежнему присутствует код 2. При представленными на фиг. 4, Десятый этом на выходе блока 3 формируется тактовый интервал согласно фиг. 5 сигнал "1" (фиг. 4е), который посту- 20 является конечным при определении ко пает по выходной шине 15 в блок 7. да 42, соответствующего рассматриваФ

На выходных шинах 12 и 16 по- емому аналоговому сигналу 11 „ . При прежнему присутствует сигнал 0 этом с приходом десятого тактового имI I I l (фиг. 4ж). При такой комбинации сиг- пульса на выходных шинах 12 и 15 форналов на входах блока 7, на шинах 17 25 мируются сигналы "I", на выходной ши17 и и 18 управления и шине 20 формиру- не 16 также присутствует сигнал 1 ются сигналы "0" (фиг. 4з,к,л), а .При такой комбинации входных сигнана шине. 19 управления в паузе между лов на шине 17 управления блока 7 в тактовыми импульсами — сигнал "1" паузе между тактовыми импульсами фор.(фиг. 4и). Сигнал "1" на выходной ши- 3п мируется сигнал "1" (фиг. 4з), а на не 19 поступает на второй управляю- шине 14 — сигнал "0" окончания преобщий вход адресного счетчика 5, код разования (фиг. 4б). На остальных вына его выходе наращивается на единицу. ходах блока 7 присутствует сигнал

После этого производится обращение "0" (фиг. 4и,к,л). к.ПЗУ блока 4 по следующему адресу.

При этом кодовые комбинации на обеих По сигналу "1" на шине 17 управлегруппах выходов блока 4 изменяются ". ния происходит запись в регистр 6 коследующим образом: по первому адресу да 42, соответствующего входному ана-, Ф на второй группе выходов записан код логовому сигналу U „на входнои шине

3, а на первой группе выходов — код 40 10. Сигнал "0" окончания преобразова5 (фиг. 6) . ния по шине 14 поступает в узел 22

С.приходом третьего тактового им- управления (фиг. 2) преобразователя 1. пульса на выходе блока сравнения ко- На выходе узла 22 появляется сигнал дов (выходная шина 1 5) формируется обнуления интегратора преобразоватесигнал "1" (фиг. 4е) . При этом в тре- 4r ля 21 (фиг. 2). Поступление импультьем тактовом интервале на выходной сов по выходной шине 12 прекращается, шине 12 появятся сигнал "1" (фиг. 4д), а на выходах регистра 6 присутствует на выходной шине 16, по-прежнему . код входного сигнала. С приходом ноприсутствует сигнал "0" (фиг. 4ж) ° вого импульса запуска процесс IIQBto»

При такой комбинации сигналов, посту- 50 ряется. пающих в блок 7, на шине 18 управле- Код входного сигнала при этом полния в паузе между тактовыми им- ностью формируется за время, сущестпульсами формируется сигнал "1" венно меньшее, чем цикл преобразовагЪ г (фиг. 4к). При этом на остальных ши- ния Т р =2 < в известном устройнах управления и шине 20 — сигнал 55 стве (2)(7 -период следования им- пульсов тактового генератора). Кроме.

Сигнал "1" по шине 18 управления того, организуется контроль процесса . поступает на первый управляющий вход функционирования устройства, который адресного счетчика 5 и информация с осуществляется параллельно с опреде2 ", ° 2 г

Ш если — целое

И3

Ь х. 2

ent 4 1, Ш

7 1398 лением кода входного сигнала. Сигнал сбоя устройства формируется блоком 7 (шина 20) при любом несоответствии распределения импульсов на выходной

5 шине !2 предварительно рассчитанному распределению, представленному на фиг. 5, Блок. 4 постоянной памяти осуществляет дешифрование состояний адресного счетчика 5 и формирует на второй группе выходов код, соответствующий новому адресу обращения к ПЗУ

I блока 4 А или коду входного сигнала ш (фиг. 6). Ha nepaoA rpynne входов блока 4 формируется код, соответствующий порядковому номеру тактового импульса Р; на шине 9, с которым сопоставляется i-й импульс,на выход" где m — - код аналогового сигнала на входной шине 10 устройства, m= t, Ф

° ° °, 2, i = 1,. ° ., 2.

Для каждого значения ш из диапазо-, aafl 2 1по формуле рассчитываются множества fP (i= 1,...,m. Из множеств (Р." выбирают наборы (P. 3 .i I...,,М", однозначно определяющие каждое значение m. Кроме того, учитываются сдвиги импульсов на выходной шине 12, возможные при изменении аналогового сигнала на входной 40 шине 1О устройства от значения соот) ветствующего коду m до значения, соответствующего коду ш+1, При этом длина наборов Р; Ь для раз-. личных значений также различна, Это . 45 означает, что для определения ходов, соответствующих различным значениям аналогового сигнала на входной шине

; I 0,jòðåáóåòñÿ получить различное количество импульсов на выходной шине 12 5О преобразоателя I необходимых для сравнения. Отсюда и время определения различных значений m также различно

По выбранным наборам (Р; з стра-бб ится дерево кодов, пример реализации которого для N 6 представлен на фиг. 5. Дерево кодов представляет со» бой совокупность узлов. Каждый узел

097 8 ной шине 12. При этом программирование ПЗУ блока 4 осуществляется по следующему алгоритму..

Рассчитывается расположение всех импульсов в импульсной последовательности j;mJ на выходной шине 12 состоящей иэ m импульсов и представляющей собой выражение некоторого входного для преобразователя 1 аналого- . вого сигнала. В общем случае ш импульсов на выходной шине 12 преобразова теля 1, синхронных с импульсами так- . тового генератора 8, распределены в интервале преобразования Т„р .рт

2 ь неравномерно. При этом i-й импульс на выходной шине 12 совпадает с тактовым интервалом,с номером Р;, определяемым соотношением.

А3

1 2 если — нецелое

m У.!

i-ro рода характеризуется набором элементов (и, Р,, m ), где ппорядковый номер уяла, Р," - поряд ковый номер тактового импульса, с ко торым может совпадать i-й импульс

„а шине 12, m — код аналогового сигнала на входной шине 10 устройства °

В соответствии с деревом кодов формируется таблица для программирования блока 4, пример реализации которой для N 6 и формат слова представлены на фиг, 6. При этом порядковый номер узла и определяет адрес слова, хранящегося в ПЗУ, Группа разрядов О-Б (первая группа выходов блока 4) определяет порядковый номер тактового импульса Р, с которым сравнивается i-импульс на выходной шине 12 преобразователя 1 ° Группа разрядов N+I-Q (вторая труппа выходов блока 4 определяет либо следующий адрес обращения к блоку 4 А, если из узла с данным порядковым номером п еще не имеются ветвления, либо код входного аналогового сигнала m если ветвлений нет.

Количество разрядов в группе

N+I"Q определяется количеством узлов в дереве кодов и, например, для

0 * 6 (фиг. 5) равно 9. В (Q+I)-м разряде слова, хранящегося в ПЗУ блока 4, разряд I является управляющим

98097 10

В правой части диаграммы на фиг. 4д

2б иллюстрируются возможные варианты распределения импульсов на выходной шине 12, характеризующие сбой устройства для рассмотренного примера определения кода 42, соответствующего

30 входному аналоговому сигналу U „

Сигналы на шинах 18, 19 и 17 управления и шине 20 для данных вариантов распределения импульсов представлены в правой части диаграмм на фиг. 4з, и,к,л. Сигнал окончания преобразования "0" формируется на шине 14 (фиг. 4б) и представляет собой инверсию сигнала с шины 17 управления (фиг. 4з), управляющего записью кода

40 входного сигнала в регистр 6. При этом сигнал окончания преобразования по шине 14 поступает в преобразователь 1 ° ния импульсов на выходной шине 12 уп45

9 13 выходом блока 4 (выходная шина 16}.

Если 1=: 0 и Р, -й импульс на выходе тактового генератора 8 (шина 9) совпадает с i-м импульсом на выходной шнне 12 управляемого преобразователя

1, то.группа разрядов 0+1-Q определяет следующий адрес обращения к

ПЗУ блока 4. Если 1 О, а Р -й импульс по шине 9 не совпадает с i- ì импульсом на выходной шине 12, то сМедующий адрес обращения к ПЗУ блока 4 определяется прибавлением единйцы к предыдущему, Если же 1 = 1 и тактовый импульс на шине 9 с порядковым номером Р; совпадает с i-м импульсом на выходной шине 12, то группа разрядов

Я+1 Q определяет код входного аналогового сигнала на входной шине 10 устройства. Если y:= 1, à Р -й тактовый импульс на шине 9 не совпадает с i-x импульсом на выходной шине 12, то идентифицируется ситуация, характеризующая сбой устройства. При этом под сбоем устройства принимается любое несоответствие распределе" равляемого преобразователя 1 дереву кодов, которое строится в соответствии с физическими процессами, протекающими в управляемом преобразователе 1.

Адресный счетчик 5 служит для формнрования адреса обращения к ПЗУ блока 4 ° По сигналу "1" на шине 18 управления . код с первой группы выходов блока 4, выставленный на информационных входах адресного счетчика 5, появляется на его выходах, связанных с адресными входами блока

4. Происходит обращение к блоку 4 по адресу, код которого присутствовал на информационных входах адресного счетчика 5. При наличии сигнала "1" на шине 19 управления происходит наращивание, на единицу выходного кода счетчика 5, т.е. происходит обращение к ПЗУ блока 4 по следующему адресуу, Регистр б служит для хранения кода входного аналогового сигнала устрс-йства. Этот код, выставленный на второй группе выходов блока 4 по сигналу "1" на шине 17 управления, запиУ

15

Блок 7 (фиг. 3) осуществляет формирование сигналов управления для адресного счетчика 5 и регистра 6 (шины 17-19 управления) сигнала сбоя устройства (шина 20 сбоя) и,.сигнала окончания преобразования (шина 14) для преобразователя 1. В зависимости от комбинации сигналов на входах блока:7, поступающих по выходным шинам 12, 15, 16 (фиг. 4д,с,ж), íà его выходах формируются соответствующие сигналы управления (фиг, 4з,и,к), сигналы окончания преобразования (фиг. 4б) и сигналы сбоя (фиг. 4л), причем сигнал "1" на шине 20, характеризующий сбой формируется при любом несоответствии распределения импульсов на выходной шине 12 преобразователя 1 предварительно рассчитанным распределениям, которые представлены в дереве кодов (фиг. 5).

Фо рмула изобретения

1. Аналого-цифровой преобразователь, содержащий преобразователь напряжейия в частоту, первый вход которого является входной шиной, второй вход — шиной запуска, третий вход объ-. единен с первым входом блока управления и соединен с выходом генератора тактовых импульсов, а первый выход подключен к второму входу блока управления, первый выход которого соесывается в регистр 6, где и хранится до появления сигнала сброса на шине

13 перед началом следующего цикла преобразования, динен с четвертым входом преобразователя напряжения в частоту, второй выход которого является шиной сброса, отличающийся тем, что, с

97 12 нен с первыми входами с первого по четвертый элементов И, вторые входы которых соединены соответственно с выходами с пятого по восьмой элементов И, первые входы которых объединены с входом второго элемента НЕ и являются третьим входом блока, вторые входы пятого и шестого элементов И объединены с входом третьего элемента НЕ и являются четвертым входом блока, третий вход пятого элемента И ,объединен с вторым входом восьмого, первым входом девятого и входом четвертого элементов НЕ и является вторым входом блока, выход второго элемента НЕ соединен с вторым входом девятого элемента И, выход третьего элемента НЕ соединен с вторым входом, седьмого и третьим входом восьмого элементов И, выход четвертого инвертора соединен с третьими входами шестого и седьмого элементов И, выход девятого элемента И соединен с первым входом десятого элемента И» второй вход которого объединен с первым входом первого элемента И, вы".. ход которого является четвертым выходом блока, и через пятый элемент

НŠ— с первым выходом блока, выход элемента ИЛИ является пятым выходом блока, первый и второй входы подключены соответственно к выходам второго и десятого элементов И, выходы третьего и четвертого элементов И являются соответственно третьим и вторым выходами блока.

13980 целью сокращения времени преобразования, в него введены адресный счетчик, блок постоянной памяти, регистр., блок сравнения кодов, счетчнк, тактовых импульсов, тактовый вход которого соединен с выходом генератора тактовых импульсов, вход сброса — с шиной сброса а выходы подключены к соответствующим первым входам блока сравнения 1О кодов, вторые входы которого соединены с выходами первой группы выходов блока постоянной памяти соответственно, а выход соединен с третьим входом блока управления, четвертый вход 15 которого соединен с выходом блока постоянной памяти, выход второй группы выходов которого подключены соответственно к информационным входам регистра и адресного счетчика, выходы 2О которого подключены к соответствующим адресным входам блока постоянной памяти, первый и второй управляющие входы - к второму и третьему выходам блока управления соответственно, 25 выход сброса является шиной сброса и объединен с входом сброса регистра, управляющий вход которого соединен с четвертым выходом блока управления, выходы являются выходной шиной, а 30 пятый выход блока управления является шиной неисправности.

2. Преобразователь по п.1, о тл и ч а ю шийся тем, что в нем . блок управления выполнен на элементах И, НЕ, ИЛИ, причем первый вход блока через первый элемент НЕ соеди1398097

g t

g I м!

y l к л

I.

j 1f ®+® 7

77-77 ОРядКС1ыЦ НОМЕР УЗПа.;

Р„-77оря Зно1ыо номерii -ãî.

Мвитооого июунса сробнениц; и7 — юд осадного сноло8оео согнала

Углы(м4-города

Углы м- го рода

1398097

072

Составитель В. Махнанов

Редактор П. Гереши Техред А.Кравчук Корректор М. Демчик

Заказ 2608/57 Тираж 928 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб,, д, 4/5

Производственно-полиграфическое предприятие, r. Ужгород, ул. Проектная, Ф