Постоянное запоминающее устройство

Иллюстрации

Показать все

Реферат

 

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИ Х

РЕСПУБЛИК (19) (Il) Е) 4 С 11 С 17/00

ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ щ!

Р

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

АРЭЯЕ33

К А BTOPCKOMY СВИДЕТЕЛЬСТВУ (21) 4)60999/24-24 (22) 15,)2.86 (46) 30,05,88, Бюл. )) 20 (7)) Отделение Всесоюзного научноисследовательского проектно-конструкторского н технологического института источников тока (72) О,И, Николайчук, Л,Б, Кулибаба и В.Ф. Крупский (53) 68),327.6 (088.8) (56) Авторское свидетельство СССР

)) -)185397, кл. G 11 С )7/00, 1985.

Техническое описание И13,030.000

ТО, микроЭВМ "Электроника Kl-30", с, 121.. (54 ) ПОСТОЯНН ОЕ ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО (57) Изобретение относится к вычислительной технике и может быть использовано для построения микроЭВМ с большим объемом программного обеспечения в ПЗУ. Цель изобретения — повьппение информационной емкости ПЗУ эа счет записи информации, начиная с произвольных адресов и разрядности.

Поставленная цель достигается тем, что устройство содержит блок 5 памяти

1 признака, мультиплексор 6, инвертор

7 с соответствующими связями. В блоке памяти 5 записывается признак, определяющий длину записи и ее началь- ф

1199820

Составитель С, Ко

Техред Л. Олейник

Редактор В, Ковтун

Заказ 2673/53 Тираж 590 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4/5

Производственно-полиграфическое предприятие, г. Ужгород, ул, Проектная, 4

Изобретение относится к вычислительной технике и может быть использовано для построения микроЭВМ с хранением большого объема программного обеспечения в постоянном запоминающем устройстве (ПЗУ).

Цель изобретения — расширение области применения ПЗУ и повышение его информационной емкости. 10

На чертеже представлена функциональная схема постоянного запоминающего устройства, Устройство содержит усилитель адреса 1, блок памяти данных 2, форми- 15 рователь данных 3, дешифратор адреса

4, блок памяти признака 5, мультиплексор 6, инвертор 7.

Устройство работает следующим образом, 20

Шина адреса, поступающая от микроЭВМ, усиливается на усилителе адреса 1, Младшие разряды усиленной шины адреса соединены с адресными входами блоков 2, 5, старшие разряды шины сое-25 динены с входами дешифратора адреса

4, где они дешифрируются и в виде позиционного кода подаются на соответствующиЪ входы выборки блока памяти данных 2, при этом на его выхо-, 30 дах появляется соответствующий выб( раиному адресу код, который поступа-j ет на информационные входы трехстабильного формирователя данных 3, В блоке памяти признака 5 по адресам, начиная с произвольного адреса и произвольной длины, соответствующим программе в блоке памяти 2, записывается признак информации в разряд, соответствующий адресу блока памяти 40

5 и выбранному старшими разрядами адреса входу мультиплексора 6, при этом "0" в блоке памяти 5 — признак информации, а "1" — признак отсутствия информации. Признак информации 45 с выбранного адреса и разряда блока

5 поступает через мультиплексор 6 на вход разрешения выдачи трехстабильного формирователя данных 3 и инвертора 7.

Если признак "О", то формирователь

3 открыт и на выход ПЗУ поступает код, записанный в блок памяти 2, и одновременно формируется сигнал

"Блокировка" ЗУ, запрещающий считывать информацию из ОЗУ, расп ложенного по тому же адресу, если признак

"1" — формирователь переходит в высокоимпедансное состояние и не мешает работе ОЗУ, Инвертор 7 с открытым коллектором необходим для объединения нескольких однотипных ПЗУ.

Таким образом, постоянное запоминающее устройство позволяет организовать запись и хранение информации, начиная с произвольных адресов и произвольной длины. формула и з о б р е т е н и я

Постоянное запоминающее устройство, содержащее усилитель адреса, блок памяти данных, формирователь данных, дешифратор адреса, выходы которого соединены с входами выборки блока памяти данных, выходы которого соединены с информационными входами формирователя данных, выходы которого являются информационными выходами устройства, входы усилителя адреса являются адресными входами устройства, а выходы усилителя адреса соединены с адресными входами блока памяти данных и дешифратора адреса, о т л и— ч а ю щ е е с я тем, что, с целью повышения информационной емкости устройства, оно содержит блок памяти признака, мультиплексор и инвертор, выход которого является выходом блокировки устройства, а вход соединен с входом разрешения выдачи формирователя данных и выходом мультиплексора, информационные входы которого соединены с выходами блока памяти признака, адресные входы — с выходами усилителя адреса, а стробирующий вход мультиплексора является входом управления чтением устройства, входы выборки блока памяти признака подключенЫ к шине постоянного потенциала устройства, ролев

Корректор Л. Пилипенко