Управляемый мажоритарный элемент

Иллюстрации

Показать все

Реферат

 

Изобретение может быть использовано при построении цифровых устройств с многократным резервированием. Мажоритарный элемент содержит двунаправленные ключи 2 и 7, р-транзисторы 4, 5, 15 и 17, п-транзисторы 9, 10, 16 и 18 и инвертор 1. На информационные шины 13, 11 и 19 поступают сигналы с внешних устройств . При комбинации «10 на шинах 1 и 6 управления устройство функционирует как мажоритарный трехвходовый элемент. При комбинации «01 на шинах 1 и 6 управления устройство транслирует на выходную шину 14 с инверсией сигнал с ин формационной шины 13. 1 и.. с S

СОЮЗ СОВЕТСНИХ

СОЦИАЛИСТИЧЕСНИХ

РЕСПУБЛИН д5!1 4 Н 03 К 19/23

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К ABTOPCHOMV СВИДЕТЕЛЬСТВУ

7f

ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ (21) 3995294/24-21 (22) 26.12.85 (46) 07.06.88. Бюл. № 2! (72) A. Е. Заболотный, С. H. Косоусов, В. A Максимов и Я. Я. Петричкович (53) 621. 374 (088. 8) (56) Кармазинский А. Н. Синтез принципиальных схем цифровых элементов на

МДП-транзисторах. М., 1983, с. 61, рис. 2, 4.

Авторское свидетельство СССР № 1034191, к,ч. Н 03 К 19/23, 1983, „„SU„„1401598 А 1 (54) УП РАВЛ Я ЕМ Ы И МАЖОР И TA Р Н Ы1!

Э.ЛЕМF HT (57) Изобретение может быть использовано при построении цифровых устройств с многократным резервированием. Мажоритарный элемент содержит двунаправленные ключи 2 и 7, р-транзисторы 4, 5, 15 и 17, и-транзисторы 9, 10, 16 и 18 и инвертор !2. На информационные шины 13, 1! и !9 поступают сигналы с внешних устройств. При комбинации «!О» на шинах и 6 управления устройство функционирует как мажоритарный трехвходовый элеме}iT. При комбинации «01» на шинах 1 ii 6 управления устройство транслирует на выходную шину 14 с инверсией сигнал с информационной шины 13. l пл.!

401598

Формула изобретения

Составитель Л. Кабанов

Ред II Tof> Н. Гунько Техред И. Верее Корректор И. Эрдейи заказ 2;>40!54 Тираж 928 Подписное

В11ИИПИ Г<>сударствен>п>г<> к<>читета СССР <и> дела<и изобретений и открытийi

I 13035, Моска<>, Ж вЂ” — 35, Раун>скан наб., д. 4!5

Г!р<>изводств< нно-полиграфическое преlIIHTèå, г. У кгород, >л. Проектная, 4

Из.>бретение относится к импульсной теxнике и может быть использовано при носа роении цифровых устройств с многократным резервированием.

Целью изобретения является повышение оыстродействия путем оптим ива<пи и меж(ое- 5 дипепий.

На чертеже представлена электрическая принципиальная схема управляемого мажоритарного элемента.

Устройство содержит первук> шину 1 управления, соединенную с первым инверсным входом управления первого ключевого узла 2, содержащего паралле,>ьно включенные р-транзисторы, первый информациопнь>и вход которого соединен с шиной 3 питания, истоками первого и второго р-транзисторов 4 и 5. Вторая шина 6 управления соединена с первым прямым управляющим входом второго ключевого узла 7, содержащего napaëëcëüío включенные п-транзисторы, первый информационный вход которого соединен с общей шиной 8, истоками первого и второго п-транзисторов

9 и 10. Первая информационная шина 11 соединена с входом первого инвертора !2, затворами вторых р- и п-транзисторов 5 и 10. Вторая информационная шина !3 соеди- 25 непа с вторым инверсным входом управления первого ключевого узла 2 и с вторым прямым управляющим входом второго ключевого узла 7, второй информационный вход которого соединен с истоком п-транзистора первого инвертора 12, исток р-тран- 30 зистора которого соединен с BTopbfM информационным входом первого ключевого узла 2. Выход первого инвертора 12 соединен с выходной шиной 14, стоками р- и и-транзисторов 15 и 16, истоки которых соединены соответственно со стоками четвертых р- и и-транзисторов 17 и 18, истоки которых соединены соответственно со стоками первых р- и п-транзисторов 4 и 9.

Третья информационная шина 19 соединена с затворами третьих р- и п-транзисторов 15 40 и 16. Затворы первых р- и п-транзисторов

4 и 9 соединены соответственно с второй 6 и с первой 1 управляющими шинами, затворы четвертых р- и п-транзисторов 17 и 18 соединены с второй информационной шиной

13, стоки вторых р- и и-транзисторов 5 и 10 соединены соответственно со стоками четвертых р- и и-транзисторов 17 и 18.

Устройство работает следующим образом.

На шины 13, 1! и 9 поступают информационные сигналы с внешних устройств.

При комбинации «10» на шинах 1 и 6 устройство функционирует как мажоритарный трехвходовый элемент. При комбинации

«О!» на шинах l и 6 устройство транслирует на выходную шину 14 с инверсией сигнал с шины 13.

Управля ivibfH мажоритарный элемент, сод ржащий первую шину управления, соединенную с первым инверсным входом управления первого ключевого узла, содержащего параллельно включенные р-транзисторы, первый информационный вход которого соединен с шиной питания, истоком первого и второго р-транзисторов, вторую шину управления, соединенную с первым прямым управляющим входом второго ключевого узла, содержащего параллельно включенные п-транзисторы, первый информационный вход которого соединен с общей шиной, истоками первого и второго и-транзисторов, первая информационная шина соединена с входом первого инвертора, затворами вторых р- и п-транзисторов, вторая информационная шина соединена с вторым инверсным входом управления первого ключевого зла и с вторым прямым управляющим входом второго ключевого узла, второй информационный вход которого соединен с истоком п-транзистора первого инвертора, исток р-транзистора которого соединен с вторым информгцонным входом первого ключевого узла, выход первого инвертора соединен с выходной шиной, стоками третьих р- и п-транзисторов, истоки которых соединены соответственно со стоками четвертых р- и п-транзисторов, истоки которых соединены соответственно со стоками первых р- и п-транзисторов, третью информационную шину, отличающийся тем, что, с целью повышения быстродействия, третья информационная шина соединена с затворами третьих р- и п-транзисторов, затворы первых р- и и-транзисторов соединены соответственно с второй управляющей шиной и с первой управляющей шиной, затворы четвертых р- и п-транзисторов соединены с второй информационной шиной, стоки вторых р- и п-транзисторов соединены соответственно со стоками четвертых р- и п-транзисторов.