Функциональный преобразователь
Иллюстрации
Показать всеРеферат
Своз СОВЕТСНИХ
СОЦИАЛИСТИЧЕСКИ>(РЕСПУБЛИК аи4 G 06 G 7/26
ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССР
ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ (21) 4018002/24-24 (22) 30.01.86 (46) 15.06.88. Бюл. Р 22 (71 ) Уфимский авиационный институт им. Серго Орджоникидзе (72) Б.А. Сабко, Ю.B. Лобанов, А,В. Налобин и А.А. Афанасьев (53) 681.335 (088.8) (56) Авторское свидетельство CCCP
9 728137, кл. С 06 G 7/26, 1978.
Патент СНА Ф 3373273, кл. 235-197, опублик,1968. (54) ФУНКЦИОНАЛЬНЫЙ ПРЕОБРАЗОВАТЕЛЬ (57). Изобретение относится к аналого-цифровой вычислительной технике.
Целью изобретения является повышение инструментальной точности вос„„ЯО„„ИОЗО78 a < произведения функций. Функциональный преобразователь содержит цифроаналоговый умножающий преобразователь 2, три цифроаналоговых преобразователя 5,8 и 11, четыре регистра 3, 4, 9 и 10, два компаратора
6 и 7, выходной сумматор 13, элементы И 14 и 2НЕ-И 15, два одновибратора 16 и 118, элемент задержки 19, блок памяти 20 и реверсивный счетчик 21. Повышение инструментальной точности отработки узловых значений аргумента достигается на основе раздельного использования компараторов 6 и 7 для дискретизации входного сигнала по четным и нечетным узлам интерполяции.
1 ил.
14030 78
Изобретение относится к области аналого-цифровой вычислительной техники и может быть использовано в аналого-цифровых вычислительных устрой5 ствах и системах.
Целью изобретения является повыШение инструментальной точности носпроизведения функций.
На черетеже изображена блок-схема,I0 ( функционального преобразователя.
Схема преобразователя содержит вход
I аргумента, цифроаналоговый умножающий преобразователь (ЦАУП) 2,первый инто ойй регистры 3 и 4; первый цифроанаоговый преобразователь (ЦАП) 5,пер и и второй компараторы 6 и 7, втоой ЦАП 8, третий и четвертый регисты 9 и 10, третий ЦАП 11, выход 12 функционального преобразователя, вы- 20 ходной сумматор 13, элемент И 14, лемент 2НЕ-И 15,. первый и второй дновибраторы 16 и 17, элемент ИЛИ
)8, элемент задержки 19, блок 20 памяти и реверсивный счетчик 21.ЦАУП 25
2 содержит последовательно соединенные управляемый инвертор и цифроаналоговый линейный преобразователь, гни этом сигнальный вход управляемого нвертора является аналоговым входом 30 преобразователя 2,а управляющий вход
Йнвертора подключен к выходу знакового разряда регистра 3. Аналоговые входы
ЦАП 5, 8 и 11 подключены к шинам ввода ухполярных опорных напряжений
On °
Функциональный преобразователь раб стает следующим образом.
Допустим, что н начальный момент времени значение входного аналогового 40 сигнала Бьх на входе 1 аргумента находится на первом участке аппроксима ции XO
ЦАП 8 равно Xl и напряжение на выходе 11 равно ХО. Условимся, что при
U» UUon выход компаратора находится
B cocToHHHH "О" H HpH U ) Ugpn B состоянии "1". В этом случае на выходе кОмпаратора 6 будет "О" „а на выходе компаратора 7 "1", При нарастании зиачения аргумента U ь„и достижении им значения Х I срабатывает компаратор 6, переходя в состояние "1". фронт сигнала с выхода компаратора 6 поступает на входы элементов И 14 и
2НЕ™И 15 . Поскольку на входах элементов 14 и 15 присутствует две "1", элемент 14 переключается, а элемент
15 не изменяет своего состояния на выходе. Фронтом сигнала с выхода элемента .14 запускается одновибратор 16, с выхода которого импульс поступает на суммирующий счетный вход ренерсивного счетчика 21, увеличивая содержимое счетчика на единицу. Одновременно импульс с выхода одновибратора 16 через элемент 18 и элемент задержки
19 поступает на вход синхронизации блока памяти. Происходит считывание содержимого ячейки блока памяти с адресом, установленным реверсивным счетчиком, перепись содержимого ячейки н регистры 3, 4, 9, 10 и изменение коэффициентов передачи ЦАП 2,5,8.
Выходное напряжение функционального преобразователя, снимаемое с выхода сумматора I 3,,равно ьЫх П1 11% - ьх K<(N<)+Uon K<(Ng) где U Ug - выходные напряжения преобразователей 2 и 5;
К (N );К .(N ) — коэффициенты передачи преобразователей 2 и 5, зависящие от кодон,хранящихся в регистрах
Зи4.
Одновременно на выходе ЦАП 11 устанавливается напряжение, соответствующее следующей точке интерполяции Х 2.
Состояние компаратора 6 остается без изменений, а компаратор 7 переключается в состояние,"0". Спадом выходного сигнала компаратора 7 одновибраторы не возбуждаются, поскольку одновибра- торы 16 и 17 не изменяют своего состояния на выходе. Дальнейшая работа функционального преобразователя при нарастании входного напряжения аналогична.
При уменьшении входного напряжения происходит процесс переключения компараторов по аналогичному алгоритму. Отличие заключается в том, что . сигналы с выходов компараторов 6 и
7 проходят через элемент 2НЕ-И 15 для переключения счетчика 21 в режиме вычитания.
Таким образом, при отработке нозрастающеro входного сигнала и последовательном расположении узловых значений аргументов ХО«Х1 Х2«ХЗ«
11 на различных участках интерполяции будут следующими. д
Номер участ
10
ХО
Х2
ХЗ
Х2
ХЗ
Х4
Составитель Н. Зайцев
Техред M.Дидык Корректор М. Максимишинец
Редактор О. Спесивых
Заказ 2862/41
Тираж 704
Подписное
ВНИИПИ Государственного комитета СССР по делам изобретений и открытий
113035, Москва, Ж-35, Раушская,наб., д. 4/5
Производственно-полиграфическое предприятие, -г. Ужгород, ул. Проектная, 4
Раздельное использование компа- 20 раторов для дискретизации входного сигнала по четным и нечетным точкам интерполяции позволяет повысить инструментальную точность воспроизведения функций вблизи узловых значений эа счет исключения влияния неидентичности характеристик пар: ЦАП 8— компаратор 6 и ЦАП 11 — компаратор 7.
Формула изобр ет ения З0
Функциональный преобразователь, содержащий цифроаналоговый умножаняций преобразователь, подключенный цифровым входом к выходу первого регистра, а выходом — к первому входу выходного сумматора, соединенного вторым входом с выходом первого цифроаналогового преобразователя, подключенного цифровым входом к выходу второго ре- 40 гистра, информационный вход которого соединен с выходом кода узловых
4 значений ординат блока памяти, подключенного адресным входом к выходу реверсивного счетчика, а первым и вторым выходами кодов узловых значе- ний аргумента к информационным входам третьего и четвертого регистров, выходы которых соответственно соединены с цифровыми входами второго и третьего цифроаналоговых преобразователей, подключенных выходами к первым входам первого и второго компараторов соответственно, вторые входы компараторов соединены с входом задания аргумента функционального преобразователя, о т л и ч а ю— шийся тем, что, с целью повышения инструментальной точности воспроизведения функций, в него введены элементы И, ИЛИ,2НЕ-И, два одновибратора и элемент задержки, причем выход первого компаратора подключен к первому входу элемента И и первому входу элемента 2НЕ-И, второй вход которого соединен с выходом второго компаратора и вторым входом элемента
И, подключенного выходом через первый одновибратор к суммирующему входу реверсивного счетчика и первому входу элемента ИЛИ, а выход элемента 2НЕ-И через второй одновибратор соединен с вычитающим входом реверсивного счетчика и вторым входом элемента ИЛИ, выход которого через элемент задержки подключен к синхрониэирующему входу блока памяти, соединенного выходом кода коэффициента наклона с информационным входом первого регистра, а аналоговый вход цифроаналогового умножающего преобразователя подключен к входу задания аргумента функционального преобразователя.