Преобразователь частоты
Иллюстрации
Показать всеРеферат
Изобретение относится к преобразовательной технике. Целью изобретения является повышение качества выходного напряжения . Устр-во содержит два запоминающих конденсатора 1, 2, которые через ключевые элементы 5, 6, 15, 16 и ключи 74.1... 74.п соединены с вторичными обмотками 76.1...76.П согласующего тр-ра 75. Напряжение , нодаваемое на точки 3, 4, изменяется пропорционально амплитуде задающего напряжения . При этом повыщается точность формирования выходного напряжения в интервалах перехода задающего напряжения через нуль. 1 з. п. ф-лы, 5 ил.
СОЮЗ СОВЕТСНИХ
СОЦИАЛИСТИЧЕСКИХ
РЕСПУБЛИК (gg 4 Н 02 М 5/27
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
К А BTOPCKOMY СВИДЕТЕЛЬСТВУ
БДу
ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССР
ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ (61) 1205240 (21) 4085665/24-07 (22) 07.07.86 (46) 15.06.88. Бюл. № 22 (71) Специальное конструкторско-технологическое бюро геофизической техники (72) Ю. А. Мордвинов и В. А. Захаров (53) 62 1,.314.27 (088.8) (56) Авторское свидетельство СССР № 1205240, кл. Н 02 М 5)27, 1984.
ÄÄSUÄÄ 1403287 А2 (54) ПРЕОБРАЗОВАТЕЛЬ ЧАСТОТЪ| (57) Изобретение относится к преобразовательной технике. Целью изобретения является повышение качества выходного напряжения. Устр-во содержит два запоминающих конденсатора 1, 2, которые через ключевые элементы 5, 6, 15, 16 и ключи 74.1...
74.п соединены с вторичными обмотками
76.1...76.п согласующего тр-ра 75. Напряжение, подаваемое на точки 3, 4, изменяется пропорционально амплитуде задающего напряжения. При этом повышается точность формирования выходного напряжения в интервалах перехода задающего напряжения через нуль. з. и. ф-лы, 5 ил.
1403287
Изобретение относится к преобразовательной технике, в частности к бестрансформаторным преобразователям переменного напряжения одной частоты в переменное напряжение другой частоты.
Целью изобретения является повышение качества выходного напряжения.
На фиг. 1 представлена схема преобразователя частоты; на фиг. 2 — схема управления полностью управляемых ключевых элементов и разрядных ключей переменного тока, входящих в блок управления; на фиг. 3 и 4 — диаграммы напряжений на от дельных элементах схемы; на фиг. 5 — - схема управления дополнительно введенными клю;чами переменного тока, входящая в блок управления.
Преобразователь частоты (фиг. ) содержит два запоминающих конденсатора 1, 2, первые объединенные обкладки которых связаны с точками 3, 4 через первый 5 и второй 6 ключевые элементы, выполненные
:в виде встречно-параллельно соединенных
;полностью управляемых вентильных элементов 7, 8 и 9, 10, а вторые обкладки конденсаторов — - с первыми 11 и 12 силовыми электродами разрядных ключей 13 и 14 переменного тока и с точками 3, 4 через третий 15 и четвертый 16 ключевые элементы, выполненные в виде встречно-napaëëåëûí> соединенных полностью управляемых вентильных элементов 17, 18 и 19, 20, и блок 21 управления, причем объединенные обкладки запоминающих конденсаторов 1, 2 подключены к первому 22 выходному выводу, вторые силовые электроды 23, 24 ключей 13, 14 переменного тока объединены и подключены к второму выходному выводу 25.
При этом блок 21 управления содержит (фиг. 2) первый формирователь 26 прямоугольного напряжения, подключенный к входным выводам, а выходами -- к соответствующим первым входам первой пары двухвходовых логических элементов И 27, 28 и к выходу первой фазосдвигающей схемы 29, выходы которой подключены к вторым входам пары логических элементов И
27, 28, первую пару трехвходовых логических элементов И 30, 31, подключенных своими первыми и вторыми входами к соответствующим выходам упомянутого формирователя 26 и двух амплитудных компараторов 32, 33, входы которых связаны с различными запоминающими конденсаторами 1, 2 и источником 34 задающего напряжения, а также вторую пару трехвходовых логических элементов И 35, 36, первые и вторые входы которых подключены к соответствующим выходам первой пары двухвходовых логических элементов И 27, 28 и к выходам пары логических элементов HF 37, 38, входами подключенных к соответствующим выходам указанных амплитудных компараторов
10 15
2
32, 33, первую и вторую пару двухвходовых логических элементов ИЛИ 39, 40 и 41, 42, выходы которых связаны с управляющими электродами ключевых элементов 8, 20;
10, 18; 9, 17; 7, 19; третью пару трехвходовых элементов И 43, 44, подключенных своими первыми и вторыми входами к соответствующим выходам первой пары двухвходовых логических элементов И 27, 28 и к выходам пары логических элементов HE 37, 38, входами подключенных к соответствующим выходам указанных амплитудных компараторов 32, 33, первую и вторую пары двухвходовых логических элементов ИЛИ 39, 40 и 41, 42, выходы которых связаны с управляющими электродами ключевых элементов
8, 20; 10,18; 7, 19; третью пару трехвходовых элементов И 43, 44, подключенных своими первыми и вторыми входами к соответствующим выходам первой пары двухвходовых логических элементов И 27, 28 и к выходам пары логических элементов HE 37, 38, четвертую пару трехвходовых логических элементов И 45, 46, подключенных своими первыми и вторыми входами к соответствующим выходам первого формирователя 26 и указанных амплитудных компараторов 32, 33, вторую фазосдвигующую схему 47 и второй формирователь 48 прямоугольного напряжения, вход которого соединен с источником 34 задающего напряжения, а выход — с второй фазосдвигающей схемой 47, вторую и третью пары двухвходовых логических элементов И 49, 50 и 51, 52, соединенных входами с соответствующими выходами второй фазосдвигающей схемы 47 и второго формирователя прямоуголыгого напряжения 48, а выходами — с третьими входами упомянутых трехвходовых логических элементов
И 30, 31, 43, 44, 35. 36, 45, 46, выходы которых подключены к соответствующим входам упомянутых двухвходовых логических элементов ИЛИ 39 — 42, четвертую и пятую пару двухвходовых логических элементов И 53, 54 и 55, 56, входы которых связаны с различными выходами упомянутых формирователей 26, 48, третью пару двухвходовых логических элементов ИЛИ 57, 58, входы которых подключены к выходам четвертой и пятой пар двухвходовых логических элементов
И 53 — 56, а выходы — — к управляющим электродам разрядных ключей переменного тока 14, 13.
На фиг. 3 представлены напряжение 59 сети, подаваемое на входные выводы, напряжение 60, формируемое на выходе источника 34 задающего напряжения, напряжение
61 на выходных выходах преобразователя, напряжения 62 и 63, получаемых на выхо1ах первого формирователя 26 прямоугольного напряжения, íàпряжения 64, 65, формируемые на выходах первой фазосдвигающей схемы 29, выходные напряжения 66, 67
1403287
3 второго формирователя 48, выходные напряжения 68, 69 второй фазосдвигаюгцей схемы 47, напряжения 70 — 73, поступающее на ключевые элементы 9, 17; 10, 18; 7, 19;
8, 20 соответственно с выходов двухвходовых логических элементов ИЛИ 41, 40, 42, 39.
В преобразователь частоты (фиг. 1) дополнительно введены п ключей переменного тока 74.1...74.п и согласующий трансформатор 75, концы первичной обмотки которого подключены к входным выводам, п вторичных обмоток 76.1...76.п соединены последовательно и первый конец первой 76.1 вторичной обмотки подключен к точке 4 соединения второго и четвертого полностью yttравляемых ключевых элементов 6, 16, а второй конец п-й вторичной обмотки 76.п и (п — 1) промежуточных отводов — к первым силовым электродам указанных ключей
74.1...74.п переменного тока, вторые силовые электроды которых объединены и подключены к точке 3 соединения первого и третьего полностью управляемых ключевых элементов 5, 15.
На фиг. 4 представлено входное напряжение Us„77 на входных выводах, поступающее на первичную обмотку согласующего трап сформ атора 75, выходное напряжение
U 78 между точками 3 — 4 схемы и пунктирами — выходное напряжение 1)„на выходных выводах 22 — 25 преобразователя, задающее напряжение 79 U,(t).
На фиг. 5 представлены дополнительно введенные в блок 21 управления выпрямитель 80 со сглаживающим фильтром 81, связанные со вспомогательной вторичной обмоткой 76. (и+1) согласующего трансформатора 75, первой цепочкой из последовательно соединенных делителя 82.1 напряжения, амплитудного компаратора 83.1, синхронного RS-триггера 84.1 и усилителя мощности
85.1, (n — 1) цепочками из последовательно соединенных делителя напряжения 82.j (82.2...82.n), амплитудного компаратора
83.j (83.2...83.п) логического элемента неравнозначности 86.j (86.2...86.n), синхронного RS-триггера 84.j (84.2...84.n) и усилителя мощности 85.) (85.2...85.n), формирователь 87 тактирующих импульсов, вход которого связан с вспомогательной обмоткой
76. (и+1) согласующего трансформатора, при этом все входы делителей напряжения
82.1...82.п соединены с выходом сглаживающего фильтра 81, инвертирующие входы амплитудных компараторов 83.1...83.n — с выходом источника 34 задающего напряжения, неинвертируюгций вюд J-го амплитудного компаратора 83.j (j = — 1...n) — с выходом
J-Io делителя напряжения 82.J, первый вход
j-го логического элемента неравнозначности 8б.j (j =2...п) — с выходом (j — 1) -го амплитудного компыратора 83. (j — 1) и К-вхо10
4 дом J-го синхронного RS-триггеры 84.1, Hr(!рой вход J-го логического элементы псрывнозначности 86.) (j =2...n) — - с выходом j-го ам плитудного ком и ыратора 83.j, S-вхо t псрвого синхронного RS-триггеры 84.1 — с выходом первого амплитудного ко 1паратора 83.1, а S-вюды остальных (п — 1) синхропшгх
RS-триггеров 84.2...84.n — с соответствуюгцими выходами логических элеменгoa нсравнозначности 86.2...86.n, R-вход первого синхронного RS-триггера 84.1 — с выходом логического элемента неравнозначности
86.2 второй цепочки, вход 1-го усилителя мощности 85.j — с выюдом j-го синхронного RS-триггера 84.j, а выход — с управляющим электродом 1-го дополнительно введенного ключа переменного тока 74.j.
Преобразователь частоты работает следующим образом.
При подаче напряжения сети на первичную обмотку согласующего трансформатора 75 на выпрямитель 80 поступает переменное напряжение соответствующей амплитуды, которое затем выпрямляется и сглаживающим фильтром 81 из спектра выходного напряжения устраняются высшие гармонические составляющие. Постоянное напряжение с выюда фильтра 81 поступает на делители напряжения 82.1...82.п. Выходное напряжение делителя напряжения 82.п выбирается больше амплитуды задающего и»пряжения при минимальном напряжении выходного напряжения. так как выходные напряжения делителей напряжения зависят от амплитуды напряжения вюдпой сети.
Выходное напряжение делителя 82. (и- -! ) хстанавливается равным 1/2 U,, гдс 1,,„,,— амплитудное значение задающего напряжения Uy(,), выходное напряжение дслитсля
82. (и 2) — 1, 4 U, выходное напряжение
82. (n — 3) — 1, 8 t!,., т. е, выюдныс напряжения делителей напряжения уменьшаются в два раза. На выходах амплитудных компараторов в интервале at перехода задаюгцсго напряжения через нуль формируются логические единицы. Логический элемент нсравнозначности формирует на выходе логическую единицу только при наличии ны входах логической единицы и логического пуля.
Поэтому в интервале t на выходах вссх элементов нера внознач ности форм ируются логические нули. При этом на S-вход псрвого синхронного RS-триггера 84.1 постуtla«r логическая единица, которая обеспсчпвыс г логическую единицу на выходе триггер» 8-1.1 в момент прихода тактируемого импульс;I выхода формирователя 87 тактирусмых пмпх льсов, который обес печи выет по l), lett I II указанных импульсов в момент neрсхо ьы входного напряжения через пуль. Логи гс кая единица с выходы RS-триггеры 84., через усилитель могцностп 85.1 посгупы, включеntt кл1очы перс lenilol о ток;1
03287
14
5 который обеспечивает подключение обмотки 76.1 к точкам 3 — 4. При этом íà R-входы триггеров 84.2...84.п поступают логические единицы и устанавливают их в состояние с логическим нулем на выходе. Первый формирователь 26 прямоугольного напряжения формирует прямоугольные напряжения 62, 63, находящиеся в фазе с напряжением 59 входной сети. Первая фазосдвигающая схема 29 формирует на выходе напряжения 64, 65, сдвинутые относительно напряжений 62, 63 на 90 эл. град. Второй формирователь прямоугольного напряжения 48 формирует на выходах прямоугольные напряжения 66, 67, находящиеся в фазе с задающим напряжением U, (t) формируемым генератором
34. Вторая фазосдвигающая схема 47 обеспечивает получение на выходах напряже;ний 68, 69,сдвинутых относительно напряжений 66, 67 на 90 эл. град. На выходах логических схем И 49, 50, 51, 52 формируются логические единицы в интервалах совпадения логических единиц 67, 69; 66, 69; 66, 68; и 67, 68. Импульсы управления 71, поступающие на транзисторы 10, 18, формируются на выходе логического элемента И 31, на вход которого поступают им пульсы 62, логическая единица с выхода логического элемента И 50 в интервале времени t,— (t„+
+ :- - ) и сигнал с выхода амплитудного г компаратора 32. Отметим, что в интервале времени 1,— (, разрядный ключ переменного тока 14 включен, и конденсатор 2 подключен к выходным выводам 22 — 25 и обеспечивает питанием нагрузку. Включение транзисто ров 10 и 18 обеспечивает заряд накопитель,ного конденсатора 1 до величины, соответ.ствующей заданному напряжению. В момент равенства задающего напряжения U (t) и напряжения, пропорционального напряжению на конденсаторе 1, амплитудный ком паратор обеспечивает на выходе логический нуль, что приводит к выключению транзисторов 10 и 18. В интервале времени t,— t, к нагрузке подключается подготовленный запоминающий конденсатор 1 за счет включения разрядного ключа 13 переменного тока (ключ 14 переменного тока выключен) .
Импульс управления 73, фронт которого совпадает с моментом перехода входного напряжения через нуль, обеспечивает включение транзисторов 8, 20. Указанный импульс управления формируется на выходе логического элемента И 30, на входы которого поступают импульсы 63, импульсы с выхода логического элемента И 50 и с выхода амплитудного компаратора 33. Выключение указанных транзисторов происходит в момент равенства задающего напряжения и напряжения, пропорционального напряжению заряжаемого конденсатора 2 за счет формирования логического нуля на выходе ам5
6 плитудного компаратора ЗЗ. Аналогичным образом формируются им пульсы управления остальными транзисторами 17, 18, 7, 8, 9, 10, 19, 20. При достижении задающим напряжением U (t) соответствующей величины на выходе дополнительно введенного амплитудного ком паратора 83.1 формируется логический нуль, после чего на выходе логического элемента неравнознач ности 86.2 формируется логическая единица, которая при приходе тактирующего импульса с выхода формирователя 87 обеспечивает переключение синхронных RS-триггеров 84.1 и 84.2. При этом на выходе триггера 84.2 появляется логическая единица, которая обеспечивает включение второго ключа переменного тока 74.2, увеличивая тем самым напряжение, используемое для заряда запоминающих конденсаторов. Переключение дополнительно введенных ключей переменного тока только в момент перехода входного напряжения через нуль исключает дополнительную перегрузку ключевых элементов 5, 6, 15, 16 по току. При этом управление ключевыми элементами 5, 6, 15, 16 не зависит от от того, какая обмотка согласующего трансформатора подключена к токам 3 — 4. По мере увеличения амплитуды задающего напряжения переклк>чаются синхронные RSтриггеры с последующими порядковыми номерами и, следовательно, ключи переменного тока 74.3...74.п. Особенности управления ключевыми элементами в интервалы уменьшения амплитуды задающего напряжения, когда необходимо уменьшать амплитуду выходного напряжения 61, следующие. В интервале времени т — t импульс управления
72 поступает на транзисторы 7, 19, причем фронт импульса совпадает с моментом максимум а ам плитуды входного на п ряжения, чем обеспечивается ограничение максимума тока через ключевые элементы 5, 6, 15, 16.
Импульс управления 72 в интервале времени
t,— t формируется на выходе логического элемента И 36, входы которого соединены с выходом логического элемента И 51 и выходом логического элемента НЕ 38, связанного с амплитудным компаратором 33. Срез импульса управления 72 определяется момен том равенства задающего напряжения
11 (t) и напряжения, пропорционального напряжению на конденсаторе 2. Последовательности импульсов напряжения 70 — 73, поступающие соответственно на транзисторы 9, 17, 10, 18; 7, 19 и 8, 20, наглядно иллюстрируют последовательности включения указанных транзисторов. При этом незачерненные импульсы поступают»а транзисторы при формировании увеличивающейся по амплитуде части выходного напряжения, а зачерненные — при формировании уменьшающейся по амплитуде части выходного напряжения.
1403287
Таким образом, введение дополнительных элементов в известный преобразователь частоты позволяет улучшить качество выходного напряжения, т. е. точность воспроизведения задающего напряжения U (g) за счет повышения точности формирования выходного напряжения в интервалах перехода задающего напряжения через нуль. Достигается это за счет изменения напряжения, подаваемого на точки 3 — 4, пропорционально амплитуде задающего напряжения, чем уменьшается влияние времени выключения ключевых элементов на точность воспроизведения задающего напряжения. При этом суммарное количество витков всех вторичных обмоток согласующего трансформатора выбирают из соотношения » У17 K . W 1А юанях
1 1 tex где К = 1,1 — 1,2 — коэффициент запаса;
W; — количество витков первичной обмотки согласующего трансформатора;
Ц,, U, „— амплитудное значение напряжения на входных и выходных выводах соот ветст вен но.
Напряжение последовательно соединенных всех вторичных обмоток 76.1...76.п участвует при формировании напряжения от
0,5 U„.»,Д до U„, при включенном состоя- З0 нии ключа переменного тока 74.п. Коэффициенты запаса выбираются из условия обеспечения заряда конденсаторов 1, 2 до максимального значения как максимума за четверть периода входного напряжения.
Соотношения количества витков (напряжений) W +,) (j+1) -й вторичной обмотки согласующего трансформатора связано с количеством витков j-x предыдущих вторичных обмоток соотношением
Wqii,) = KW;, 1=1 где W — количество витков i-й вторичной обмотки согласующего трансформатора. 45
Если принять количество витков вторичной обмотки за единицу, то W e <.,Ю т .
:Ъ т :Ъ т .Wvgs= 1:1:2:4:8... Такое соотношение витков позволяет в каждом поддиапазоне между коммутацией соседних ключей переменного тока 74. (n — 1) и 74.п 50 увеличивать амплитуду напряжения в точках 3 — 4 в два раза, чем обеспечивается более точное воспроизведение задающего напряжения в интервалах перехода его через н левое значение.
55 фор,ц ула изобретения
1. Преобразователь частоты по авт. св. № 1205240, отличающийся тем, что, с целью повышения качества выходного напряжения, дополнительно введены п ключей переменного тока и согласующий трансформатор, концы первичной обмотки которого подключены к входным выводам, и вторичных обмоток соединены последовательно и первый конец первой вторичной обмотки подключен к точке соединения второго и четвертого полностью управляемых ключевых элементов, а второй конец и-й вторичной обмотки и (и — 1) промежуточных отводов — к первым силовым электродам указанных ключей переменного тока, вторые силовые электроды которых объединены и подключены к точке соединения первого и третьего полностью управляемых ключевых элементов, и блок управления дополнительно снабжен выпрямителем со сглаживающим фильтром, связанным со вспомогательной вторичной обмоткой согласующего трансформатора, первой цепочкой из последовательно соединенных делителя напряжения, амплитудного компаратора, синхронного RS-триггера и усилителя мощности, (и — 1) цепочками из последовательно соединенных делителя напряжения, амплитудного компаратора, логического элемента неравнозначности, синхронного RS-триггера и усилителя мощности, формирователем тактируем ых импульсов, вход которого связан с вспомогательной обмоткой согласующего трансформатора, при этом все входы делителей напряжения соединены с выходом сглаживающего фильтра, инвертирующие входы амплитудных компараторов — с выходом источника задающего напряжения, неинвертирующий вход
j-го амплитудного компаратора — с выходом 1-го делителя напряжения, первые входы 1-го логического элемента неравнозначности — с выходом (j — 1) -го амплитудного компаратора и R-входом j-го синхронного
RS-триггера, второй вход j-го логического элемента неравнозначности — с выходом j-го амплитудного компаратора, S-вход первого синхронного RS-триггера — с выходом первого амплитудного компаратора, а S-входы остальных (п — 1) синхронных RS-триггеров — с соответствующими выходами логических элементов неравнозначности, Rвход первого синхронного RS-триггера — с выходом логического элемента неравнозначности второй цепочки, вход j-го усилителя мощности — с выходом 1-го синхронного
RS-триггера, а выход — с управляющим электродом 1- го дополнительно введенного ключа переменного тока.
2. Преобразователь частоты по и. 1, отличающийся тем, что количество витков
W(j+1) (j+1)-ой вторичной обмотки согласующего трансформатора выбирают из соотношения
W(j+1) = X W,, 1 103287
137, 76 17
779 где Ю вЂ” количество витков i-й вторичной обмотки согласующего трансформатора, а суммарное количество витков всех вторичных обмоток согласующего трансформатора выбирают из соотношения
tf
Р туг К цг Я, гй. Вь х вй U<м вх где К = 1,1 — 1,2 — — коэффициент запаса;
W, — — количество витков первичной обмотки согласующего трансформатора;
U„„, U
1403287
9ис 5
Составитель Г. Мыцык
Редактор Н. Швыдкая Техред И. Верес Корректор И. Муска
Заказ 2879/51 Тираж 665 Подписное
ВНИИГ1И Государственного комитета СССР по делам изобретений и открытий
113035, Москва, Ж вЂ” 35, Раучшская наб.. д. 4,5
Производственно-полиграфическое предприятие, г. Ужгород, 1.л. Г!роектная, 4