Цифровой фазометр среднего значения
Иллюстрации
Показать всеРеферат
Изобретение относится к радиоизмерительной технике. Цифровой фазометр содержит регулируемые усилители 1 и Z, компараторы 3 и 4, формирующий блок 5, D-триггер 6, генератор 7 тактовых импульсов, элемент 2И-НЕ 8, счетчик 9 импульсов и буферный регистр 10. Введение сумматоров 11 и 13, мультиплексора 12 и буферных регистров 14 и 15 позволяет повысить точность измерения за счет усреднения результатов измерения за п предыдущих циклов измерений. Кроме того, устройство позволяет получать постоянную информацию о результате измерений и изменений значений управляющего сигнала на управляющем входе мультиплексора 12 и быстро изменять усреднение результатов измерения как от величины помех в исследуемом напряжении, так и при изменении частоты исследуемого напряжения. 1 ил. с (О
СОЮЗ СОВЕТСКИХ
СОЦИАЛИСТИЧЕСКИХ
РЕСПУБЛИК д1 1 О 01 К 25/00
ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР
ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ
ОПИСАНИЕ ИЗОБРЕТЕНИЯ д::К А BTOPCHOMY СВИДЕТЕЛЬСТВУ (21) 4147349/24-21 (22) 18. 11.86 (46) 23.06.88. Бюл. 11 - 23 (72) В.Н. Кот, Я.П. Цар .и Г.Б. Крапчин (53) 621.317(088.8) (56) Мирский Г.Я. Электронные измерения. Радиосвязь, 1986, Смирнов П.Т. Цифровые фаэометры.
М.: Энергия, 1974, с. 16, рис. 8. (54) ЦИФРОВОЙ ФАЗОМЕТР СРЕДНЕГО 3НАЧЕНИЯ (57) Изобретение относится к радиоиэмерительной технике ° Цифровой фазометр содержит регулируемые усилители 1 и 2, компараторы 3 и 4, формирующий блок 5, D-триггер 6, генера„„SU,, 1404973 А 1 тор 7 тактовых импульсов, элемент
2И-НЕ 8, счетчик 9 импульсов и буферный регистр 10. Введение сумматоров
11 и 13, мультиплексора 12 и буферных регистров 14 и 15 позволяет повысить точность измерения за счет усреднения результатов измерения за и предыдущих циклов измерений. Кроме того, устройство позволяет получать постоянную информацию о результате измерений и изменений значений управляющего сигнала на управляющем входе мультиплексора 12 и быстро изменять усреднение результатов измерения как от величины помех в исследуемом напряжении, так и при изменении частоты исследуемого напряжения. 1 ил.
1404973
Изобретение относится к радиоизмерительной технике и может быть использовано для измерения среднего значения фазового сдвига между двумя периодическими напряжениями.
Цель изобретения — повышение точности измерения.
На чертеже представлена схема фазометра. 10
Цифровой фазометр среднего значения сдвига фаэ содержит первый 1 и второй
2 регулируемые усилители, первый 3 и второй 4 компараторы, формирующий блок 5, D-триггер 6, генератор 7 так- 15 товых импульсов, логический элемент
2И-НЕ 8, счетчик 9 импульсов, первый буферный регистр 10, первый сумматор
11, мультиплексор 12, второй сумматор 13, второй 14 и третий 15 буферные регистры, вход 16 опорного напряжения, вход 17 исследуемого напряжения, вход 18 управления мультиплексором, выход 19 цифрового фазометра, !
Причем вход первого регулируемого усилителя 1 является входом 16 опорного напряжения, а,вход второго регулируемого усилителя 2 является входом .17 исследуемого напряжения цифрового
- фазометра, вход первого компаратора 330 соединен с выходом первого регулируемого усилителя 1 и его выход с входом формирующего блока 5, выход которого соединен с установочными входами
D-триггера 6, счетчика 9 импульсов и со счетными входами первого 10, второго 14 и третьего 15 буферных регистров, первый вход второго компаратора 4 соединен с выходом второго регулируемого усилителя 2, вторые входы 10 компараторов соединены с общей шиной, выход компаратора 4 соединен со счетным входом D-триггера 6, информационный вход которого соединен с общей шиной, а его выход соединен с первым входом логического элемента 2И-НЕ 8, второй вход которого соединен с генератором 7 тактовых импульсов, а выход со счетным входом счетчика 9 импульсов, выходы разрядов последнего соединены с информационными входами первого буферного регистра 10, выходы которого соединены с первыми входами первого сумматора 11, вторые входы которого соединены с выходами второго
55 буферного регистра 14, информационные входы мультиплексора 12 соединены с выходами сумматора 11, а выходы мультиплексора соединены с вторыми входами второго сумматора 13, выходы которого соединены с информационными входами второго 14 и третьего 15
1 буферных регистров, выходы третьего буферного регистра 15 являются выходами цифрового фазометра, причем входы управления мультиплексора 12 являются входами 18 управления, устанавливающими коэффициент усреднения результатов измерения.
Фазометр работает следующим образом.
На выходе цифрового фаэометра,измеряющего мгновенное значение сдвига фаз, применен цифровой фильтр, состоящий из двух двоичных Сумматоров, одного мультиплексора и двух буферных регистров. Цифровой фильтр работает по следующему алгоритму: 1 (п+1) 1 р д+Г 1(п+1) 1 1ср,пЭ/Р1 где N « — среднее значение результатов измерений, полученных за и предыдущих циклов измерений;
NÄ(n+1) — среднее значение результатов измерений, полученных в результате последнего измерения;
Б(п+1) — результат измерений, полученных в последнем цикле Измерений;
F — коэффициент усреднения (сглаживания) °
Коэффициент усреднения связан с периодом исследуемого колебания Т и эквивалентной постоянной цепи следующим соотношением:
Т F — 1п Р-1 экВ
Из соотношения следует то, что для получения постоянного значения эквивалентной постоянной цепи, при изменении частоты исследуемого напряжения, необходимо изменять коэффициент усреднения, Регулируемыми усилителями 1 и 2 устанавливается амплитуда напряжения, обеспечивающая нормальную работу компараторов 3 и 4. При превьппении напряжением, поступающим с входа 16, нулевого уровня на выходе компараторов устанавливается высокий логический уровень (в дальнейшем "1"). По фронту изменения выходного состояния компаратора . формирующим блоком 5
1404973 входы сумматора 13, на первые входы которого поступает двоичное число, записанное в буферном регистре 15 и полученное в результате предыдущих
55 формируются короткие импульсы. Импульсы поступают на установочные входы D-триггера 6, счетчика 9 и счетные входы буферных регистров (О, 14 и 15. С поступлением этих импульсов
Ь заканчивается один цикл измерений и начинается новый. Сформированный импульс, поступая на счетный вход буферных регистров 10, 14 и 15, запи- 10 сывает в них двоичные числа, поступающие к ним на информационные входы и, поступая на установочные входы, устанавливает на выходе D òðèããåð 6
"1", а на выходе всех разрядов счетчика 9 — низкий логический уровень (в дальнейшем "О"). Таким образом, "1", поступая с D-триггера 6 на первый вход логического элемента 2И вЂ” НЕ
8, разрешает поступать на счетный вход счетчика 9 импульсов импульсам с генератора 7 тактовых импульсов.
После того как исследуемый сигнал, поступающий на вход 17, превысит нулевой уровень, на выходе компаратора
4 установится "1" и, поступая на счетный вход D-триггера 6, запишет на его прямом выходе "О". Этот сигнал, поступая на первый вход логического элемента 2И-НЕ 8, установит íà его выходе "1" и запретит прохождение тактовых импульсов на счетный вход счетчика 9 импульсов. Следовательно, на выходах счетчика 9 импульсов записано двоичное число, определяемое временем между переходами нулевого уровня напряжениями, поступающими на входы 16 и 17 цифрового фазометра.
Полученный результат в начале каждого цикла записывается в буферный регистр
10, с выходов которого поступает на первые входы сумматора 11. На вторые входы этого же сумматора поступает проинвертированный результат, записанный в буферном регистре 14, Таким образом, сумматор 11 выполняет вычита45 ние из полученного результата двоичного числа, полученного в результате предыдущих вычислений. Двоичное число, полученное на выходе сумматора 11> поступает на мультиплексор 12, который выполняет сдвиг на один, два или три разряда (деление на два, четыре, восемь). Полученное число на выходе мультиплексора поступает на вторые циклов. Результат, полученный на выходе сумматора 13, является двоичное число, которое соответствует среднему значению измеренного сдвига фаз за предыдущие и периодов (циклов).
С приходом следующего импульса, сформированного формирующим блоком 5, полученный результат записывается в буферные регистры 14 и 15 и поступает на выход 19 цифрового фазометра.
На вход 18 подается двоичное число, определяющее сдвиг, выполняемый мультиплексором 12 (ва какое число делить), двоичного числа, получаемого на выходе сумматора 11, Таким образом, предлагаемый фазометр позволяет повысить точность измерения за счет усреднения результатов измерения за и предыдущих циклов измерений, получать постоянную информацию о результате измерений и изменении значений управляющего сигнала на управляющем входе мультиплексора, быстро (оперативно) изменять усреднение результатов измерения как от величины помех в исследуемом напряжении, так и при изменении частоты исследуемого напряжения.
Формула и з о б р е т е н и я
Цифровой фазометр среднего значения, содержащий первый и второй регулирующие усилители, выходы которых соединены с неинвертирующими входами первого и второго компараторов, их инвертирующие входы соединены с общей шиной. выход первого компаратора соединен с входом формирующего блока, выход которого соединен с установочным входом D-триггера, установочным входом счетчика импульсов и счетным входом первого буферного регистра, выход второго компаратора соединен со счетным входом П-триггера, выход которого соединен с первым входом логического элемента 2И-НЕ, второй вход логического элемента 2И-НЕ соединен с генератором тактовых импульсов, выход логического элемента 2И-НЕ соединен со счетным входом счетчика импульсов, выводы разрядов счетчика импульсов соединены с инфдрмационными входами первого буферного регистра, отличающийся тем, что, с целью повышения точности измерения, в него введены два суммато1404973
Составитель Л. Воронина
Редактор Н. Бобкова Техред М.Ходанич Корректор С. Черни
Заказ 3099/49 Тираж 772 Подписное
ВНИИПИ Государственного комитета СССР по делам изобретений и открытий
1l3035, Москва, R-35, Раушская наб., д. 4/5
Производственно-полиграфическое предприятие, г. Ужгород, ул. Проектная, 4 ра, мультиплексор, второй и третий буферные регистры, первые входы первого сумматора соединены с выходами первого буферного регистра, вторые входы соединены с выходами второго буферного регистра, выходы первого сумматора соединены с информационными входами мультиплексора, выход которого соединен с первыми входами вто10 рого сумматора, вторые входы второго сумматора соединены с выходами третьего буферного регистра, выходы второго сумматора соединены с информационными входами второго и третьего буферных регистров, а их счетные входы соединены с выходом формирующего блока, причем входы управления мультиплексором являются входами управления цифрового фазометра.