Множительно-делительное устройство

Иллюстрации

Показать все

Реферат

 

Изобретение относится к электрическим устройствам и может быть использовано в аналоговых вычислительных машинах. Целью изобретения является расширение диапазона входных сигналов. Множительно-делительное устройство содержит первый и второй элементы с управляемым сопротивлением , вьшолненные на первом и втором полевых транзисторах 1 и 2, первый и второй операционные усилители 3 и 4, первый и второй масштабные резисторы 5 и 6, первый, второй, третий компараторы 7-9, первый, второй и третий фазоинверторы 10-12, сумматор 13 по модулю два, первый, второй и третий двухпозиционные переключатели 14-16, вход сигнала-делителя 17, входы первого и второго сигналов-сомножителей 18 и 19, выход 20. Принцип действия множительно-делительного устройства основан на регулировании сопротивления каналов первого и второго полевых транзисторов 1 и 2 в зависимости от величин преобразуемых сигналов. Множительно-делительное устройство обеспечивает перемножение и деление сигналов в четьфех квадрантах , 1 ил. с (Л с

СОЮЗ СОВЕТСНИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИН (5D 4 G 06 С 7/16

/ 0ф

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К A ВТОРСКОМЪ СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ (21) 4169597/24-24 (22) 29 ° 12.86 (46) 23.06.88. Бюл. Ф 23 (72) Д.А.Конюшкевич (53) 681.335(088.8) (56) Авторское свидетельство СССР

У 691874, кл. G 06 G 7/16, 1977.

Авторское свидетельство СССР

9 1176347, кл. G 06 G 7/16, 1984. (54) МНОЖИТЕЛЪНО-ДЕЛИТЕЛЬНОЕ УСТРОЙСТВО . (57) Изобретение относится к электрическим устройствам и может быть использовано в аналоговых вычислительных машинах. Целью изобретения является расширение диапазона входных сигналов. Множительно-делительное устройство содержит первый и второй элементы с управляемым сопротивлениI ем, выполненные на первом и втором

„,SU„1405077 А1 полевых транзисторах 1 и 2, первый и второй операционные усилители 3 и

4, первый и второй масштабные резисторы 5 и 6, первый, второй, третий компараторы 7-9, первый, второй и третий фазоинверторы 10-12, сумматор

13 по модулю два, первый, второй и третий двухпозиционные переключатели

14-16, вход сигнала-делителя 17, входы первого и второго сигналов-сомножителей 18 и 19, выход 20. Принцип действия множительно-делительного устройства основан на регулировании сопротивления каналов первого и второго полевых транзисторов 1 и 2 в зависимости от величин преобразуемых сигналов. Множительно-делительное устройство обеспечивает перемножение и деление сигналов в четырех квадрантах. 1 ил.

1405077

Изобретение относится к электри( ческим вычислительным устройствам и может быть использовано в аналоговых вычислительных машинах. 5

Целью изобретения является расширение диапазона входных сигналов.

На чертеже изображена функциональная схема множительно-делительного устройства. 10

На схеме обозначены первый и второй полевые транзисторы 1 и 2, пер( вый и второй операционные усилители

3 и 4, первый и второй масштабные резисторы 5 и 6, первый, второй и 15 третий компараторы 7-9, первый, второй и третий фазоинверторы 10-12, сумматор 13 по модулю два, первый, второй и третий двухпозиционные переключатели 14-16, вход сигнала-делите-20 ля 17, вход первого сигнала-сомножителя 18, вход второго сигнала-сомножителя 19, выход 20, шина 21 нулевого потенциала.

Множительно-делительное устройст- 25 во работает следующим образом.

При первом сочетании полярностей входных сигналов, когда сигнал-делитель на входе 17 и второй сигналсомножитель на входе 19 имеют положи- 30 тельную полярность, первый сигналt сомножитель на входе 18 имеет произ вольную полярность. Выходной сигнал первого операционного усилителя 3 через третий двухпозиционный переклю-, (35 чатель 16 изменяет проводимости первого и второго полевых транзисторов

1 и 2 до тех пор, пока ток через цепь: вход второго сигнала-сомножителя 19> первый двухпозиционный переключатель 14, второй масштабный резистор 6, неинвертирующий вход перво- го операционного усилителя 3, не уравнивается с током через канал первого полевого транзистора 1, т.е. до выполнения условия

7С = КС где G — проводимость второго мас6 штабного резистора 6;

G — проводимость первого полево1 го транзистора 1;

Z — сигнал-делитель с входа 17;

7 "- второй сигнал-сомножитель с входа 19.

Выход второго операционного усилителя 4 подключен через второй фазоинвертор 11 и второй двухпозиционный переключатель 15 к выходу 20 устройства, на котором формируется напряжение

С 2

U=X- ——

Вых (2)

5 где G — проводимость второго полевого транзистора 2;

G — проводимость первого масштабного резистора 5

Х вЂ” первый сигнал-сомножитель с входа 18.

Учитывая, что первый и второй полевые транзисторы 1 и 2 согласованы по параметрам, выражение (2) с учетом (1) можно записать в виде

С6

U =Х вЂ” — — - =A — —. (3) бых

При второй комбинации знаков входных сигналов сигнал-делитель на входе 17 имеет отрицательную полярность, второй сигнал-сомножитель на входе 19 имеет положительную полярность, а первый сигнал-сомножитель на входе

18 имеет произвольную полярность. В этом случае. срабатывает первый компаратор 7, выходной сигнал которого приведет к формированию на выходе сумматора 13 по модулю два сигнала, которым переключается первый и второй двухпозиционные переключатели

l4 и 15. В результате выход фаэоинвертора 10 подключается к выходу второго масштабного резистора 6. То есть на первом операционном усилителе 3 сравниваются токи отрицательной полярности, проходящие через первый полевой транзистор 1 и через первый фазоинвертор 10, первый двухпозиционный переключатель 14 и второй масштабный резистор 6. Сравнение произойдет тогда, когда отрицательное напряжение на выходе первого операционного усилителя 3 приведет к срабатыванию третьего компаратора 9, выходное напряжение которого приведет к переключению третьего двухпозиционного переключателя 16, через который выход третьего фазоинвертора 12 подключается к затворам первого и второгЬ полевых транзисторов 1 и 2. На их затворах действует положительное управляющее напряжение, которое и позволит пропускать через. первый полевой транзистор 1 отрицательный сигнал-делитель с входа 17.

Через второй двухпозиционный переключатель 15 выход 20 устройства соеди1405077

45

55 нен с выходом второго операционного усилителя 4. Полярность сигнала на выходе 20 устройства всегда противоположна полярности сигнала на входе 18.

При третьей комбинации сигналов на входах сигнал-делитель на входе

17 имеет положительную полярность, второй сигнал-сомножитель на входе

19 — отрицательную полярность, первый сигнал-сомножитель на входе 18произвольную полярность.

В этом случае срабатывает второй компаратор 8, выходное напряжение которого приведет к формированию на выходе сумматора 13 по модулю два управляющего сигнала.

В результате срабатывает первый и второй двухпозиционные переключатели 14 и 15.

Выход первого фазоинвертора подключен к второму масштабному резистору 6. На первом операционном усилителе 3 сравниваются токи положительной полярности, проходящие через первый полевой транзистор 1, через фазоинвертор 10, через первый двухпозиционный переключатель 14 и второй масштабный резистор б. Сравнение токов будет тогда, когда положительное напряжение на выходе первого операционного усилителя 3 будет подведено к затворам первого и второго полевых транзисторов 1 и 2.

Через второй двухпозиционный переключатель 15 выход 20 подключается к выходу второго операционного усилителя 4.

Знак сигнала на выходе 20 устройства всегда противоположной полярности, чем знак сигнала на входе первого сигнала-сомножителя 18.

При четвертой комбинации знаков входных сигналов сигнал-делитель на входе 17 и второй сигнал-сомножитель на входе 19 имеют отрицательную полярность, а первый сигнал-сомножитель на входе 18 имеет произвольную полярность. В этом случае сработают первый и второй компараторы 7 и 8.

На входах первого операционного усилителя 3 сравниваются токи отрицательной полярности, проходящие через первый полевой транзистор 1, первый двухпозиционный переключатель 14 и второй масштабный резистор 6. Сравнение произойдет тогда, когда отрицательное напряжение на выходе первого операционного усилителя 3 вызовет срабатывание третьего компаратора 9, выходное напряжение которого приведет к срабатыванию третьего двухпозиционного переключателя 16, через который подключается выход третьего фазоинвертора 12 к затворам первого и второго полевых транзисторов 1 и 2.

На них, обеспечивается положительное управляющее напряжение, которое и позволит пропускать для сравнения отрицательное значение сигнала-делителя с входа 17. Выход второго операционного усилителя 4 подключается через второй фазоинвертор 11 и второй двухпозиционный переключатель 15 к выходу 20 устройства.

Для получения произведения двух сигналов любой полярности с входов

18 и 19 на вход 17 подается сигнал фиксированного уровня любой полярности.

Для получения частного .двух сигналов любой полярности подают сигналделитель на вход 17 .а сигнал-делимое подают на вход 19 (или 18), на вход 18 (или 19) подают сигнал фиксированного уровня любой полярности.

Таким образом, множительно-делительное устройство позволяет выпол- нять умножение или деление сигналов любой полярности, при этом сигнал фиксированного уровня может быть также любой полярности. Если необходимо определить знак на выходе устройства, который должен соответствовать знаку умножения или деления двух сигналов, сигнал фиксированного уровня должен быть положительным.

Множительно-делительное устройство позволяет производить умножение или деление двух сигналов в четырех квадрантах.

Формула изобретения

Множительно-делительное устройство, содержащее первый и второй элементы с управляемым сопротивлением, выполненные соответственно на первом и втором полевых транзисторах, первый и второй операционные усилители, Ф. к инвертирующим входам которых подключены истоки соответственно первого и второго полевых транзисторов, между инвертирующим входом и выходом второго операционного усилителя включен первый масштабный резистор, неинСо ст авитель О. Отр аднов

Редактор Л. Гратилло Техред g,дндык Корректор А.Обручар

Заказ 3107/54

Тираж 704 Подписное

В11ИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб,, д, 4/5

Производственно-полиграфическое предприятие, г. Ужгород, ул. Проектная, 4

5 140507 вертирующий вход второго операционно-. го усилителя соединен с шиной нулевого потенциала, к неинвертирующему входу первого операционного усилите5 ля подключен первый выход второго масштабйого резистора, сток первого полевого транзистора является входом сигнала-делителя устройства, сток второго полевого транзистора являет- 1р ся входом первого сигнала-сомножителя устройства, затворы первого и второго полевых транзисторов объединены, о т л и ч а ю щ е е с я тем, что, с целью расширения диапазона входных 1 сигналов, в него введены первый, второй и третий компараторы, первый, второй и третий фаэоинверторы, сумматор по модулю два, первый, второй и третий двухпозиционные переключатели, 2р причем первый вход первого компарато.ра соединен со стоком первого полевого транзистора, первый вход второго компаратора является входом второго сигнала-сомножителя устройства и сое- 25 динен с входом первого фазоинвертора и первым информационным входом перво1 го двухпозиционного переключателя, второй вход которого подключен к выходу первого фазоинвертора, выход второ- дб го операционного усилителя через второй фазоинвертор подключен к перво7 6 му информационному входу второго двухпозиционного переключателя, второй информационный вход которого подключен к выходу второго операционного усилителя, выход второго двухпозиционного переключателя является выходом устройства, выход первого операционного усилителя соединен с первым входом третьего компаратора, первым ин- ° формационным входом третьего двухпоэиционного переключателя и входом третьего фазоинвертора, выход которого подключен к второму информационному входу третьего двухпозиционного переключателя, выход которого соединен с затвором первого полевого транзистора, выходы первого и второго компараторов подключены к входам сумматора по модулю два, выход которого соединен с управляюшими входами первого и второго двухпозиционных переключателей, выход первого двухпозиционного переключателя подключен к второму выводу второго масштабного резистора, выход третьего компаратора соединен с управляющим входом третьего двухпоэиционного переключателя, вторые входы первого, второго и третьего компараторов подключены к шине нулевого потенциала.