Устройство для регистрации формы однократных электрических сигналов

Иллюстрации

Показать все

Реферат

 

Изобретение относится к области измерительной техники. Устройство для регистрации формы однократных электрических сигналов содержит входной блок 1 , блок 9 управления, аналого-цифро-: вой преобразователь 7, генератор 10 тактовых импульсов, блок 8 восстановления , блок 6 коррекции, блок 5 аналоговой памяти. Блок 9 управления содержит триггеры 12,15,19, элементы ИЛИ 16,20, счетчики 14,18, коммутаторы 13, 17 и компаратор П. Устройство имеет повышенную эффективность использования памяти путем экономии ее объема. 1 з.п. ф-лы, 1 ил.

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК (Я) 4 G 01 R 29 02

ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ

АССР р,,.

ОПИСАНИЕ ИЗОБРЕТЕНИЯ " „Д1

Н А BTOPCHOMV СВИДЕТЕЛЬСТВУ (21) 4170601/24-21 (22) 30. 12. 86 (46) 30.06.88. Бюл. У 24 (71) Рязанский радиотехнический инсе титут (72) В. Г. Кряков, Е.M. Прошин и В.Н. Штырков (53) 621.317.333(088.8) (56) Е.И. Рехин и др. Измерение однократных сигналов в современной ядерной физике. M.: 1983, с. 40-45. (54) УСТРОЙСТВО ДЛЯ РЕГИСТРАЦИИ ФОРМЫ

ОДНОКРАТНЫХ ЭЛЕКТРИЧЕСКИХ СИГНАЛОВ

ÄÄSUÄÄ 1406533 И (57) Изобретение относится к области измерительной техники. Устройство для регистрации формы однократных электрических сигналов содержит входной блок

1, блок 9 управления, аналого-цифро-. вой преобразователь 7, генератор 10 тактовых импульсов, блок 8 восстановления, блок 6 коррекции, блок 5 аналоговой памяти. Блок 9 управления содержит триггеры 12,15,19, элементы

ИЛИ 16,20, счетчики 14,18, коммутаторы 13, 17 и компаратор 11. Устройство имеет повышенную эффективность использования памяти путем экономии ее объема. 1 з.п. ф-лы, 1 ил.!

406533

Изобретение относится к измерительной технике и может быть исполь.зовано для исследования кратковременных однократных электрических сигналов.

Целью изобретения является повышение эффективности использова ния памяти путем экономии ее объема.

На чертеже приведена блок-схема предлагаемого устройства. !О

Устройство содержит входной блок 1, аналоговые коммутаторы 2-4, блок 5 аналоговой памяти, блок 6 коррекции, аналого-цифровой преобразователь 7, блок 8 восстановления, блок 9 управ в !5 ! ленин, генератор 10 тактовых импульсов, причем первый вход блока 9 управления поцключен к выходу входного блока 1, а второй вход связан с шиной "Готов". Вход генератора 10 так- 20 товых импульсов соединен с первым выходом блока 9 управления, а выход с ,вторым входом аналого-цифрового преобразователя 7, первый вход первого аналогового коммутатора 2 соединен 25 с выходом входного блока 1, второй вход соединен с первым выходом аналого-цифрового преобразователя 7, Ю третий вход соединен с первым выходом

1 блока 8 восстановления. Первый вход 30

1 второго коммутатора 3 соединен с контрольным сигналом, второй вход соединен с вторым выходом аналогоцифрового преобразователя 7, третий вход соединен с вторым выходом блока

8 восстановления. Первый вход третьего коммутатора 4 соединен с третьим выходом аналого-цифрового преобразо-! вателя 7„ второй вход соединен с третьим выходом блока 8 восстановления, 40 причем четвертый вход первого и второго коммутаторов 2 и 3 соединен с в вторым выходом блока 9 управления, пятый вход первого, второго и третий вход третьего коммутаторов 2,3 и 4 соединен с первым выходом блока 9 управления. Шестой вход первого и вто— рого коммутаторов 2 и 3 и четвертый вход третьего коммутатора 4 соединен с третьим выходом блока 9- управления, 50 выходы первого 2, второго 3, третьего

4 аналоговых коммутаторов соединены соответственно с первым, вторым, третьим входом блока 5 аналоговой памяти, а четвертый вход — с выходом ге55 нератора 10 тактовых импульсов. Первый, второй, третий выход блока 5 аналоговой памяти соединен соответственно с первым и вторым входами блока 6 коррекции. Первый, второй и третий входы блока 6 коррекции соединены с входом контрольного сигнала, а выход соединен с первым входом аналого-цифрового преобразователя.

Блок 9 управления содержит компаратор 1 1, первый триггер 1 2, первый коммутатор 13,первый счетчик 14,второй триггер 15, первый элемент ИЛИ 16, второй коммутатор 17, второй счетчик 18, третий триггер 19, второй элемент

ИЛИ 20, причем первый вход является первым входом блока 9 управления, а второй вход подключен к уровню синхронизации, первый вход первого элемента ИЛИ 16 является вторым входом блока управления, первый вход первого триггера 12 соединен с выходом первого элемента ИЛИ 16, а выход является вторым выходом блока 9 управления и соединен с первым входо первого коммутатора 13, второй вход подключен к первому входу второго коммутатора 17 и является третьим входом блока управления, выход первого коммутатора 13 соединен с первым входом первого счетчика 14, второй вход соединен с первым входом второго элемента ИЛИ 20 и с вторым входом первого триггера 12, выход первого счетчика 14 подключен к второму входу второго триггера 15 и к второму входу первого элемента ИЛИ 16, выход второго триггера 15 подключен к второму входу второго коммугатора 17 и является первым выходом блока управления, выход второго коммутатора 17 соединен с вторым входом второго счетчика 18, первый вход которого соединен с первыми входами первого элемента ИЛИ 16 и третьего триггера 19, выход второго счетчика 18 соединен с вторым входом третьего триггера 19, выход которого, является третьим выходом блока 9 уп равления, и с вторым входом второго элемента ИЛИ 20, выход которого подключен к первому входу второго триггера 15.

Устройство работает следующим образом.

Перед началом работы обнуляются первый 14 и второй !8 счетчики, первый 12, второй 15 и третий 19 триггеры устанавливаются в исходное состояние. Входной сигнал усиливается во входном устройстве и поступает на первый вход аналогового коммутатора

1406533

2, на другой вход которого поступает контрольный сигнал калиброванной амплитуды.. При превышении входным сигналом уровня синхронизации компара-

5 тор 11 вырабатывает импульс, который переводит триггер 12 в единичное состояние, подключая тем самым исследуемый и контрольный сигнал на вход бло ка 5 аналоговой памяти. Сигнал с пер- 10 вого триггера 12 разрешает прохождение импульсов записи с генератора 10 тактовых импульсов через первый ком— мутатор 13 на вход первого счетчика

14. Емкость первого счетчика 14 равна15 емкости блока 5 аналоговой памяти.

Импульс переполнения первого счетчика 14 поступает на вход второго триггера 15 и переводит его в единичное состояние, а также поступает на вход 20 первого триггера 12 через первый элемент ИЛИ 16 и переводит его в нулевое состояние. На этом заканчивается процесс быстрой записи мгновенных значений исследуемого сигнала в аналого- 25 вом виде в аналоговую память блока 5.

Выход второго триггера 15 подключен к управляющим входам аналоговых коммутаторов, обеспечивая тем самым подключение выходов аналого-цифрового преобразователя 7 к соответствующим входам блока 5 аналоговой памяти.

Одновременно с этим сигнал с второго триггера 15 поступает на генератор 10 тактовых импульсов, который начинает вырабатывать f т счит.

С данного момента времени начинается процесс медленного считывания из блока 5 аналоговой памяти, корректирования в блоке 6 коррекции, преоб- 40 разования в код АЦП 7 и запись в ту же аналоговую память.

Одновременно с началом считывания информации сигналом с второго триггера 15 разрешается прохождение импуль- 45

/ сов считывания через второй коммутатор 17 на вход второго счетчика 18, Емкость второго счетчика 18 равна емкости аналоговой памяти.

Импульс переполнения второго счетчика 18 поступает на вход третьего триггера 19 и устанавливает его в единичное состояние, а также поступает на вход второго триггера 1.5 через второй элемент ИЛИ 20 ипереводит его

55 в нулевое состояние. Выход третьего триггера 19 подключен к управляющим входам первого 2, второго 3, третьего 4 аналоговых коммутаторов, чем обеспечивается прохождение информации .с выхода блока 5 аналоговой памяти через блок 8 восстановления, выполняющий функцию восстановления логических уровней для записи обратно в аналоговую память блока 5.

Таким образом, информация, считываемая из блока 5 аналоговой памяти, замыкается в кольцо, обеспечивая циркуляцию кода, записанного сигнала и его циклический вывод. формула изобретения

1. Устройство для регистрации формы однократных электрических снгналов, содержащее входной блок, блок управления, аналого-цифровой преобразователь, генератор тактовых импульсов, вход которого соединен с первым выходом блока управления, а выход— с вторым входом аналого-цифрового преобразователя, о т л и ч а ю щ е ес я тем, что, с целью повышения эффективности, оно содержит три аналоговых коммутатора, блок восстановления, блок коррекции, блок аналоговой памяти, причем первый вход первого аналогового коммутатора соединен с выходом входного блока, второй вход соединен с первым выходом аналогоцифрового преобразователя, а четвертый, пятый и шестой входы подключены к второму, первому и третьему выходам блока управления соответственно, первый вход второго аналового коммутатора соединен с шиной контрольного сигнала, второй вход соединен с вторым выходом аналого-цифрового преобразователя, а четвертый, пятый и шестой входы подключены к второму, первому и третьему выходам блока управления соответственно, первый вход третьего аналогового коммутатора соединен с третьим выходом аналого-цифрового преобразователя, а третий и четвертый входы подключены к первому и третьему выходам блока управления соответственно, выходы аналоговых коммутаторов соединены с соответствующими входами блока аналоговой памяти, входы блока восстановления соединены с соответствующими выходами блока аналоговой памяти, а выходы подключены соответственно к третьим входам первого и второго аналоговых коммутаторов и к второму входу третьего аналогового коммутатора и являют14065

Составитель Л. Сорокина

Редактор Ю. Середа Техред Л.Сердюкова Корректор В, Гирняк

Заказ 3189/42 Тираж 772 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений H открыFHH

113035, Москва, Ж-35, Раушская наб,, д, 4/5

Производственно-полиграфическое предприятие, r. Ужгород, ул, Проектная, 4 ся выходами устройства, первый вход блока коррекции соединен с шиной контрольного сигнала, второй вход блока коррекции соединен с первым выходом

5 блока аналоговой памяти, третий вход которого соединен с вторым выходом блока аналоговой памяти, а выход является первым входом аналого-цифрового преобразователя. 10

2. Устройство по п. 1, о т л и— ч а ю щ е е с я тем, что блок управления содержит три триггера, два элемента ИЛИ, два счетчика, два коммута- )5, тора, компаратор, первый вход которого соединен с шиной синхронизации, а второй вход является первым входом блока управления, первый вход первого элемента ИЛИ является вторым входом блока управления, первый вход первого триггера соединен с выходом первого элемента ИЛИ, а выход является вторым выходом блока управления, первый вход первого коммутатора подключен к вы- рб

33. 6 ходу первого триггера, второй вход подключен к первому входу второго коммутатора и является третьим входом блока управления, а выход — с первым входом первого счетчика, второй вход которого соединен с первым входом второго элемента ИЛИ и с вторым входом первого триггера, выход первого счетчика подключен к второму входу второго триггера и к второму входу первого элемента ИЛИ, а выход второго триггера подключен к второму входу второго коммутатора и является первым входом блока управления, выход второго коммутатора соединен с вторым входом второго счетчика, первый вход которого соединен с первыми входами второго счетчика и третьего триггера, а выход второго счетчика соединен с вторым вхоцом третьего триггера, выход которого является третьим выходом блока управления, и с вторым входом второго элемента ИЛИ, выход которого подключен к первому входу второго триггера.