Устройство для приема двоичных сигналов

Иллюстрации

Показать все

Реферат

 

Изобретение относится к технике передачи и приема информации и может найти применение при построении приемников с подавлением внеполосных помех. Цель изобретения - повышение помехоустойчивости при наличии внеполосных помех. Устр-во содержит перемножители 1, 3, интеграторы 2, 4, блок синхронизации, формирователь 6 опорных сигналов, блок 7 вычитания, решающий блок 8, фильтр 9 нижних частот . Для достижения цели в устр-во введены шесть сумматоров 10, 13, 15, 17, 19, 22, четыре блока нелинейной обработки 11, 16, 20, 23, два блока задержки 12, 21 и два инвертора 14, 18. Изобретение обеспечивает высокую помехоустойчивость посимвольного приема за счет обработки принимаемых двоичных сигналов с учетом межсимвольной интерференции. 1 ил. i (Л О) СХ) г

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИН

„„SU „„1406812 А i (g1) Н 04 L 27/00

ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ

ЗС

ОПИСАНИЕ ИЗОБРЕТЕНИЯ / -.» (q/

Н А ВТОРСНОМУ СВИДЕТЕЛЬСТВУ г (21) 4138181/24-09 (22) 21 ° 10. 86 (46) 30. 06. 88. Вюл. N - 24 (71) Московский авиационный институт им. Серго Орджоникидзе (72) П.П.Загнетов и А.Н.Ложкин (53) 621,394.62(088,8) (56) Основы радиоуправления/Под ред.

В.А.Вейтеля и В ° Н.Типугина, N.: Сов, радио, 1973, с ° 213, рис. 4,9б. (54) УСТРОЙСТВО ДЛЯ ПРИЕМА ДВОИ !НЫХ

СИГНАЛОВ (57) Изобретение относится к технике передачи и приема информации н может найти применение нри построении приемников с подавлением внеполосных помех. Цель изобретения — повышение помехоустойчивости при наличии внеполосных помех. Устр-во содержит перемножители 1, 3, интеграторы 2, 4, блок синхронизации, формирователь 6 опорных сигналов, блок 7 вычитания, решающий блок 8, фильтр 9 нижних частот. Для достижения цели в устр-во введены шесть сумматоров 10, 13, 15, 17, 19, 22, четыре блока нелинейной обработки 11 16, 20, 23, два блока задержки 12, 21 и два инвертора 14, 18. Изобретение обеспечивает высокую помехоустойчивость посимвольного приема за счет обработки принимаемых двоичных сигналов с учетом межсимвольной интерференции, 1 ил.

1406812

= jP(S;„, = 1) P(S,)„+ P(S, = — 1) Р($ )„ х

) = (Р(Б,„, = 1) Р(3 ) + P(S. = — I) Р(Б ) х

= 1) р(я,)„„+ p(s,„„= -)) p(s,) „3 .

Р(Б;„= 1)

x(P(S;„„=

Р(Б;, =-1 х (P(S, „„

Изобретение относится к технике передачи и приема информации и может быть использовано при построении приемников с подавлением внеполосных помех.

Цель изобретения — повышение помехоустойчивости при наличии внеполосных помех.

На чертеже приведена структурная схема устройства для приема двоичных сигналов.

Устройство содержит первый перемножитель 1, первый интегратор 2, второй перемножитель 3, второй интегратор 4, блок 5 синхронизации, формирователь 6 опорных сигналов, блок 7 вычитания, решающий блок 8, фильтр 9 нижних частот, первый сумматор 10, первый блок 11 нелинейной обраббтки, первый блок 12 задержки, второй сумматор 13, первый инвертор

14, третий сумматор 15, второй блок

16 нелинейной обработки, четвертый сумматор 17,.второй инвертор 18, пятый сумматор 19, третий блок 20 нелинейной обработки, второй блок 21 задержки, шестой сумматор 22 и четвертый блок 23 нелинейной обработки.

Устройство для приема двоичных сигналов работае следующим образом.

Передача двоичной информации осуществляется с помощью противоположных сигналов S; (t) i = 1, 2, длительность которых равна"Т. Номер сигнала определяется знаком информационного символа ("-1", "+1"). Передаваемые символы считываются статистически независимыми и равновероятными.

Длительность импульсного отклика фильтра нижних частот ("обеливающий" фильтр) не превышает длительности одного информационного символа Т.

Проходя через "обеливающий" фильтр, информационные сигналы растягиваются во времени, что приводит к появлению межсимвольной интерференции. При ограничении импульсного отклика времеСистема (1) определяет алгоритм построения оптимального приемника ни Т интерферируют только соседние сигналы 5, (г.) и S (с+Т). Таким образом, при подаче на фильтр смеси небелого (окрашенного) шума и информационных сигналов S (с) на его вы1 ходе присутствует смесь белого шума и сигналов, искаженных межсимвольной интерференцией. Поскольку интерферируют только два соседних информационных символа Б. (t), то число

I различных сигналов на выходе фильтра 2 = 4. Вид сигнала на выходе фильтра зависит от пары соседних информационных символов Б (t) или, что то же самое, от информационного перехода (1- 1, -1- 1 и т.д.).

Сигналы на выходе фильтра соответствуют всесозможным сообщениям, отличающимся одним (К-M) информационным символом.

Если К-й информационный сигнал имел значение "+1"("-1"), то предшествующие ему сигналы на выходе фильтра — S, (с) и S (t) (S4(t.) и

S (с)1, а последующие — S,(t) и S4 (с) (S (t) и Б (с)), т,е, вероятность того, что на К-м интервале времени передав алась "+1", равна сумме произ вецений вероятности того, что предыдущий символ .соответствовал "+1, на вероятность наличия сигнала Б((с) и вероятности того, что предыдущий символ соответствовал "-1", на вероятность наличия сигнала Б (с), умноженной на вероятность наличия на последующем тактовом интервале сигналов S((с) и Б4(с). Аналогично для

"-1" вероятность того, что передавалась "-1", равна сумме произведений того, что предшествующий символ был

"+1", на вероятность наличия сигнала

S4(t) и вероятности, что предшеству-, ющий символ был "-1", на вероятность наличия сигнала Б (г.), умноженной на., вероятность наличия на последующем такте работы сигналов S(t) и S (t) .

Это позволяет записать следующую систему: двоичных сигналов при наличии внеполосных помех и обеливающего" фильт3 14068 ра. Для упрощения технической реализации приемника система (1) логарифмируется.

Входной сигнал устройства 1(г)

S . .(с) + п(с) + q(t) представляет

\ю 5 собой аддитивную смесь информационных противоположных сигналов $ . (с), 1, 2, длительность которых равна Т, белого шума п(с) и внеполосной помехи ((t). Форма передаточной характеристики фильтра 9 нижних частот такова, что спектральная плотность мощности смеси шума и помехи на выходе фильтра 9 равномерна. Информационные сигналы, прошедшие через фильтр 9 нижних частот, изменяют свою форму и растягиваются по длительности, Вид сигнала r (t) на выходе фильтра 9 нижних частот определяется сверткой 2р сигнала S (t) и импульсного отклика фильтра я с) .

Длительность сигналов r;(t) равна

Т + Т, если Т вЂ” длительность импульсйого отклйка фильтра 9. При воз- 25 действии на фильтр 9 последовательнос» ти сигналов $, (с) выходной сигнал

1 представляет собой суперпозицию сигналов r, (t) . Опорные сигналы $о„(с) 1 и Saä (t), поступающие на вторые входы 30 оо2 перемножителей 1 и 3 с первого и второго выходов формирователя 6 опорных сигналов, имеют длительность, равную

Т, и синхронизованы с началом отклика фильтра 9 нижних частот на входной

35 сигнал $, (с) . Форма опорных сигналов определяется формой отклика фильтра 9 нижних частот на воздействие сигналов S; (г.), Если длительность Т импульсного отклика фильтра 9 g(t) не превышает

3 длительности Т входных сигналов, то корреляторы, образованные перемножителями 1 и 3 и интеграторами 2 и 4, обеспечивают вычисление взаимной корреляции сигналов с выхода фильтра 9 нижних частот и опорных сигналов, При этом условии последовательности информационных сигналов S» (t), 1, 2, превращается на выходе фильт- 5О ра 9 нижних частот в последовательность сигналов $ (t), j = 1, 2, 3, 4, причем форма этих сигналов соответствует форме опорных сигналов.

Сигналы S (t) образуются в реJ зультате интерференции в фильтре 9 .нижних частот соседних по времени входных информационных сигналов.

12

В схеме предлагаемого устройства на выходах интеграторов 2 и 4 и инверторов 14 и 18 вычисляются величины, пропорциональные соответственно логарифму вероятности сигнала $, (г) .

Для учета различной энергии сигналов

S; (с) на сумматоры 19 и 22 с четвертого выхода формирователя 6 опорных сигналов поступает сигнал Ь, равный разности энергий сигналов

S,(t) и $2(с) ($. (с) и S4(t)).

1(аждый из блоков 11, 16, 20 и 23 нелинейной обработки вычисляет величину W<< в соответствии с формулой

W> <= 1пfexp(Zk) + exp(Z(1)),k,1 = 1, 2,3,4,гдето,(i=1,2,3,4) сигналы на выходах сумматоров 10, 15

19 и 22.

В блоках 11 и 20 нелинейной обработки вычисляются логарифмы от суммы вероятностей того что принимаемые сигналы $, (с) и $ (с), а также S (с) и $4(t) соответственно.

На выходах блоков 11 и 20 получают величины, равные логарифмам вероятностей того, что передавались сигналы "+1" и "-1" соответственно. При оптимальной обработке принимаемых сигналов необходимо знать вероятности наличия сигналов на последующем такте работы. Логарифмы вероятностей того, что принимаются сигналы $ (t) и

S>(t), а также S,(t) и S4(t), соответственно вычисляются в блоках 16 и 23 нелинейной обработки, а затем, в "соответствии с (1) с учетом логарифмирования суммируются с логарифмами вероятностей, полученными на предыдущем такте работы, значения которых поступают задержанными на

Т с выходов блоков 12 и 21 задержки.

После суммирования в сумматорах 13 и 17 на выходах последних формируются величины V u V, равные логарифмам апостериорных вероятностей, того, что передавались "+1" и "-1" соответственно, Решение выносится в соответствии с

S» = I

1п Р(1) — 1п Р(0) 0

5 =-<

Поскольку величины W 42 и W.134 равны логарифмам вероятностей того, что предыдущие сигналы были "+1" и

"-1" соответственно, то, задержанные на время Т, они будут являться априорными вероятностями наличия сигналов $1(с) и S4(t), а также $ (t) Формула изобретения

Составитель И. Котиков

Техред М.Дидык Корректор A.Îápó÷àp

Редактор А. Огар

Заказ 3209/55

Тиразк ббО Подписное

В11ИИПИ Государственного комитета СССР по делам изобретений H открытий

113035, Москва, Ж-35, Раушская наб., д. 4/5

Производственно-полиграфическое carpe riiprirròèå, г. .Ужгород, ул. Пр «ктная, ч

5 1 Об Я и S (t) на последующем такте работы соответственно. Положительный (отрицательный) знак разности V< — V, определяемый с помощью блока 7 вычитания и решающего блока 8, соответ5 ствует случаю, когда апостериорная вероятность сигнала S, (c) больше (меньше) апостериорной вероятности сигнала Б„(ь) °

Устройство для приема двоичных

;сигналов, содержащее последователь1 но соединенные первый перемножитель и первый интегратор, последователь .но соединенные второй перемножитель и второй интегратор, последовательно соединенные блок синхронизации и формирователь опорного сигнала, последовательно соединенные блок вычитания и решающий блок, а также фильтр нижних частот выход которого подУ ключен к первым входам первого и вто- 25

; рого перемножителей и к входу блока (, синхронизации, первый и второй вы( ходы формирователя опорного сигнала соединены с вторыми входами соответственно первого и Второго перемножителей„ о т л и ч а ю щ е е с я тем, что, с целью повышения помехоустой.чивости при наличии внеполосных помех, в него введены последовательно соединенные первый сумматор, первый блок

35 нелинейной обработки, первыи блок задержки и второй сумматор, последовательно соединенные первый инвертор, третий сумматор, второй блок нелинейной обработки и четвертый сумма— тор,, последовательно соединенные второй инвертор, пятый сумматор, третий блок нелинейной обработки и второй блок задержки, а также шестой сумматор и четвертый блок нелинейной обработки, причем третий выход формирователя опорных сигналов подключен к вторым входам первого и второго интеграторов, а четве )TblH его выход соединен с первым входом шестого сумматора и с вторым входом пятого сумматора, выход первого интегратора подключен к первому входу первого сумматора и к входу первого инвертора, выход второго интегратора соединен с вторым входом шестого сумматора и с входом второго инвертора, выход первого сумматора подключен к первому входу четвертого блока нелинейной обработки, выход шестого сумматора соединен с вторыми входами первого и второго блоков нелинейной обработки, выход третьего сумматора подключен к второму входу третьего блока нелинейной обработки, выход пятого сумматора соединен с вторым входом четвертого блока нелинейной обработки, выход которого подключен к второму входу второго сумматора, выход первого блока задержки соединен с вторым входом первîro сумматора и с третьим входом пятого сумматора, выход второго блока задержки подключен к вторым входам третьего и четвертого сумматоров и к третьему входу шестого сумматора, а выходы второго и четвертого сумматоров соединены с соответствующими входами блока вычитания.