Устройство для контроля ударных нагрузок

Иллюстрации

Показать все

Реферат

 

Изобретение относится к виброизмерительной технике и может быть использовано при контроле и испытаниях изделий на воздействие ударов. Целью изобретения является повышение точности контроля параметров ударных нагрузок за счет учета спектрального состава импульса ударного возмурдения и собственных резонансных частот испытуемого изделия. Цель изобретения достигается тем, что устройство дополнительно снабжено первым и вторым ключами, блоком полосовых фильтров. блоком цифровых амплитудных детекторов , первым и вторым блоками ключей, блоком уставки полосовых ф ильтров, блоком умножителей, диcкpи инaтopoм максимума, компаратором, первым счетчиком , первым формирователем, блоком ИЛИ, блоком управления. Принцип действия устройства основан на определении фактического ударного.спектра ударного воздействия и сравнении его с допустимыми для данного изделия расчетными значениями. В блоках уставок компараторов и полосовых фильтров задаются величины, описьшающие допустимый ударный спектр. Первым ключом устанавливается режим работы устройства либо по ускорению, либо по скорости. В ходе работы устройства дискриминатор максимума определяет и запоминает максимальное значение амплитуды ударного импульса. Сигнал, пропорциональньй этой амплитуде , является управляющим. Устройство фиксирует превышение допустимого расчетного значения ударйого импульса (включая ударный спектр). 1 3.п. ф-лы, 2 ил. S (Л 00 Од

СОЮЗ СОВЕТСНИХ

СОЦИАЛИСТИЧЕСНИХ

РЕСПУБЛИН (51) 4 G 01 М 7/00

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

Q A BTOPCHGMV СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ (21) 4081012/24 — 28 (22) 02.07.86 (46) 15.07.88. Бюл. Р 26 (72) Н.В.Иванов, В.И.Иванов, В.К.Меркулов, В.П.Трофимов и В.И.Халиманович (53) 620.178,5 (088.8) (56) Регистратор ударов 2503, Элект ронная аппаратура фирмы Брюль и Кьер.

Каталог 1984-1985. (54) УСТРОЙСТВО ДЛЯ КОНТРОЛЯ УДАРНЫХ

НАГРУЗОК (57) Изобретение относится к виброизмерительной технике и может быть использовано при контроле и испытаниях изделий на воздействие ударов.

Целью изобретения является повышение точности контроля параметров ударных нагрузок за счет учета спектрального состава импульса ударного возмущения . и собственных резонансных частот испытуемого изделия. Цель изобретения достигается тем, что устройство дополнительно снабжено первым и вторым ключами, блоком полосовых фильтров, блоком цифровых амплитудных детекторов, первым и вторым блоками ключей, блоком уставки полосовых фильтров, блоком умножителей, дискриминатором максимума, компаратором, первым счетчиком, первым формирователем, блоком

HJM блоком управления. Принцип действия устройства основан на определении фактического ударного .спектра ударного воздействия и сравнении его с допустимыми для данного изделия расчетными значениями. В блоках ус- тавок компараторов и полосовых фильтров задаются величины, описывающие допустимый ударный спектр. Первым ключом устанавливается режим работы устройства либо по ускорению, либо по скорости. В ходе работы устройства дискриминатор максимума определяет и запоминает максимальное значение амплитуды ударного импульса.

Сигнал, пропорциональный этой амплитуде, является управляющим. Устройство фиксирует превышение допустимого расчетного значения ударного импульса (включая ударный спектр).

1 з.п. ф-лы, 2 ил.

1409873

Изобретение относится к вибраиэмерительной технике и может быть испольэовано для испытаний иэделий на воздействие механических ударов или сотрясений. . Целью изобретения является повышение точности контроля параметров ударных нагрузок за счет учета спектрального состава импульса ударного 10 возмущения и собственных резонансных частот испытуемого изделия.

На Аиг.1 представлена структурная схема предложенного устройства, на фиг.2 — структурная схема блока уп— равления.

Устройство содержит первый 1, второй 2 и третий 3 преобразователи ударных нагрузок в электрический сигнал, последовательно подключенные через соответственно первый 4, второй 5 и третий 6 усилители заря- . да и первый 7, второй 8 и третий 9 детекторы к входам сумматора 10. Вы- 25 ход сумматора 10 подключен к информационному входу аналого-цифрового преобразователя 11, выход которого под( ключен к первому входу первого запоминающего блока 12, первому входу дискриминатора 13 максимума, первому ! входу компаратора 14. Выходы первого запоминающего блока 12 подключены к первому входу второго запоминающего блока 15 и первому входу коммутатора

16, выходы которого подключены к интегратору 17 и один выход подключен к первому входу блока 18 паласовых фильтров, выходы которого соединены

\ с входами блока 19 циАровых амплитуд- 40 ных детекторов. Выход дискриминатора

-13 максимума подключен к первому входу третьего запоминающего блока

20. Выходы блока 19 цифровых амплитудных детекторов подключены к входам 45 первого блока 21 ключей, чьи первые выходы соединены с первыми входами блока 22 сдвиговых регистров, выходы которого подключены к первым входам блока 23 циАровых селекторов. Входы блока 24 компараторов соединены с выходами блока 21,ключей и блока 25 ключей, первые входы которого соединены с выходами блока 26 уставок компараторов, имеющего установочный вход. Выходы блока ?4 компараторов соединены с входами блока ИЛИ 27, Выходы компаратара 14 подключены к входам первого ключа 28, выход которого соединен с первым входам nåðваго счетчика 29. Второй вход блока

25 ключей соединен с выходам первого формирователя 30, вход которого подключен к выходу дискриминатора 13 максимума, второй вход которого подключен к первому входу второго ключа 31, второму входу первого счетчика 29, входу блока 19 циАровых ампли— тудных детекторов, вторым входом запоминающих блоков 20 и 15. Выход последнего подключен к второму входу коммутатора 16, установочный вход которого объединен с установочным входом блока 32 уставок паласовых фильтров, выходы которого подключены к входам блока 18 паласовых Аильтрав и блока 33 умножителей. Второй вход блока 33 подключен к выходу первого счетчика 29, а его выходы соединены с вторыми входами блока 23 цифровых селекторов. Таймер 34 имеет один установочный вход и вход, соединенный с выходом второго ключа 31.

Генератор 35 тактов соединен своим выходом с соответстующими входами блоков 11, 18 и 28, а также с первым входом блока 36 управления. Второй вход блока 36 управления соединен с выходом блока ИЛИ 27, а третий вход— с выходом дискриминатора 13 максиму-. ма. Первый выход блока 36 соединен с входом первого запоминающего блока

12, второй выход соединен с первым входом второго ключа 3 1, третий выход соединен с третьим входом третьего запоминающего блока 20, вторым входом второго ключа 31 и входом первого блока 21 ключей. Четвертый выход блока 36 управления подключен к третьему входу второго запоминающего блока 15, входом блоков ?3, 22 и входу блока 37 печати, другие входы которого соединены с выходами блоков 20, 34 и 23. Второй вход компаратора 14 Подключен к источнику (не показан) порогового напряжения.

Выход первого счетчика 29 соединен с входом блока 33 умножителей. Блок

36 управления содержит первый триггер 38, первый вход которого соединен с вторым управляющим входом блока 36, второй триггер 39, первый вход которого соединен с четвертым выходом блока 36, Вход второго формирователя

40 является первым управляющим входом блока 36. Первый вход второго

1409873 счетчика 41 соединен с первым выходом блока 36, а первый вход третьего счетчика 42 соединен с вторым выходом блока 36. Входы третьего ключа 43

5 соединены с выходами блоков 39 и .40, а также с сигнальным входом блока 36.

Выход блока 39 соединен с третьим выходом блока 36, а второй его вход подключен к выходу четвертого ключа 10

44, первый вход которого соединен с вторым выходом блока 38, а второй соединен с выходом и вторым входом блока 41, а также с первым входом пятого ключа 45, второй вход которого соединен с первым выходом первого триггера 38. Второй выход первого триггера 38 соединен с первым входом блока И 46, второй вход которого соединен с выходом второго триггера 39, 20 третий вход соединен с сигнальным входом блока 36, а выход блока И 46 подключен к второму выходу блока 36 управления. Выход и второй вход третьего счетчика 42 подключены к выходу 25, пятого ключа 45, второму входу первого триггера 38 и входу одновибратора 47, выход которого подключен к четвертому выходу блока 36 управления. 30

В устройстве в качестве пропускающих полосовых фильтров используются цифровые фильтры со свойствами консерва гивного колебательного звена.

Процесс фильтрации задается разностным уравнением вида где Т вЂ” шаг дискретизации, 40

$ = v =- тт = p ° о о

S >g — дискретные значения воздействия и отклика соЬтветственно. 45

Устройство работает следующим образом.

Для приведения устройства в состояние готовности к контролю нагрузок задаются значения величин уставок в каждом из разрядов блока 26 уставок компараторов, которые описывают допустимый ударный спектр. Одновременно устанавливаются значения частот анализа ы цифровых фильтров и 55 блока 18 полосовых фильтров и значения коэффициентов sins)„T.и 2cos+T на каждом из них путем задания уставок в блоке 32 уставок полосовых фильтров . Кроме э то ro, выбирае тся и устанавливается путем переключения по управляющему входу первого .ключа

16 режим работы устройства либо по ускорению, либо по скорости. В первом случае анализируемый сигнал поступает через коммутатор 16 непосредственно на вход блока 18 полосовых фильтров, во втором — через интегратор 17.

В исходном состоянии устройства коммутатор 16 открыт по первому и второму входам. Первый ключ 28 закрыт по первому и второму управляющим входам. Второй ключ 31 закрыт по управляющему входу. На сигнальный вход первого ключа 28 поступают сигналы с

t выхода генератора 35 тактов. Первый счетчик 29 обнулен. Таймер 34 включен и вычисляет текущее время. На первый и второй управляющие входы блока 36 управления с выхода дискриминатора 13 максимума и блока ИЛИ 27 соответственно сигналы не поступают. .С первого, второго, третьего и четвертого выходов блока 36 управления на соответствующьГе входы блоков устройства сигналы ве поступают. На сигнальный вход блока 36 управления поступают сигналы с выхода гене- . ратора 35 тактов. Первый блок 2 1 ключей находится в исходном состоянии, таком, что выходы блока 19 цифровых амплитудных детекторов подключены к входам блока 24 компараторов. Второй блок 25 ключей находится в состоянии, когда выходы блока 26 уставок компараторов к входам блока 24 компараторов не подключены. Запоминающие блоки 12, 15 и 20 очищены.

В исходном состоянии блока 36 управления второй 41 и третий 42 счетчики обнулены. В исходном состоянии .первого триггера 38 с его первого. выхода на первый вход блока. И 46 и второй вход четвертого ключа 44 .сигнал не поступает, т.е. блок И 46 и четвертый ключ 44 в исходном состоянии закрыты.

В исходном состоянии второго триггера 39 с его выхода на второй вход блока И 46, на второй управляющий вход третьего ключа 43 и на третий выход блока 36 управления сигнал не поступает, т,е. блок И 46 закрыт по первому и второму входам. На вход второго триггера 39 с выхода четвер" того ключа 44, закрытого по второму входу, сигнал не поступает. На сит1409873 нальные входы блока И 46 и третьего ключа 43 поступают сигналы генератора 35 тактов с сигнального входа блока 36 управления.- Третий ключ 43 закрыт по первому входу, соединенному с выходом второго формирователя 40, Пятый ключ 45 открыт по второму входу, соединенному с вторым выходом первого триггера 38. 10

В исходном состоянии цифрового полосового фильтра блока 18 полосовых фильтров на все его блоки по их управляющим входам поступают сигналы с выхода генератора 35 тактов, С выходов блока 32 уставок полосовых фильтров в блок 18 полосовых фильтров поступают сигналы, выражающие собой соответственно значения

6)иТ и 2сов )иТ. 20

При возникновении на любом из датчиков 1-3 ударного импульса электрический сигнал, пропорциональный ударной нагрузке, поступает с выходов датчиков 1-3 на входы усилителей 25 ( заряда 4-6, с выходов которых усиленный и согласованный по нагрузке сигнал поступает на детекторы 7-9, с выходов которых выпрямленные сигналы поступают на вход сумматора 10, а с 30 его выхода — на вход аналого-цифрового преобразователя 11, на сигнальный вход которого подаются импульсы с выхода генератора 35 тактов. С выхода аналого-цифрового преобразователя 11

35 .дискретные значения отсчетов сигналов поступают на сигнальный вход первого запоминающего блока 12, где эа поминаются. Одновременно эти же сигналы поступают на первые входы дис- 0 криминатора 13 максимума и компарато. ра 14, на второй вход которого подается сигнал установки сравнения, близкий к . нулю. Дискриминатор 13 максимума определяет и запоминает максимальное эначе- „5 ние амплитудного ударного импульса. Сигнал, пропорциональный этой амплитуде, поступает на сигнальный вход запоминающего блока 20, на первый вход формирователя 30 и на первый управля50 ющий вход блока 36 управления. На выходе первого формирователя 30 образуется сигнал, которым второй блок 25 ключей приводится в такое состояние, что выходы блока 26 „ставок компараторов подключены к вторым входам

55 блока 24 компараторов. Одновременно компаратор 14 сравнивает текущие значения сигнала, поступающего с выхода аналого †цифрово преобразователя 11 на его первый вход с уставкой, близкой к нулю, и при ее превьп енин с первого управляющего выхода компаратора 14 на первый управляющий вход первого ключа 28 поступает сигнал, которым первый ключ ?8 открывается по первому управляющему входу и пропускает сигналы генератора 35 тактов на первый вход первого счетчика 29, которыми он начнет заполняться.

При уменьшении сигнала импульса от максимального значения до нуля произойдет второе сравнение его текущего значения с уставкой и с второго управляющего выхода компаратора 14 на второй управляющий вход первого ключа 28 пройдет. импульс, которым первый ключ 28 закроется и прекратит прохождение импульсов такта на первый вход первого счетчика 29, т,.е. на первом счетчике 29 будет заполнено число, выражающее длительность импульса удара. С выхода первого счетчика 29 на первый вход блока 33 умножителей будет поступать сигнал, выражающий значение ь — одного из сомножителей блока 33 умножителей. Вторыми сомножителями являются сигналы, поступающие с выходов. блока 32 уставок полосовых фильтров, выражающие собствечные значения резонансных частот фильтров у„ . На выходе блока 33 умножителей будут сигналы, выражающие их произведения, которые поступают на вторые входы блока 23 цифровых селекторов. Одновременно при появлении на выходе дискриминатора 13 максимума сигнала, пропорционального максимальной величине импульса удара, он поступит на первый управляющий вход блока 36 управления. Блок 36 управления начнет свою работу и с его первого выхода на управляющий вход первого запоминающего блока 12 начнут поступать тактовые импульсы, с которыми запомненные данные будут поступать с первого и второго его выходов на первый вход компаратора 16 и на сигнальный вход второго эапоминающего блока 15 для перезаписи. В связи с состоянием коммутатора 16 сигнал с первого выхода первого запоминающего блока 12 будет поступать на первые входы блока 18 полосовых фильтров, на вторые входы которого подаются сигналы уставок от блока 32 уставок

14098?3 цолосовых ф»»льтров, я на» ьгходях блока 18 полосоных фильтров буд т сигналы, вь»ряжяюшпе»нячения реэуль— татов фильтрации. Эти сигналы поступают на первые входы блока 19 цифровых амплитудных детекторов, где осуществляется выделение и запоминание их пиковых значений. Сигналы с их выходов через открытые входы первого 10 блока 21 ключей поступают на первые входы блока 24 компяраторов для сравнения с уставками.

При сравнении в блоке 24 компараторов сигналов фильтрации с сигнала- 15 ми уставок, поступающими с вьгхода Г.: блока 26 устявок компараторов, возможны два режима работы устройства.

В первом режиме сигналы филь-рации превышают cHT»»RJ»h» устявок, Б 20 этом случае результаты сравнения с выходов блока 24 компараторов в виде сигналов поступают на вход блока

ИЛИ 27, ня выходе которого образуется сигнал, даже если на его входе 25 будет только один из сигналов сравнения.

Во втором случае сигналы фильтрации меньше сигналов уставок и на входе блока ИЛИ 2? сигналов нет. 30

При работе устройства в первом режиме сигнал с выхода блока ИЛИ 27 поступает на второй управляющий вход блока 26 управления, Указанные операции происходят в

35 период очистки первого 1? и заполнения второго 15 запоминающих блоков, имеющих одинаковые емкости. Импульс управления с выхода блока ИЛИ 27 на втором управляющем входе блока 36 уп- »О равления может появиться в любой момент этого периода, но не после него.

Однако только после полного считывания первого запоминающего уетройства

12 и заполнения второго 15 реализует- »5 .ся опии из возможных режимов работы

Г устройства.

В первом режиме, когда сигналы фильтрации превышают сигналы уставок, на втором выходе блока 36 управления появляются тактовые импульсы, которые поступают на управляющие входы второго запоминающего блока

15 для его считывания и на управляющие входы блока 22 сдвиговых регистров, блока 23 цифровых селекторов и блока печати 37 для регистрации.

На такт раньше первого тактового импульса на втором выходе блока 36 упрявле »ия с e»-o третьего выхода ня у»»равляю»»»ий вход»»ppRo»" о блока 2 1 кл»очей»»» ня у»»равля»о»»»»»й» вход второго клича 31 придет сигнал, которым блок 36 управления переключит выходы блока 19 цифровых амплитудных детекторов на входы блока ?2 сдвиговьгх регистров и будет сохранять это состояние, я второй ключ 31 откроет.

Этот же сигнал, поступая ня управляющий вход запоминающего блока 20, иницирует печать амплитуды анали-. зируемого импульса. Результаты анализа ударного »»ь»пульса, записанног0 во втором запоминающем блоке 15, будут поступать для регистрации на блок 37 печати, Это состояние работь» блоков устройства будет продолжаться до полной очп»стк»» "-апоь»»»»»яю»»»его блока 15 и печати результятог анализа.

После этого на следующий такт генератора 35 тактов с четвертого выхода блока 36 управления пройдет одиночный импульс ко » орый поступит ня вьгходь» гашения второго и третьего запоминающих блоков 15 и 20, ня вторые входы дискриминатора 13 максимума, на второй вход блока 19 цифровых ямплитуд— ных детекторов, на второй вход первогo счетчика 29 для пх обнуления и через открытый по управляющему входу второй ключ 31 на вход таймера 34 для инициации печати момента текущего времени. На следующий такт работы генератора 35 тактов с третьего выхода блока 36 управления на управляющие входы первого блока 21 ключей и второго ключа 31 придет сигнал, который вернет их в свое первоначальное состояние. На этом цикл работы устройства завершится и все блоки устройства придут в первоначальное состояние готовности к регистрации и анализу данных.

Во в". îðîì реж.име работы устройства, если сигналы фильтрации не превосходят сигналов уставок, после пол- . ного считывания первого запоминающего блока 12 и перезаписи данных во второй запоминающий блок 15 с четвертого выхода блока 36 управления на вторые входы дискриминатора

13 максимума, блока 19 цифровых амплитудньгх детекторов и на входы гашения второго и третьего запоминающего блоков 15 и 20 придет одиночный импульс сброса, который вернет их в первоначальное состояние готовности.

1409873

На третьем выходе блока 36 управления сигнала при этом не будет, поэтому на вход таймера 34 через закрытый по управляющему входу второй ключ 31 сигнал с четвертого выхода блока 36 упрагления не пройдет. Первый блок 21 .ключей свое состояние не изменит.

Устройство придет в состояние готовности. 10

Блок Зб управления работает следуМицим образом.

При возникновении на первом упавляющем входе блока 36 управления сигнала он поступает на вход второго ормирователя 40 для усиления и Аоррования фронтов. С выхода второго ормирователя 40 усиленный и сАОрми ованный сигнал поступает на первый правляющий вход третьего ключа 43, 20 а сигнальный вход которого с сигального входа блока 36 управления одаются тактовые импульсы генератора 5 тактов. Третий ключ 43 импульсом второго формирователя 40 открывает- 25 ся и пропускает импульсы тактов на первый вход второго счетчика 41 и од овременно на первый выход блока 36 управления. Второй счетчик 41 с емстью, равной емкости первого запонающего блока 12,заполняется имльсами тактовой частоты.

Работа блока 36 управления (как работа устройства в целом) может

35 протекать в двух режимах.

В первом режиме, когда на втором управляющем входе блока 36 управле1 ия имеется сигнал управления, дальнейшая работа блока 36 управления 40 тротекает следующим образом.

В любой момент времени заполнения второго счетчика 41 импульсами работы генератора 35 тактов на втором входе блока 36 управления, являющимся первым ходом первого триггера 38, появляется импульс, которым первый триггер 38

Переводится в другое устойчивое coctîÿHèå. В результате на первом входе блока И 46 и на втором входе четвертого ключа 44 появляется сигнал pas50 решения, которым эти блоки приводятся состояние готовности. Одновременно ! âòîðoão выхода первого триггера 38 На второй вход пятого ключа 45 посту-. пает сигнал, которым пятый ключ 45 закрывается.

После заполнения второго счетчика

41 импульсами тактовой частоты с его последнего разряда пройдет импульс, которым второй триггер 39 через от— крытый по второму входу четвертый ключ 44 переводится в другое состояние, такое, что с его выхода на второй управляющий. вход третьего ключа

43 и на вторьй вхоп блока И 46 приходит сигнал, которым третий ключ 43 закрывается, а блок 46 открывается.

Этим же импульсом второй счетчик 41 обнулит сам себя .по второму входу.

Кроме того, сигнал с выхода второго триггера 39, являющийся третьим выходом блока 36 управления, поступает на управляющий вход первого блока 21 ключей, на вход второго ключа 31 и управляющий вход запоминающего блока 20. Блок И 46., открытый по первому и второму входам, пропускает на первый вход третьего счетчика 42 и на второй выход блока 36 управления импульсы, которыми третий счетчик 42 начнет заполняться.

После заполнения емкости третьего счетчика 42 импульсами генератора 35 тактов с его последнего разряда поидет импульс, которым третий счетчик

42 обнулит сам себя по второму входу и переведет первый триггер 38 в исходное состояние по второму его входу, а.на выходе одновибратора 47, являющегося четвертым выходом блока 36 управления, образуется импульс, которым второй триггер 39 по второму его входу вернется в исходное состояние.

Работа блока 36 управления завершена.

При работе устройства в другом режиме, когда на втором управляющем входе блока 36 управления в течение заполнения второго счетчика 41 импульса нет, с последнего разряда второго счетчика 41 после его заполнения последует импульс на первый вход пятого ключа 45, открытого по второму входу первым триггером 38.

Импульс на выходе пятого ключа 45 придет на второй вход первого триггера 38, однако он не изменит своего состояния, поскольку знак состояния триггера 38 выбирается таким, чтобы не изменять его импульсам с выхода второго счетчика 41. На выходе одновибратора 47 будет импульс, который вернет соответствующие блоки устройства, соединенные с четвертым выходом блока 36 управления, в исходное состояние. На этом работа блока 36 управления завершается.

1409873

Принцип действия устройства основан на определении фактического ударного спектра ударного воздействия на транспортируемый груз и срав5 ненни его с допустимыми для данного груза рассчетными значениями.

Если параметры воздействия превышают допустимые расчетные значе-„ ния, печатающим устройством фикси- 10 руются фактические параметры воздействия (включая ударный спектр}, а также дата и время этого события.

В противном случае информация на печать не выводится. 15

Формула изобретения

1. Устройство для контроля уцарных нагрузок, содержащее первый, второй 20 и третий преобразователи ударных нагрузок в электрический сигнал, подключенные к входам сумматора через включенные последовательно соответственно первый, второй и третий усилители 25 заряда и первый, второй и третий детекторы, коммутатор, интегратор, первый и второй запоминающие блоки, компаратор, блок управления, аналогоцифровой преобразователь и соединен- 30 ные последовательно сдвиговый регистр цифровой селектор и блок печати, другой вход которого соединен с выходом блока управления, и таймер, о тл и ч а ю щ e e с я тем что с це лью повышения точности, оно снабжено первым и вторым ключами, блоком полосовых фильтров, блоком цифровых амплитудных детекторов, первым и вторым блоками ключей, блоком уставки поло- 40 совых фильтров, блоком умножителей, дискриминатором максимума, первым счетчиком, третьим запоминающим бло ком, первым формирователем, блоком компараторов, блоком ИЛИ и генера- 45 тором тактов, выход сумматора соединен с входом аналого-цифрового преобразователя, выход которого подключен к сигнальному входу первого запоминающего блока и к первым входам дискри- 50 минатора максимума и компаратора, первый выход. первого запоминающего блока соединен с первым входом коммутатора, а второй — с вторым входом коммутатора через включенный последовательно своим сигнальным входом

55 второй запоминающий блок, первый выход коммутатора подключен к первому входу блока полосовых фильтров, второй выход коммутатора соединен с первым входом блока полосовых фильтров через включенный последовательно интегратор, выходы блока полосовых фильтров соединены с первым входом блока печати через включенные последовательно своими первыми входами блок амплитудных детекторов, первый блок ключей, блок сдвиговых регистров и блок цифровых селекторов, первые выходы ключей соединены с первыми входами блока компараторов, к вторым входам которого подключены выходы блока уставок компараторов через включенный последовательно своими вторыми входами второй блок ключей, выходы блока компараторов через соединенный последовательно блок

ИЛИ подключены к второму управляющему входу блока управления ; к первому управляющему входу которого подключены выход дискриминатора максимума, вход первого формирователя и сигнальный вход третьего запоминающего устройства, выход которого подключен к второму входу блока печати, первый выход компаратора соединен с первым входом первого счетчика через включенный последовательно своим первым входом первый ключ, к второму входу которого подключен второй выход компаратора, второй вход которого является установочным, выход первого счетчика соединен с первым входом блока умножителей, вторые входы которого соединены с вторыми выходами блока уставок полосовьгх фильтров, первые выходы которого подключены к вторым входам блока полосовых фильтров, выход генератора тактов соединен с сигнальными входами аналогоцифрового преобразователя, блока полосовых фильтров, первого ключа и блока управления, первый выход блока управления подключен к управляющему входу первого запоминающет о блока, второй выход блока управления соединен с управляющими входами второго запоминающего блока, блока сдвиговых регистров, блока цифровых селекторов и блока печати, третий выход блока управления подключен к управляющим входам первого блока ключей и второго ключа, четвертый выход блока управления соединен с входом гашения второго запоминающего блока, с вторыми входами первого ! счетчика, дискриминатора максимума 4Оч87З

14 и блока цифровых амплитудных детекторов и подключен к входу таймера через второй ключ, соединенный последовательно с ним своим сигнальным входом, выход таймера подключен к третьему входу блока печати.

2. устройство по п.1, о т л и ч аю щ е е с я тем, что блок управления содержит первый и второй триггеры, второй формирователь, второй и третий счетчики, третий„ четвертый и пятый ключи, схему И и одновибратор, первым и вторым управляющими входами блока управления являются

15 соответственно входы второго формирователя и первого триггера сигналь-! J ным,входом блока управления являются сигнальные входы схемы И и третьего 2р ключа, выход второго формирователя

1 ( соединен с первым управляющим входом третьего ключа, выход которого подключен к первому входу второго счетчика, второй вход которого соединен с его выходом и первыми входами четвер"того и пятого ключей, первый выход первого триггера подключен к первому входу схемы И и второму входу четвертого ключа, выход которого соединен с первым входом второго триггера, второй вход которого подключен к выходу одновибратора, второй выход первого триггера, соединен с вторым входом пятого ключа, выход которого подключен к входу одновибратора и второму входу первого триггера, выход схемы И соединен с первым входом третьего счетчика, выход которого подключен .к его второму входу и к входу одновибратора, первым, вторым, третьим и четвертым выходами блока управления соответственно являются выходы третьего ключа, схемы И, второго триггера и одновибратора.

140<873

Составитель А.Шароватов

Техред М.Дидык

Редактор М.Келемеш

Корректор В.Романенко

Заказ 3472/37 Тираж 847

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4/5

Подписное

Производственно-полиграфическое предприятие, г. Ужгород, ул. Проектная, 4