Контролируемое устройство дешифрации

Иллюстрации

Показать все

Реферат

 

Изобретение относится к автоматике и вычислительной технике и может быть использовано в автоматах с повышенной надежностью. Цель изобретения - повышение достоверности работы контролируемого устройства. Контролируемое устройство дешифрации содержит информационный вход 1 и установочньй вход 2 контролируемого устJ 0 W0efa( f

СОЮЗ СОВЕТСКИХ

СоаЮЛИСТИЧЕСКИХ

РЕСПУБЛИК (1) 4 С 06 F 11/00

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССР .ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ (21) 4156248/24-24 (22) 05.12.86 (46) 15,07 ° 88. Бюл. Ф 26 (72) В.В.Мачулин, M.В.Буянов, А.Н.Пархоменко и В.А.Тафинцев (53) 681.3(088.8) (56) Селлерс Ф. Методы обнаружения ошибок в работе ЗЦВМ. M.: Мир, 1972, с. 223, рис. 12.3.

Авторское свидетельство СССР

Ф 1160415, кл. G 06 F 11/00, 1985.

„„SU„„410034 А1 (54) КОНТРОЛИРУЕМОЕ УСТРОЙСТВО ДЕ-!!!ИФРАЦИИ (57) Изобретение относится к автоматике и вычислительной технике и может быть использовано в автоматах с повышенной надежностью. Цель изобретения — повышение достоверности работы контролируемого устройства. Контролируемое устройство дешифрации содержит информационный вход 1 и установочный вход 2 контролируемого уст1 ройства, группу 3 информационных вы, ходов контролируемого устройства, выМод 4 исправности и выход 5 признака переключения дешифраторов контролиpóåìoãî устройства, дешифраторы 6, 7, группы 8, 9 элементов И, группу 10

Элементов ИЛИ-НЕ, мультиплексор 11, элемент ИСКЛЮЧАЮЩЕЕ ИЛИ 12, первый рмирователь t3 импульсов, триггер

14, регистр 15, элемент ИЛИ 16, втой формирователь 17 импульсов. Бла410034 годаря введению второго дешифратора

7, групп 8, 9 элементов И, группы 10 элементов ИЛИ-НЕ, регистра 15, формирователей 13, 17 импульсов, элемента ИЛИ 16 и триггера 14 в контролируемом устройстве осуществляется замена первого дешифратора 6 на второй дешифратор 7 при возникновении какой-либо неисправности. Таким образом повышается достоверность функционирования устройства. 1 ил.

Изобретение относится к автоматии вычислительной технике и может

1ть использовано в автоматах с пов ппенной надежностью.

Цель изобретения — повьппение достоверности работы контролируемого ная схема устройства. тройства.

На чертеже изображена функциональ10

Устройство содержит информационный в од 1 контролируемого устройства, у становочный вход 2 контролируемого тройства, группу 3 информационных

s одов контролируемого устройства, в ход 4 исправности и выход 5 признак переключения дешифраторов контрол руемого устройства, дешифраторы 6 и 7, группы 8 и 9 элементов И, группу

1 элементов ИЛИ-НЕ, мультиплексор

11, элемент ИСКЛЮЧАЮЩЕЕ ИЛИ 12, перв и формирователь 13 импульсов, триггер 14, регистр 15, элемент ИЛИ 16,,второй формирователь 17 импульсов.

На выходах первого и второго де- 25 шИфраторов 6, 7 возможно появление т элъко двух типов неисправностей— наличие сигнала на одном или несколькИх.выходах, не соответствующих входному коду, или отсутствие сигнала на вЬыоде, соответствующем входному коду.

Рассмотрим функциональное назначвние элементов устройства.

Группы элементов И 8 и 9 пропускаюг сигналы с выходов дешифраторов 6, 7 в зависимости от значения сигналов исправности или неисправности дешифратора 6, которые (сигналы) подаются с прямого .и инверсного выходов триггера 14. 40

Группа элементов ИЛИ-НЕ 10 пропускает на группу 3 информационных выходов устройства сигналы с дешифраторов б и 7.

Мультиплексор 11 передает сигнал на свой выход только с одного входа, соответствующего входному коду. Поскольку на дешифраторы би 7 и адресные входы мультиплексора 11 подается один и тот же код, то на выходе 4 появляется сигнал, указывающий на исправную работу контролируемого дешифратора.

Элемент ИСКЛЮЧАЮЩЕЕ ИЛИ 12 анализирует количество сигналов на выходах дешифратора б или 7, и если их больше одного, то выдает сигнал, поступающий на стробирующий вход мультиплексора 11 и запрещающий передачу сигналов с выходов мультиплексора 11 на выход 4 исправности устройства.

Формирователь 13 вырабатывает два импульса по положительному фронту сигнала с инверсного выхода мультиплексора 11. Длительность задержки между ними превьппает суммарную длительность переходных процессов и задержек следующих элементов: регистра

15, элемента ИЛИ 16, формирователя импульсов 17, триггера 14, группы элементов И 8 (или 9), группы элементов ИЛИ-НЕ 10 и мультиплексора 11.

Формирователь 17 импульсов по фронту и срезу входного сигнала вырабатывает одиночный импульс при любом изменении входного сигнала. Формирователь 13 импульсов вырабатывает импульсы записи в регистр 15, а формирователь 17 импульсов устанавливает

1410Г)34 в единичное или нулевое состояние .триггер 14.

Регистр 15 представляет собой р-разрядный регистр, где р = m + n, m — число входов дешифратсра, и — число выходов дешифратсраЭлемент ИЛИ 16 производит анализ состояний разрядов регистра 15 и в ,зависимости от наличия или отсутствия 1п информации формирует на своем выходе единичный или нулевой потенциал, Б случае когда на выходах элемента

ИЛИ 16 присутствует один или несколько единичных потенциалов, то положи- 15 тельный фронт изменения состояния на его вьгходе запускает формирователь

17 импульсов, который, вырабатывая импульс, переводит триггер !4 В единичное состояние, Означающее наличие 20 неисправности в дешифраторе 6.

Контролируемое устройство работает следующим образом.

При приведении устройства в исходное состояние на вход 2 устройства 25 подается сигнал, который устанавливает в нулевое состояние регистр 15 и триггер 14. Следовательно, открывается группа элементов И 8, котсрая пропускает на группу 3 выходов устрой- 3П ства сигналы дешифратора 6, Б рабочем Режиме на информационный вход 1 устройства поступает двоичный код, в соответствии с которым Возбуждается один вывод дешифратора 6. Так как мультиплексор 1 1 также передает сигнал на выход 4 устройства только с входа, соответствующего входному коду на его адресных входах, то при правильной работе дешифратора б на Выхо- 4О де 4 устройства появляется сигнал, подтверждающий достоверность информации на группе 3 информационных выходов устройства.

При неправильной дешифрации входного двоичного кода дешифратором 6 и правильной работе мультиплексора 11 сигнал на выходе 4 устройства отсутствует, что означает неисправность дешифратора б. При выработке дешифратором 6 не одного, а нескольких сигналов на своих Выходах элемент ИСКЛЮЧАЮЩЕЕ ИЛИ 12 вырабатывает сигнал, поступающий на стробирующий вход мультиплексора 11 и запрещающий возможную выработку сигнала достоверности информации на выходе 4 устройства.

В этом случае положительный фронт сигнала с инверсного выхода мультиплексора 11 запускает формирователь

13 импульсов, который вырабатывает импульс записи в регистр 15 информации о состоянии входов и выходов дешифратора 6 в момент сбойной ситуации (отказа).

Второй импульс, выработанный формирователем 13 импульсов через определенную задержку относительно перБОГО, пОЗВслит сраВнить сбсиную ситу ацию (отказ) второго и первого дешифраторсв 6, 7. Но это произойдет лишь в том случае, когда дешифратор 7 дает также сбойную ситуацию. В противном случае на выходе мультиплексора

11 и на выходе 4 устройства появляется с11гна,! дОстоверности информации снимаемой с Вь1хсдов деши,оратора 7, т.е, происходит оперативная замена одного де11)ифратора другим (резервным).

Б том случае,. когда при том же входном двоичном коце мультиплексор

1 1 вь рабатывает повторно сигнал неиспр".âíoñòè -же второго дешифратора

7, В регистр 15 записывается очерецная сбойная с11туация. Так как вероятнос ь появления идентичной неис" правности одновременно в двух дешифраторях черезвычай110 низка, то почти достоверно, что сбойная информация повторится. Это приведет к установке в нулевое состояние всех элементов памяти регистра i5, что приведет к выработке формирователем 17 импульса, устанавливающего триггер 14 в нулевое состояние, Наличие на выходе 4 устройства сигнала HPHcIIpQBHocTH дешифраторов и отсутствие на выходе 5 устройства единичного сигнала означает, что схема контроля пешифратора отказала.

Бот почему обеспечивается оперативная замена отказавшего дешифратора 6 на дешифратор 7 и в случае повторения сбойной ситуации фиксируется отказ схемы контроля. Слецует заметить, что при восстановлении работоспособности устройства дешифрации в регистре 15 остается информация о сбое, что повышает глубину контроля путем регистрации вектора неисправности, облегчающего поиск неисправности в дешифраторе 6.

Формула изобретения

Контролируемое устройство дешифрации, содержащее первый дешифратор, элемент ИСКЛЮЧАЮЩЕЕ ИЛИ и мультиплекСоставитель В,Гречнев

Техред Л. Олийнык Корректор Э.Лончакова

Редактор А.Долинич

Заказ 34B1/45 Тираж 704 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4/5

Производственно-полиграфическое предприятие, г. Ужгород, ул. Проектная, 4

5 14 сор, причем информационный вход пер. вого дешифратора объединен с адресным входом мультиплексора и является информационным входом устройства, выход элемента ИСКЛЮЧАНЗЦЕЕ ИЛИ соединен со стробирующим входом мультиплексора, прямой выход которого является ,, выходом исправности устройства, о т— л и ч а ю щ е е с я тем, что, с целью повышения достоверности работы ,. устройства, в него введены второй дешифратор, две группы элементов И, группа элементов ИЛИ-НЕ, два форми рователя импульсов, элемент ИЛИ, триггер и регистр, причем информационный вход второго дешифратора подючен к информационному входу устойства, информационные выходы перого и второго дешифраторов соединеы с первыми входами соответствующих лементов И первой и второй групп оответствеино, выходы элементов И ервой группы соединены с первыми ходами соответствующих элементов

-НЕ группы, выходы элементов И торой группы соединены с вторыми ходами соответствующих элементов

10034 6

ИЛИ-НЕ группы, выходы которых являются группой информационных выходов устройства и соединены с группой ин5 версных информационных входов мультиплексора, группой входов элемента

ИСКЛЮЧАЮЩЕЕ ИЛИ и входами соответствующих разрядов регистра, информационные выходы которого соединены с соответствующими входами элемента

ИЛИ, информационный вход устройства подключен к входам соответствующих разрядов регистра, инверсный выход мультиплексора через первый формирователь импульсов соединен с тактовым входом регистра, установочный вход которого объединен с нулевым входом триггера и образует установочный вход устройства, выход элемен20 та ИЛИ через второй формирователь импульсов соединен со счетным входом триггера, инверсный выход которого соединен с вторыми входами элементов

И первой группы, прямой выход тригге25 ра соединен с вторыми входами элементов И второй группы и является выходом признака переключения дешифраторов устройства.