Устройство для передачи кодов

Иллюстрации

Устройство для передачи кодов (патент 1411994)
Устройство для передачи кодов (патент 1411994)
Устройство для передачи кодов (патент 1411994)
Устройство для передачи кодов (патент 1411994)
Показать все

Реферат

 

Изобретение относится к электросвязи . Цель изобретения - повьшение точности установки скорости передачи . Уст-во содержит согласукицие блоки 1 и 2, эл-ты ИЛИ 3,4,5,6 и 7, счетчик 8, компараторы 9 и 10, per тистр 11, г-р 12, эл-ты И 13 и 14, триггеры 15, 16 и 17, делители 18 и 19 частоты и коммутатор 20. Цель достигается за счет исключения ручной регулировки скорости передачи и осуществления автоматической установки скорости передачи, равной скорости передачи корреспондента, с точностью, не достижимой при осуществлении этой операции вручную. 1 ил.

СОЮЗ СОВЕТСНИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК (19) (11) А1 (51) 4 H 04 ? 15/08

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К АВТОРСКОМ У СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

llO ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ (21) 4049811/24-09 (22} 07,04,86 (46) 23,07.88, Бюл. У 27 (72) 10.À.Êðóïèíîâ, В.А.Крупинова, А.Н.Хватиков и В.П.Дмитренко (53) 621.344.611 (088.8) (56) Авторское свидетельство СССР

1(!040619, кл. H 04 Ь 15/08, 1981, (54) УСТРОЙСТВО ДЛЯ ПЕРЕДАЧИ КОДОВ (57) Изобретение относится к электросвязи. Цель изобретения — повышение точности установки скорости передачи. Уст-во содержит согласующие блоки 1 и 2, эл-ты ИЛИ 3,4,5,6 и 7, счетчик 8, компараторы 9 и 10, ре-, гистр 11, г-р 12, эл-ты И 13 и 14, триггеры 15, 16 и 17, делители 18 и

19 частоты и коммутатор 20. Цель достигается эа счет исключения ручной регулировки скорости передачи и осуществления автоматической установки скорости передачи, равной скорости передачи корреспондента, с точностью, не достижимой при осуществлении этой .операции вручную. 1 ил, 1411994

Изобретение относится к электросвязи и может быть использовано в аппаратуре передачи дискретной информации.

Цель изобретения — IQBbHIIpHHp точности установки скорости передачи, На чертеже изображена структурная электрическая схема предлагаемого устройства. 10

Устройство для передачи кодов содержит первый 1 и второй 2 входные согласующие блоки, первый 3, второй

4, третий 5, четвертый б и пятый 7 элементы ИЛИ, счетчик 8„ первый 9 15 и второй 10 компараторы, регистр 11, генератор 12, первый 13 и второй 14 элементы И, первый 15, второй 16 и третий 17 триггеры, первый 18 и вто" рой 19 делители частоты„ коммутатор 20

20.

Устройство работает следующим образом.

В исходном состоянии на первом входе элемента И !3 присутствуют импульсы с уровнем логической единицы, поступающие с выхода входного согла" сующего блока 2, на выходе элемента И 13 присутствует логическая единица. Сйгнал запуска, приходящий на 3О второй вход элемента И 13 уровнем логического нуля, приходит на выход элемента И 13 только при отсутствии импульса на первом входе и устанавли" вает триггер 15 в состояние, при котором на его выходе появляется уровень логического нуля, который посту-" пает на вторые входы регистра 11, де" лителя 18 частоты и элемента ИЛИ 3.

При этом во все разряды регистра 11 40 . записывается логическая единица,- разрешается работа делителя 18 частоты на выходе элемента ИЛИ 3 появляется логическая единица, которая поступает на первый вход входного согласующего блока 1 и разрешает его работу, При этом на выходе входного согла-— сукнцего блока 1 начинают формировать" ся импульсы с уровнем логического и ля, которые поступают на первый вход (сброса) счетчика 8 и разрешают его работу. При этом счетчик 8 начинает производить счет количества импуль" сов, поступающих на второй счетный вход с выхода генератора 12, на выходах счетчика 8 формируется возрастающее двоичное число, значение которого поступает на вход комнаратора

9 и первые входы регистра ll и компаратора 10. По мере нарастания числового значения на выходах счетчика

8 компаратор 9 сравнивает его с кон" стантой К и при превышении над ней формирует на своем выходе сигнал с уровнем логической единицы, поступающей на первый вход элемента И 14, на третий вход которого поступает импульс с выхода входного согласующего блока 1, а на выходе присутствует уровень логического нуля. Компаратор

10 производит сравнение числа, поступающего из регистра 11, с числом, поступающим из счетчика 8, и формирует на своем выходе сигнал с уровнем логической единицы в том случае, когда число из регистра 11 больше числа из счетчика 8. По окончании ж пульса, сформированного на выходе входного согласующего блока 1, на выходе элемента И 14 устанавливается уровень логической единицы„ который поступает на третий вход регистра 11 и производит запись числа из счетчика 8, а .показания последнего сбрасываются в нуль и не изменяются до прихода следующего импульса с выхоца входного согласующего блока 1. Если следующий импульс имеет длительность равную или больше длительности предыдущего импульса, то до его окончания на выходе компаратора 10 устанавливается уравень логического нуля, который, поступая на второй вход элемента

И 14, запрещает перезапись информации в регистр 11. Если следующий импульс имеет длительность меньшую, чем предыдущий, то происходит перезапись в регистр 11 информации из счетчика 8. Так продолжается в течение интервала времени, который задается делителем 18 частоты. По окончании заданного интервала времени на выходе делителя 18 частоты форми руется уровень логического нуля, поступающий на второй вход триггера

15. При этом на .его выходе устанавливается уровень логической единицы и запрещает работу делителя 18 частоты и входного блока 1. Если в момент окончания, сформированного делителем 18 частоты интервала времени на выходе входного согласуюшего блока 1 формируется импульс, то он поступает на первый вход элемента ИЛИ 3 и дублирует сигнал разрешения работы входного согласующего блока 1 до свое о окончания. После этого в ре1411994 гистре ll хранится информация о длительности переданной корреспондентом точки, поступающий на второй вход делителя 19 частоты, и используется в качестве переменного коэффициента деления частоты, поступающей из генератора 12. На выходе делителя 19 частоты формируются импульсы с периодом следования, равным длительности пере- 10 данной корреспондентом "точки . После этого устройство готово к передаче кодов.

Сигнал с первого выхода коммутатора 20 поступает на второй вход эле- 15 мента ИЛИ 5 уровнем логического нуля, при этом на выходе элемента ИЛИ 5 появляется логическая единица, поступающая на первый вход элемента ИЛИ 6, на выходе которого появляется логи- 20 ческая единица, которая разрешает работу триггера 16, работающего в счетном режиме. При этом на первом вьжоде триггера 16 вырабатываются импульсы с уровнем логического нуля, посту" 25 пающие на первый вход элемента ИЛИ 4.

Если на первом выходе коммутатора 20 сохраняется уровень логического нуля, то на выходе элемента ИЛИ 4 формиру" ется последовательность точек с уровнем логической единицы. При возникновении сигнала с уровнем логичес" кого нуля на втором выходе коммутатора 20 на выходе элемента ИЛИ 7 возникает логическая единица, которая разрешает работу триггеров 16 и 17, сигналы с выхода которых объединяются элементом ИЛИ 4. При этом на его выходе формируется последовательность "тире". Формируя сигналы .с уровнем логического нуля поочередно на выходах коммутатора 20, на выходе устройства можно сформировать любой телеграфный знак.

Эффективность предлагаемого .уст" ройства для передачи кодов заключается в упрощении работы с устройст" вом за счет исключения ручной регулировки скорости передачи и осуществления автоматической установки скорости передачи, равной скорости передачи корреспондента, с точностью, недостижимой при осуществлении этой операции вручную.

Ф о р м"у л а и s о б р е т -е н и я

Устройство для передачи кодов, содержащее генератор, коммутатор, первый элемент И, выход которого соецинен с первым входом первого триггера, второй элемент И и второй триггер, о т л и ч а ю щ е е с я тем, что, с целью повышения точности установки скорости передачи, введены два входных согласующих блока, пять элементов ИЛИ, два делителя частоты, два компаратора, третий триггер, регистр и счетчик, выход которого соединен с первым входом регистра и первыми входами первого и второго компараторов, выходы которых подключены соответственно к первому и второму входам второго элемента И, третий вход которого подключен к выходу первого входного согласующего блока, к первому входу первого элемента ИЛИ н первому входу счетчика, второй вход которого подключен к выходу генератора, к первому входу первого делителя частоты и первому входу второго делителя частоты, второй вход которого соединен с вторым входом второго компаратора и с выходом регистра, второй вход которого подключен к выходу первого триггера. к второму входу первого делителя частоты и к второму входу первого элемента ИЛИ, выход которого соединен с первым входом первого входного согласующего блока, второй вход. которого соединен с входом второго входного согласующего блока, выход которого соединен с первым входом первого элемен-.а И, выход второго делителя частоты соединен с первым входом второго триггера, первый выход которого соединен с первым входом второго элемента ИЛИ с первым входом третьего элемента ИЛИ,. выход которого подключен к первому входу четвертого элемента ИЛИ, выход которого соединен с вторым входом второ-. го триггера, второй выход которого подключен к первому входу третьего триггера, второй вход которого под" кюпочен к второму входу четвертого элемента ИЛИ и к выходу пятого элемента ИЛИ, первый вход которого подключен к выходу третьего триггера и к второму входу второго элемента ИЛИ, выход второго элемента И соединен с третьим входом регистра, выход первого с вторым входом первого триггера, первый и второй выходы коммутатора подключены к вторым входам соответственно третьего и пятого элементов ИЛИ, при

1411994

Составитель О.Геллер

Техред Й. дидык Корректор С,Черни

Редактор И.Шулла

Заказ 3675/57

Тираж 660

Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д, 4/5

Производственно-полиграфическое предприятие, г. Ужгород, ул. Проектная, 4 этом второй вход первого входного согласующего блока является сигналь-, ным входом устройства, пусковым входом которого является второй вход первого элемента И, второй вход первого компаратора является опорным входом устройства, выходом которого является выход второго элемента ИЛИ.