Синтезатор частот
Иллюстрации
Показать всеРеферат
Изобретение относится к области радиотехники. Повышается спектральная чистота выходного сигнала. содержит опорный генератор,накопитель кодов 2, два D-триггера, 3,7, регистр памяти 4, генератор линейно изменяющегося напряжения (ГЛИН) 5, ПАП 6, мультиплексор 8, триггер 9. Формирование выходного сигнала ГДИН 3 осуществляется одним ЦАП 6. Изменение величины выходного тока 11АП 6 не отража ется на масштабе преобразования различных значений кодовых чисел, поступаюп1их на его вход. Изменение постоянной времени заряда ГЛИН 5 не приводит к образованию опшбки компенсации на линейном участке, т.к. одновременно изменяется скорость нарастания напряжения на обоих отрезках формируемого сигнала ГЛИН 5. Козф. ослабления помех не зависит от воздействия типа изменения параметров от колебаний температуры, уходов напряжения пита ния, старения эл-тов. Цель достигается введением последовательно соединенных D-триггера 7 и мультиплекгсора 8. I ил. иС (Л
СОЮЗ СОВЕТСНИХ
СОЦИАЛИСТИЧЕСКИХ
РЕСПУБЛИК (51) 4 Н 03 В 19/00
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР
ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ (21) 3843000124-09 (22) 11.01.85 (46) 07.08.88. Бюл.У 29 (72) В.И.Никифоров (53) 621.373.42(088.8) (56) Авторское свидетельство СССР
1I 1061235, кл. Н 03 В 19/00, 08.07.82
Авторское свидетельство СССР ,У 978314, кл. Н 03 В 19/00, 12.01.8I. (54) СИНТЕЗАТОР ЧАСТОТ (57) Изобретение относится к области радиотехники. Повышается спектральная чистота выходного сигнала, Устр-во содержит опорный генератор, накопитель кодов 2, два D-триггера, 3,7, регистр памяти 4, генератор линейно изменяющегося напряжения (ГЛИН) 5, IIAII 6, мультиплексор 8, триггер 9. Формиро„„Я0„„1415410 А1 вание выходного сигнала ГЛИН 5 ocymeствляется одним ЦАП 6. Изменение величины выходного тока IIAII 6 не отража ется на масштабе преобразования различных значений кодовых чисел, поступающих на его вход. Изменение постоянной времени заряда ГЛИН 5 не приводит к образованию ошибки компенсации на линейном участке, т.к. одновременно изменяется скорость нарастания напряжения на обоих отрезках формируемого сигнала ГЛИН 5. Коэф. ослабления помех не зависит от воздействия типа изменения параметров от колебаний температуры, уходов напряжения питания, старения эл-тов. Цель достигается введением последовательно соединенных D-триггера 7 и мультиплек . сора 8. I ил.
1415410
Изобретение относится к радиотехнике и может быть использовано для получения сетки стабильных частот в приемопередающей и измерительной
5 аппаратуре.
Цель изобретения - повышение спектральной чистоты выходного сигналя.
На чертеже представлена структур-. ная электрическая схема синтезатора частот.
Снтезаъор частот содержит опорный генератор 1, накопитель 2 кодов, первый D-триггер 3, регистр 4 памяти, генератор линейно изменяющегося на- 15 пряжения (ГЛИН) 5, цифроаналоговый преобразователь (ЦАП) 6, второй Dтриггер 7, мультиплексор 8, триггер
9.
Синтезатор частот работает следу- 20 ющим образом.
Число М, задающее частоту синтезируемого сигнала, поступает на кодовый вход накопителя 2 кодов, имеющего емкость Й, и на второй вход 25 мультиплексора 8 ° Процесс заполнения
М происходит с частотой йд сигнала опорного генератора 1, поступающего на тактовый вход накопителя 2 кодов.
Импульс, формируемый накопителем 2 30 кодов при переполнении, поступает на управляющий вход регистра 4, для записи кодового числа P оставшегося в накопителе 2 кодов после переполнения и одновременно на вход первого D-триг 35 гера 3, для установки его в состояние
"1". Первый D-триггер 3 производит сброс в состояние "0" от импульсов, поступающих на другой его вход с выхода опорного генератора 1. Посколь- 40 ку Р-вход второго D-триггера 7 подключен к инверсному выходу первого
Р-триггера 3, то установка второго
D-триггера 7 в состояние "1" происходит синхронно сбросу первого Ртриггера 3 в "0". Сброс второго Dтриггера 7 производится импульсами опорного генератора 1, поступающими на другой его вход. Выходной сигнал второго D-триггера 7 поступает на управляющий вход мультиплексора 8 и производит выбор одного из двух каналов. При логической "1" мультиплексор
8 пропускает на вход ЦАП 6 кодовое значение числа Р, записанное в ре11 It
)5 гнстр 4, а при логическом 0 мультиплексор 8 пропускает на свой выход число M с кодового входа синтезатора.
В результате выходной ток ЦАП 6 пропорционален значению числа р при установке второго D-триггера 7 в сосI I II тоянне 1 и пропорционален значению числа M при сбросе в состояние 0".
Поскольку выход ЦАП 6 соединен с токозадающим входом ГЛИН 5, то измене ния выходного тока ЦАП 6 однозначно определяют скорость нарастания выход ного напряжения ГЛИН 5 на соответствующих временных интервалах. ГЛИН 5 находится в режиме линейно изменяюще» гося напряжения с момента сброса в состояние "О" первого D-триггера 3 и переходит в ждущий режим при установлении данного триггера в состояние
11
1 . Порог срабатывания триггера 9 выбирается на линейном участке выходного сигнала ГЛИН 5, определяемом выходным током ЦАП 6, пропорциональным входному числу М.
Процесс изменения информации на кодовом выходе накопителя 2 кодов, происходит в дискретные моменты време ни пТ, где Т вЂ” период следования импульсов опорного генератора 1. Приращение информации равно постоянному числу М.При переполнении в накопитель кодов записывается значение остатка Р. Период последовательности импульсов на выходе первого D-триггера
3 изменяется дискретно и не равен периоду синтезируемого.сигнала. Одна. ко средний период последовательности, то что соответствует периоду синтезируемого сигнала. На входы второго
D-триггера 7 и ГЛИН 5 приходит сигнал с инверсного выхода первого D-триггера 3. Информация на выходе мультиплек сора 8 периодически изменяется при воздействии управляющих сигналов с выхода второго Р-триггера 7 ° Мульти- . плексор 8 пропускает в течение одного периода тактовой частоты на свой выход значение остатка P записанного в регистр 4 после переполнения накопи» теля 2 кодов. В остальное время на выход мультиплексора поступает кодовое значение входного числа М. ГЛИН
5 переходит в ждущий режим за врейя, длительности импульса выходного сиг». нала первого D-триггера 3 ° В следую щий интервал времени, равный Т, вы» ходной сигнал ГЛИН 5 нарастает про порционально току ЦАП 6, преобразующему значение остатка Р, после чего
ЦАП 6 выдает ток, соответствующий входному числу М, в течение несколь . ких периодов опорного сигнала. Доста
Составитель 10.Ковалев
Редактор Н.Бобкова Техред Л.Олиинык Корректор О.Кравцова
Заказ 3885/54 Тираж 928 Подписное
ВНИИПИ Государственного комитета СССР по делам изобретений и открытий
113035, Москва, Ж-35, Раушская наб., д. 4/5
Производственно-полиграфическое предприятие, r. Ужгород, ул. Проектная, 4
3 141541 точно установить порог срабатывания триггера 9, причем длительность периода равна периоду синтезируемого сигнала.
Таким образом, в предлагаемом синтезаторе частот формирование выходного сигнала ГЛИН 5 осуществляется одним ЦЛЛ 6, что исключает ошибку, образующуюся в изнестном в результате сопряжения выходных сигналов двух
ЦАП и генератора изменяющегося напряжения. Изменение величины выходного тока ЦАП 6 не отражается на масштабе 1 преобразования различных значений кодовых чисел, поступающих на его вход. Изменение постоянной времени заряда ГЛИН 5 в предлагаемом синтезаторе не приводит к образованию ошибки 20 компенсации на линейном участке, поскольку одновременно изменяется скорость нарастания напряжения на обоих отрезках формируемого сигнала ГЛИН 5.
Следовательно, коэффициент ослабления 25 помех предлагаемого синтезатора не зависит от влияния воздействия типа изменения параметров от колебаний температуры окружающей среДы, уходов напряжений . питания, старения элемен-3р тов, изменения линейных режимов работы элементов.
4
Формулаиэобретения
Синтезатор частот, содержащий по.ледовательно соединенные опорный генератор, накопитель кодов и регистр памяти,,последовательно соединенные первый 0-триггер и генератор линейно изменяющегося напряжения, триггер и цифроаналоговый преобразователь, вы..-. ход которого соединен с токозадающим входом генератора линейно изменяющего, ся напряжения, первый вход первого
D-триггера соединен с выходом опорно .
ro генератора, второй вход первого
Р-триггера объединен с управляющим входом регистра памяти и подключен к выходу переполнения накопителя кодов, отличающийся тем, что, с целью повышения спектральной чистоты выходного сигнала, между выходом опор ного генератора и кодовым входом цифроаналогового преобразователя введены последовательно соединенные второй D-триггер и мультиплексор, пер вый и второй кодовые входы которого соединены соответственно с выходом ре гистра памяти и с кодовым входом накопителя кодов, второй вход второго D-триггера соединен с выходом пер- вого D-триггера, а выход генератора линейно изменяющегося напряжения подключен к входу триггера.