Способ линеаризации путем подзаряда емкости интегратора от источника опорного напряжения схем регулируемой задержки

Иллюстрации

Показать все

Реферат

 

4 ф

Класс 4 ;-+ № 141690

СССР

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Подписная apzpzzza М 179

О. Н. Бураков, А. С. Губин и А. М. Тищенко

СПОСОБ ЛИНЕАРИЗАЦИИ ПУТЕМ ПОДЗАРЯДА ЕМКОСТИ

ИНТЕГРАТОРА ОТ ИСТОЧНИКА ОПОРНОГО НАПРЯЖЕНИЯ

СХЕМ РЕГУЛИРУЕМОЙ ЗАДЕРЖКИ

Заявлено 24 ноября !960 г за № 686794/26 в Комитет по делам изобретений и открытий при Совете Министров СССР

Опубликовано в «Ь1оллетене изобретений» ¹ 19 аа I961 г

Известные способы линеаризации путем подзаряда емкости интегратора от источника опорного напряжения схем регулируемой задержки, выполненных на полупроводниковых элементах, заключающиеся в подзаряде емкости по каналам обратной связи, не могут обеспечить высокую точность и стабильность времени задержки. Это объясняется отсутствием возможности уменьшить временной интервал между задержанным и последующим запускающим импульсом. Добавление в схему дополнигельных каскадов на диодах и триодах также не обеспечивает получения хороших результатов.

Предлагаемый способ отличается от известных тем, что подзаряд емкости интегратора производится от источника опорного (регулирующего) напряжения через активное сопротивление, выбранное таким образом, чтобы подзаряд конденсатора производился на величину напряжения, обеспечивающую компенсацию нелинейности для заданного момента времени. Указанное отличие позволило упростить схему и обеспечить высокую точность и стабильность времени задержки.

На чертеже приведена принципиальная схема устройства для осуществления предлагаемого способа линеаризации.

Схема состоит из источника питания, подключенного к зажиму 1, источника опорного напряжения, подведенного к зажиму 2, RC-цепочки и активного сопротивления Яь

Для компенсации уменьшения напряжения в выходной цепи необходимо производить дополнительный подзаряд емкости С интегратора через активное сопротивление Rz от источника опорного напряжения. № 141б90

Стабильность времени задержки определяется правильным подбором сопротивления Rt, величину которого предлагается выбирать, исходя из следующего соотношения:

R> = R(1 -- a) где R -эквивалентное содротивление интегрирующей цепи, а — коэффициент нелинейности исходного пилообразного напряжения.

Предлагаемый способ имеет особенно большие преимущества для интеграторов на транзисторах, где благодаря его применению стало возможным получить стабильное время задержки при довольно широком диапазоне температур.

Предмет изобретения

Составитель — В Г. Туфельд

Редактор Н. С. Кутафина Техред T. П. Курилко Корректор М. И. Козлова

Формат бум. 70X108>/,г Объем 0,18 изд. л.

Тира>к 1250 Цена 4 коп

U5TN при Комитете по делам изобретений и открытий при Совете Министров СССР

Москва, Центр, М. Черкасский пер., д. 2/6

Подп. к печ. 23.Х -61 r

Зак. 0596

Типография ЦБТИ Комитета по делам изобретений и открытий при Совете Министров СССР, Москва, Петровка, 14.

Способ линеаризации путем подзаряда емкости интегратора от источника опорного напряжения схем регулируемой задержки, выполненных на полупроводниковых элементах, отличающийся тем, что, с целью обеспечения более высокой точности и стабильности времени задержки, подзаряд производится от источника опорного (регулирующего) напряжения через активное сопротивление, выбранное таким образом, чтобы подзаряд конденсатора производился на величину напряжения, обеспечивающую компенсацию нелинейности для заданного момента времени.