Корректор межсимвольных искажений
Иллюстрации
Показать всеРеферат
Изобретение относится к электросвязи Цель изобретения - повышение точности корректора. Корректор содержит сумматоры 1 и 10, блоки принятия решения (БПР) 2 и 12, многоотводную линию 6 задержки, регуляторы 8 и 9 затухания, блок согласования 11 задержки, блок регулировки (БР) 16интервала анализа, блок оценки 17величины ошибки, блок переключения 18 регулировки, БР 19 порога решения и. БПР 20 на регулировку, .Цель достигается за счет осуществления пе рестройки величин порогов решения с помощью введенных БР 16 и 19 блока оценки 17, блока переключения 18 и БПР 20. 6 ил.
СОЮЗ СОВЕТСНИХ
СОЩИАЛИСТИЧЕСНИХ
РЕСПУБЛИК (19) (11) (б1) Н 04 B 3/04
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
К А ВТОРСИОМУ СВИДЕТЕЛЬСТВУ
ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР
ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ (21) 4174210/24 09 (22) 04.01.87 (46) 15 ° 08 ° 88. Бюл.. У 30 (71) Ленинградский электротехиичес кий институт связи имо профо
М.А.Бонч-Бруевича (72) А.В.Финагентов и А.Н.Глухов (53) 621.395.664 (088.8) (54) КОРРЕКТОР МЕЖСИМВОЛЬНЫХ ИСКАЖЕ НИЙ (57) Изобретение относится к электро связи+ Цель изобретения - повышение точности корректора..-Корректор содержит сумматоры и 10, блоки принятия решения {БПР) 2 и 12, многоотводную линию 6 задержки, регуляторы
8 и 9 затухания, блок согласования
11 задержки, блок регулировки (БР)
16 интервала анализа, блок оценки
17 величнны ошибки, блок переключения 18 регулировки, БР 19 порога решения и БПР ?О на регулировку, Цель достигается за счет осуществления перестройки величин порогов решения с помощью введенных БР 16 и 19 блока оценки 17, блока переключения 18 и
БПР 20. 6 ил.
1417198
Изобретение относится к электросвязи и может быть использовано в системах связи со сложными импульсньяи помехами, величина которых зависит от сигнала и соизмерима с величиной межсимвольных искажений, в световодных системах связи.
Целью изобретения является повышение точности корректора.
На фиг.1 представлена структурная схема предлагаемого корректора межсимвольных искажений (для простоты показан корректор МСИ, содержащий линию задержки из трех элементов), на фиг.2 - блок регулировки интерва ла анализа; на фиг.3 - -блок оценки величины ошибки; на фиг.4 - блок регулировки порога решения; на фиг,5блок переключения регулировки; на фиг.б - блок принятия решения на регулировку.
Корректор межсимвольных искажений содержит первый сумматор 1, первый блок 2 принятия решения, содержащий компаратор 3, цифроаналоговый преобразователь ЦАП 4, регистр 5, многоотводную линию 6 задержки, составленную из Н элементов 7 задержки, .К регуляторов 8 затухания первой группы, N регуляторов 9 затухания второй группы, второй сумматор 10, блок 11 согласования задержки, второй блок 12 принятия решения, содержащий компаратор 13, ЦАП 14, регистр 15, блок 16 регулировки интервала анализа, блок 17 оценки величины ошибки, блок 18 переключения регулировки, блок 19 регулировки порога решения, блок 20 принятия решения на регули". ровку.
Блок 16 регулировки интервала ана лиза содержит блок 21 запуска, элемент И 22, счетчик 23 и дешифратор
24, причем на первый вход схемы 22
И поступает сигнал со схемы 21 запуска„ на второй вход - тактовые импульсы, а выход соединен со счетным входом счетчика 23 и первым входом блока 17 оценки величины ошибки. Вьходы счетчика 23 соединены с соответствующими входами дешифратора 24, выход которого соединен с входом обнуления счетчика 23 и вторым входом блока 20 принятия решения на регулировку.
Блок 17 оценки величины ошибки содержит первый 25 и второй 26 вычитающие узлы, коммутатор 27, поро45
50 рой выход - с первым входом (управления) регистра 15, а вход - с выходом схемы ИЛИ 31.
Блок 18 переключения регулировки содержит счетчик 34, дешифратор 35 и триггер 36. При этом счетный вход счетчика 34 соединен с первым выходом блока 20 принятия решения на регулировку, а выходы - с соответствующими входами дешифратора 35, выход которо5
f0
40 говый узел 28, счетчик 29. При этом первый и второй входы первого вычита ницего устройства 25 соединены соответственно с входами компаратора 3, а выход - с первым входом коммутатора
27, первый и второй входы второго вычитающего устройства 26 соединены соответственно с входами компарйтора 13, а выход - с вторым входом коммутатора 27, третий вход которого (управления) соединен с первым выходом блока 18 переключения регулировки, а выход - с первым входом порого вого устройства 28, второй вход которого соединен с первым выходом блока
16 регулировки интервала анализа, а выход - со счетным входом счетчика 29, вход обнуления которого соединен с вторым выходом блока 16 регулировки интервала анализа, К выходов счетчика.(например четырехразрядная шина) соединены с соответствующими первыми входами блока 20 принятия решения на регулировку.
Блок 19 регулировки порога содержит реверсивный счетчик 30, элемент
HJIH 31, многоразрядный коммутатор 32 и коммутатор 33. При этом первый вход (+) счетчика 30 и первый вход схемы ИЛИ 31 соединены с вторым входом блока 20 принятия решения на регулировку, второй вход (-) счетчика
30 и второй вход схемы ИЛИ 31 соединены с третьим выходом блока 20 принятия решения на регулировку, .выходы счетчика 30 соединены с .соответствующими входами многоразрядного коммутатора 32, управляющий вход которого соединен с управляющим входом коммутатора 33 и вторым выходом блока 18 переключения регулировки, первая группа выходов многоразрядного коммутатора 32 соединена с соответствующими входами регистра 5, вторая группа выходов - с соответствующими входами регистра 15, первый выход коммутатора 33 соединен с первым входом (управления) регистра 5, вто3 141 71 го соединен с первым входом триггера
36 и вторым входом (обнуления} счетчика 34, второй вход триггера 36 соединен с третьим выходом блока 16 регулировки интервала анализа (с выхо-, дом схемы 21 запуска) первый выход - с пятым входом блока 17 оценки величины ошибки, второй выход - с первым входом блока 19 регулировки порога.
Блок 20 принятия решения на регулировку содержит два регистра 37 и
38 и элемент 39 сравнения..При этом первые входы регистра 37 соединены с соответствующими выходами блока 17 оценки величины ошибки, второй вход регистра 37 и второй вход регистра
38 соединены с вторым выходом блока
16 регулировки интервала анализа (вторые входы регистров 37 и 38входы управления параллельной записью) вйходы регистра 37 соединены с соответствующими входами первых групп, регистра 38 и схемы 39 сравнения, входы второй группы которой соедине 25 ны с соответствующими выходами ре гистра 38, а вход управления - с вто рыми входами регистров.37 и 38, первый выход схемы 39 сравнения соединен с вторым входом блока 18 переключения 3 регулировки, второй выход - с вторым входом блока 19 регулировки порога, третий выход с третьим входом блоica 19 регулировки порога.
Корректор межсимвольных искажений с перестраиваемым порогом решения работает следующим образом.
Бинарный видеосигнал поступает на первый вход первого сумматора 1 (сигнал искажен при прохождении по 40 каналу связи), который является входом корректора, В первом сумматоре
1 взвешенная сумма предшествующих решений вычитается из принятого сигнала, таким образом компенсируются межсимвольные искажения, обусловлен ные влиянием предшествующих импульсов.
В устройстве 2 принятия решения в . компараторе 3 сигнал, поступающий с выхода первого сумматора 1 на пер» вый вход компаратора, сравнивается с .пороговым уровнем D, поступающим с выхода цифроаналогового преобразователя 4 на второй вход компаратора 3 причем величина порогового уровня определяется комбинацией на выходах регистра 5, которая преобразуется к аналоговому виду в цифроаналоговом преобразователе 4. Таким образом, в
98
4 устройстве 2 принятия решения делает. ся вывод о принятии "1", если уровень сигнала превышает уровень поро- . га, или о приеме "0", если уровень сигнала меньше уровня порога. На вы ходе устройства 2 принятия решения имеет место оценка сигнала, и на вход многоотводной линии 6 задерж.ки поступает на каждом тактовом интервале один из двух стандартных уровней, соответствующих приему 1" или "0". В отводах многоотводной линии 6 задержки в регуляторах 8 и 9 затухания, представляющих собой перемножители, осуществляется домножение оценки сигнала на весовые коэффициенты. Таким образом, первая группа регуляторов 8 затухания в отводах линии 6 задержки используется для компенсации влияния предшествующих им пульсов на рассматриваемый тактовый интервал. Для компенсации влияния последующих импульсов на рассматриваемый тактовый интервал используется вторая группа регуляторов 9 зату хания, с помощью которых во втором сумматоре 10 формируется взвешенная сумма последующих решений, причем в качества точки анализа в данном случае рассматривается не вход многоотводной линии 6 задержки, а ее выход,. поэтому сигнал, подаваемый с выхода первого сумматора 1 на первый вход второго сумматора 10 дозадерживается.с помощью блока 11 согласования задержки на И тактовых интервалов.
Во втором сумматоре 10 из этого сиг нала вычитается взвешенная сумма пос» ледующих решений. С выхода второго сумматора 10 сигнал поступает на вход второго блока 12 принятия решения, работа которого полностью идентична работе первого блока 2 принятия решения.
Перестройка величин порогов решения осуществляется при помощи блока 16 регулировки интервала анализа, блока 17 оценки величины ошибки, блока 18 переключения регулировки, блока 19 регулировки порога, блока принятия решения на регулировку.
При переключении источников для того чтобы оптимизировать пороги решения, по каналу в течение фиксированного интервала времени передается ПСП с известной разрядностью„ Решение на перестройку принимается на основании результата анализа изменения средней
5 величины сшибки за период ПСП при изменении порога решения на извест-. ную фиксированную величину. При этом сначала осуществляется оптими5 эация порога решения первого блока
2 принятия решения, и только после этого - оптимизация порога решения второго блока 12 принятия решения.
Блок 16 регулировки интервала анали за выполняет функцию ограничения интервала времени накопления ошибок величиной периода ПСП. Блок 21 запуска выдает на первый вход элемента
И 22 сигнал, разрешающий прохождение тактовых импульсов на счетный вход счетчика 23, который в совокупности с дешифратором 24 позволяет сформировать импульсы через интервал времени, соответствующий периоду ПСП, 20 т.е. отсчитываются 2К тактовых им пульсов для случая К разрядного ПСП, После этого обнуляется счетчик 29 блока 17 оценки величины ошибки, в котором за период ПСП накапливается коли- 25 чество зарегистрированных случаев, когда разность между сигналами на входах компаратора 3 меньше некоторой. установленной величины. Эти моменты регулируются в пороговом узле 28, хронируемом тактовыми импульсами с выхода элемента И 22.. В пороговом узле 28 разность между сигналом на, входе компаратора и пороговым уровнем сравнивается на каждом тактовом интервале с заданным значением, выбираемым исходя из требуемой вероятнос ти ошибки на выходе приемника. В слу-. чае, если разность меньше, чем задан ное значение, на выходе порогового 40 узла 28 появляется единичный импульс, который поступает на счетный вход счетчика 29. В конце периода ПСП на выходе счетчика имеется К-разрядная кодовая комбинация, которая является .45 оценкой величины ошибки и оценкой оптимальности порога решения. Эта комбинация с выхода счетчика 29 поступает на первый К разрядный вход блока 20 принятия решения на регули- 50 ровку и по команде с второго выхода блока 16 регулировки анализа записывается в первый регистр 37, причем по той же команде К-разрядная комбинация„ записанная ранее в регистр 37 и пред- 55 ставляющая собой оценку величины ошибки на предшествующем периоде ПСП, переписывается в регистр 38. При помощи элемента 39 сравнения производится
98 6 сравнение К-разрядных комбинаций на выходах регистров 37 н 38. При этом на одном из трех выходов элемента 39 сравнения появляется единичный им» пульс. Если появляется импульс на первом выходе - комбинации совпали, на втором выходе - первая комбина- . ция больше второй, на третьем выхо де - вторая комбинация больше первой. В первом случае импульс посту пает на второй вход блока 18 переключения регулировки на счетный вход счетчика 34.. При этом после поступления импульсов дешифратор 35 определяет-наличие заданной комбинации на выходе счетчика 34 и выдает ко манду на вход триггера 36, который перебрасывается и производит переклю чение блока 17 оценки величины ошибки и блока 19 регулировки порога из режима оптимизации порога блока 2 принятия решения в режим оптимизации. порога блока 12 принятия решения.
Во втором случае импульс поступает на второй вход блока 19 регулировки порога, в третьем случае на третий вход этого блока,.и по этим концам соответственно изменяется содержи мое счетчика 30 (увеличивается либо уменьшается на единицу), которое тут же через коммутатор 32 переписывается в регистр 5 (или регистр 15 в зависимости от заданного режима), по: команде, поступающей через коммутатор 33 на вход управления параллель ной записью соответствующего регист ра (5 или 1Я . Новая комбинация на выходе. регистра 5(15),преобразуется
gAII 4(14) и величина порога решения изменяется на заданную величину. Та» ким образом, величина. порога решения определяется максимальной и минималь .ной допустимыми комбинациями íà вы ходе счетчика 30 и выбранными ЦАП
4 и 14.
Формула из о бр е т ения
Корректор межсимвольных искажений, содержащий последовательно сое диненные первый сумматор, первый блок принятия решения и многоотводную линию задержки, первые отводы которой через N регуляторов затухания первой группы подключены к первым входам второго сумматора, выход которого подключен к первому входу второго блока принятия решения, вто7 14 рые отводы многоотводной линии задержки через N регуляторов затухания второй группы подключены к первым входам первого сумматора, второй вход которого является входом корректора межсимвольных искажений,,а выход первого сумматора через блок согласования задержки .подключен к второму вхо у второго сумматора, при-этом втоые входы N регуляторов затухания первой и второй групп являются входами весовых коэффициентов корректора межсимвольных искажений, выходом которого является выход второго .,блока принятия решения, о т л и ч а ющ и й.с я тем, что, с целью повышения точности коррекции, введены блок регулировки порога решения, первый и m вторых выходов которого подключены соответственно к входам управления и входам управления параллельной записи первого и второго блоков принятия решения, блок переключения, последовательно соединенные. блок ре» гулировки интервала анализа, вход
17198 8 которого является тактовым входом корректора межсимвольных искажений, блок оценки величины ошибки, к третьему и четвертому входам которого под5 ключены соответственно выход первого сумматора и вход порогового уровня первого блока принятия решения, н блок принятия решения на регулировку
1g первый вход которого через блок переключения регулировки подключен к управляющему входу блока оценки вели чины ошибки, к пятому и шестому входам которого подключены соответствен15 но Выход второго сумматора и вход по» рогового управления второго блока принятия решения, а второй и третий выходы блока принятия решения на рег лировку подключены к второму и третье2п му входам блока регулировки порога, к четвертому входу которого через блок переключения регулировки подклю чен третий выход блока регулировки интервала анализа, второй выход кото25 рого подключен к второму входу блока принятия решения на регулировку, 14171 98 Ригб
Составитель Л,Тимошина .
Техред М.Ходанич Корректор О. Кравцов а
Редактор -Е.Копча
Заказ 4079/57
Тираж 660 Подписное
ВНИИПИ Государственного комитета СССР по делам изобретений и открытий
113035, Москва, Ж-35, Раушская наб., д. 4/5
Производственно-полиграфическое предприятие, г. Ужгород, ул. Проектная, 4