Параллельно-последовательный аналого-цифровой преобразователь
Иллюстрации
Показать всеРеферат
Изобретение относится к измерительно-вычислительной технике. Устройство содержит цифроаналоговый преобразователь 1. входной делитель 2. блок управления 3, коммутатор 4, малоразрядный аналого-цифровой преобразователь 5 с дополнительными компараторами 6 и 7 и сумматор 8. Введение в устройство новых -: лементов и связей позволяет создать с улучшенными iiapaMerjiaMH СБИС- АЦ11 парал.кмьно-носледовательного тина нри малых аннаратурпых затратах. 1 ил.
СОЮЗ СОВЕТСКИХ
СОЦИАЛИСТИЧЕСКИХ
РЕСПУБЛИК (1) 4 Н 03 М 1 14
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (ход
4й
OO
CO
Ю
ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР
ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ (21) 4168712/24-24 (22) 25.12.86 (46) 23.08.88. Бк л. ¹ 31 (72) В. В. Шейко, A. Й. К. Марцинкявичус
A. В. Примак и В. Ю. Ллександров (53) 681.325 (088.8) (56) Лвторское свидетельство C(:(.Ð № 1249703, кл. Н 03 М 1, 14, 1983.
Лвторское свидетельство СССР т№ 1327290, кл. Н 03 М 1/14, 1983.
„„SU„„1418900 А 1 (5 4 ) П Л Р Л:! . 1 E.. 1 B Н О - П О С. 1 Е Д O B AТЕ,1ЬНЫГ1 ЛНЛЛОГО-11ИФРОВО14 ПРЕОБРЛЗОВЛТВ;Eh (57) Изобретение относится h измерительНо-ьычислительной те нике. Устройство содержит цифроаналоговый преобразователь
1, входной делитель 2, блок управления 3, коммутатор 4, малоразрядный аналого-цифровой преобразователь 5 c,дополнительными компараторами 6 и 7 и сумматор 8.
Вв«денис в устройство новы алементов и связей позволяет создать с улучшенными параметрами (ЬИС XIIII пара.lлельно-kkoследовательного тина при ма khfk аппаратурных затрата, ил.!
4!890(!
Изобретение относится к электроизмерительной и вычислительной технике и может быть использовано для преобразования в цифровом коде аналоговых сигналов, Ml ii0венные значения которых занимают широ- 5 кий динамический диапазон.
Цель изобретения упрощение ve1ройства, повышение точнос1и и быстродействи я.
На чертеже представлена структурная схема предлагаемого параллельно-последовательного АЦ11.
Г1редла гаем ый преобразонатель с<)дс рж И т ЦнфРОВНВЛОГОВЫй Г! Р (. О () Р а 3 О В <1 t (), 1 ?? (??????) 1, ?????????????? ???????????????? 2 ???? ????<.?? ?????????????????????????????? ?????????????????????? ???? iihhhoiihi lx 15 ????????????????????, ???????? 3 ???????????? hhh, ??????????tht(>p
4, чалоразрядный аналого-цифровой пре< 6разоватс. It> (A I I 11 ) 5 e,доно 1 н итс.rl f>H t>I!(t H компараторачи 6 и 7 и суччатор 8.
11реобразоватс л ь работает следук)(пи ч
Образом.
11с ред каж «>!л) циклом преобра 3«tin«t)i коротким импульсом «(.,брос» блока 3 управ,!ения уста пав.)ивастся В «О» код и-стари(их разрядов сучматора 8, соответств Ill!<) л (г а If t Iië H I3 )e re H B «(!» В ы ход и Ос н и и Р и ih(- 25
llil(ЦА11 !. Рсх(истор)! делитес!я 2 по,1обраIll>f г;(ким 06>f)ч, IT() на первом Вх0;1е ю > ч ч у T d то р H 4 у с I
<Г>0(>.ИС/ии и; 306(>сст(НП»
;I It
Ux .
)(1 <) ф(-> (В первом rdKT«pdf)OTI I по фрон г, с)1,— нала «TdKT !», формируемо(о б> IOKOKI 3 управления, на вход А11,П 5 подается сигliiic!
U л/2<+ и преобра:<уется пм в ко 1 и-старших разрядов. При аточ уровень сигнала (,, устанавливается н,(входе резистпвно!0 делителя 2 с пс)мощью час штабирук>!ц«I <> усилителя (не iiohdidii).
IIo срезу сигнала «Òàêò 1» код и-с I очередь, H;«3I tx<>.te ЦА11 устапавливаетс<>tlletleирл K)llle(llrillpH K(. !!It((>61>H1 НОЫ
ll0,!ЯР НОС и
35 (> )..)) = — (>, + Л (.,, U,— (,+ (,, дЦ при ""3 1 1""" О!пипки и!>< 06р(1(ОН>«п!я 50 "-(2 Л(, 1, где 3((. квант lllh
Н0 B1ОрОл1 I«ik.ц рабо(.Ы у(. 1роис I 5;i
X llf>i3B, IHI0IlleX л «HIH1 .()i . . )I < лр<.i !!
t,>,>< t >K ()) >h
I .,>K l )П I I . 5, >;>1)< >5л )
>, л,>< 15(< !
3(IIIIII II I t .(л; >)>) ) I ), rl(< i)lt;
), ) ))>! >Н() <1 Н с3 !!тором B XO.I(. KOXI )!VT(IT« f) ii 4
АЦ!1 5 поступает напряжение (/„> и преоб
Р
Динамические погрешности преобразова ния коррек гируются с помощью дополнительных компараторов 6 и 7. Так, если к моменту второго преобразования входного сигнала /(у; »/)/U,/, то срабатывает компаpBTof 6 и производится вычитание единицы м,fd,ríieãî разряда в сумматоре 8. После усT;3HОBления нового значения Г5><, ЛЦП 5 (1)орл)пруст код и-младших разрядов.
В противном случае, когда /U ->/( (, (,,, срабатывает дополнительный компаратор 7 и в сумматоре 8 производится сложенис сдиницы чладшегO разряда. По
Окончании В10рого преобразования из сформирова>()п>г0 кода соответл венно производится вычитание или сложение единиц младllIc ã0 разряда относи тельно ciaðøèõ разря:«>В !)рсобразованпя. ! !снос!Взование изобретения позволяет создать акономичнук> и с высокими метрологичсскими параметрами Г.БИ(: AHII параллельно-последовательного типа при аппаратурных за1 f)dTBx, меньIIIHx на 25 30% чсч В изнестноч преобразователс.
11HI>IH апа I«l с>цифрс 50й и реобразовате.! ь, с одер ка щий pe5!tet iiBIIt>lt1 « 1HT(11>, II(PBI>lй BX01 KOTOPOI О и!3.!)!с 1сЯ !3ходнОЙ IIIH .!Ои, IH 13t>lx0;1 с 0(« t I (. I I с и P I3 t>i xt H H (!) 0 f) l)1 i! I t H o H I I t>l x) в х О, 1() м кол(м л та тор<1, лир а В.IH loll(H(. Bxo,rt>l ко г<>ро!»
li(>,IK.!к>ч t!1>i к соответствуюпшм первым !3ходам блока управления, параллельный аналоI О-цифровой llpeo6p I:3(>B;t Teil!, цифроаналоI()i!i IH прсобразователь, От>!ичпкн<(и((
II(нпя го IIIOOTH и быстродействия В него
t5t5cдс и сl л!л(атор, информационные входы
1.<««рого сосдин ill>l с соответс Вукэщ!<ч!3 ВыХ0. 1HOI 0 1 О
I: f>(!>6р;5:50!)ателя, управляк>щие !)хо,«! с<и>: Ii(I t «f33 K)ll«iчп Вт()f) f>IMH Bl)IXO,1 <л<н блока
IIf))!В.l(НПЯ, rl ВЫХОДЫ Hl).IHK> СЯ ВЫ.,(>;«5(И
l i i !i li! > H, и р и 1(л! В Ы Х 0 1 1>l (T d p I I i it X р а 3 р 13 1(>15 ,<>сдпнс ны с соответст!33K>ll«t!(tH вхолачи
5 «1 (1) f ) l > I x 0;1
h()1(>p(>! 0 соединен 0 Вторым вхо.10ч резис, (н(н>; о,le,)птеля, вторс>й в ixOz h01<);)(>c!> !
I,1h.!K чен к в1орому инфорчацпс !ночу
i3x(> (у кочл>у I BTOpB, выхо 1 ло!Орого соединен
< Hi!(>f! >Iа!(НОНН Ыл! !!ХО,IОл1 IIB f)d,1.1е1ЬII010 .(l,t. !010-цифр< вого преоГ)разов>3теля, f)ii i5.1яН ):i«I H BX0;! h0i0f)0l 0 сOe 1инеН с 1 f)(. I I>II!3I ьы. 0,1<)ч 610h»
35< .»;!<н и (l ) .,t ll tr !tilt, i . .)) ll > ) ). », и
tl4l() .t 1 В
, (>! )) ), ., I!it rt. Л: Н,t>t.