Преобразователь последовательного кода в параллельный
Иллюстрации
Показать всеРеферат
Изобретение относится к автоматике и вычислительной технике и может быть использовано в аппаратуре обработки и регистрации сигналов, в частности яри получении характеристик случайных процессов, регистрируемых на различного вида носителях. Целью изобретения является расширение функциональных возможностей за счет обеспечения формирования сигнала длительности обработки и повьшение помехоустойчивости преобразования. Поставленная цель достигается тем, что в преобразователь последовательного кода в параллельный, содержащий регистр сдвига 10, триггеры 11, 13, элемент И 9 и генератор 12 серий импульсов, дополнительно введены фильтр 3, регистр 4, схема сравнения 5, триггеры 6, 14, счетчик 8 и одновибратор 15. 1 ил. с с/)
СОЮЗ СОВЕТСНИХ
СОЦИАЛИСТИЧЕСКИХ
РЕСПУбЛИК (19) (11) 1 12 А1 (5D 4 Н 03 М 9 00
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
К ASTOPCKOMV СВИДЕТЕЛЬСТВУ
ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР
ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ (21) 4185914/24-24 (22) 23.01.87 (46) 23.08.88. Бюл. У 3! (72) А.В.Васильев, А.А.Зыков . и Г.И.Корниенко (53) 68!.325(088.8) (56) Авторское свидетельство СССР
В 354410 ° кл. H 03 M 9/00, 1970.
Авторское свидетельство СССР
В !081639, кл, Н 03 М 9/00, 1982. (54) ПРЕОБРАЗОВАТЕЛЬ ПОСЛЕДОВАТЕЛЬНО ГО КОДА. В ПАРАШП .ЛЬНЫЙ (57) Изобретение относится к автоматике и вычислительной технике и может быть ислользовано в аппаратуре обработки и регистрации сигналов, в частности три получении характеристик случайных процессов, регистрируемых на различного вида носителях. Целью иэобретения является расширение функциональных возможностей эа счет обеспечения формирования сигнала длительности обработки и повышение помехоустойчивости преобразования. Поставленная цель достигается тем, что в преобразователь последовательного кода в параллельный, содержащий регистр сдвига 10, триггеры 11, 13 элемент
И 9 и генератор 12 серий импульсов, дополнительно введены фильтр 3, регистр 4, схема сравнения 5, триггеры
6, 14, счетчик 8 и одновибратор 15.
1 ил.
1418912
Изобретение относится к автоматике и вычислительной технике и может быть использовано в аппаратуре обработки и регистрации электрических сигналов, в частности при получении характеристик случайных процессов, регистрируемых на различного вида носителях.
Цель изобретения — расширение функ-lp циональньж возможностей за счет обеспечения формирования сигнала длительности обработки и повышение помехоустойчивости преобразования, На чертеже приведена блок-схема f5 предлагаемого преобразователя °
Схема содержит вход 1 "Пуск", информационный вход 2, фильтр 3, регистр 4 начала обработки, схему 5 сравнения, триггер 6, информационный выход 7 преобразователя, счетчик 8, элемент И, регистр 10 сдвига, триггер 11, генератор 12 серий иипульсов, триггеры 13 и 14, одновибратор 15, выход 16 ошибки. 25
Предлагаемый преобразователь работает следующим образом.
На информационный вход 2 поступает последовательный код времени, например, для начала отсчета кодовое 30 слово будет иметь вид: 0100...0, а для первой единицы времени — 0110...0 и т.д. С входа 2 последовательный код времени подается на фильтр 3, который, например, может быть выполнен s виде интегрирующей цепочки RC. Так как последовательный код времени считывается с таких сигналоносителей, как магнитоноситель, то электрические сигналы, воспроизводимые с аппаратов 40 магнитной записи, мбгут иметь ложные импульсы, которые подавляются фильтром Э, Последовательный код времени, подается на вход элемента И 9 и на
S-вход триггера 14.
Триггер 14 при поступлении на него постоянной части кода времени (01) перебрасывается и сигнал с выхода триггера 14 запускает одновибратор
15, выходной сигнал которого являет- 5 ся разрешающим сигналом для входа записи регистра 10 сдвига, а также управляющими для триггеров 13 и 11, которые жеребрасываются. Разрешающий потенциал с выхода триггера 13 подается на вход элеиента И 9, который . открывается и пропускает на информационьщй вход регистра 10 сдвига последовательный код времени, который также подается на вход генератора
12 серий импульсов, выход которого подключен к тактовому входу регистра 10 сдвига.
Принцип работы предлагаемого устройства основан на использовании последовательного кода времени фиксированной длины, имеющего, например, два дополнительных разряда. Рассмотрение принципа работы можно провести применительно к дополнительному коду
"10" Появление укаэанной комбинации свидетельствует об окончании преобразования последовательного кода времени в параллельюий код, который подается на входы схемы 5 сравнения.
Окончание преобразования сопровождается выдачей сигнала "Конец дополнительной кодовой комбинации" с выхода (n+1)-го разряда регистра 10 сдвига, которнй подается íà R-вход триггера -14 и счетный вход счетчика 8 соответственно, триггер 14 опрокидывается и снимает разрешающий потенциал с одновибратора 15, который, в свою очередь, снимает сигнал записи с входа записи регистра 1О< сдвига. Таким образом, в регистре 10 сдвига с пер" вого по и-й разряды устанавливается временной код. Появление укаэанной комбинации свидетельствует об окончании преобразования последовательного кода времени в параллельный код, Через вход 1 в регистр 4 записывается кодовая последовательность, соответствующая началу обработки. Указанная последовательность подается на соответствующие входы схемы 5 сравнения, на вторые входы которой с выходов и разрядов регистра 10 сдвига подается записанное в регистре 10 сдвига время ° При равенстве этих значений с выхода схемы 5 сравнения выдается иипульс, который подается на $-вход триггера 6, который перебрасывается с его выхода выдается сигнал, управляющий автоматизированным анализом.
Счетчик 8 производит подсчет заданных циклов, т ° е. единиц времени, записываемых в регистр 10 сдвига, и при достижении заданного числа N перебрасывает триггер 6, что приводит к остановке обработки данных эксперимента. Обнуление счетчика 8 производится сигналои с выхода преобразователя.
Если в процессе сдвига или передачи последовательный код искажен, Преобразователь последова гельного кода в параллельный, содержащий регистр сдвига, состоящий из г+2 раз.рядов, где n — разрядность входного кода, первый и второй триггеры, генератор серий импульсов и элемент И, выход которого соединен с информационным входом регистра сдвига и входом 40 генератора серий импульсов, выход коСоставитель М.Аршавский
Редактор С.Патрушева Техред М.Моргентал Корректор А.Тяско
Заказ 4167/56 Тираж 928 Подписное
ВНИИПИ Государственного комитета СССР по делам изобретений и открытий
113035, Москва, Ж-35, Раушская наб., д. 4/5
Производственно-полиграфическое предприятие, г, Ужгород, ул. Проектная, 4
3 1418 то постоянная часть кодовой комбинации "Oi" в (n+1) и (n+2) разрядах регистра 10 сдвига появится преждевременно и формирует ложный сигнал
"Конец кодовой комбинации" °
При этом генератор 12 серий импульсов продолжает вырабатывать тактовые импульсы, которые осуществляют сдвиг информации в регистре 10 1,0 сдвига, и "1" появляется в (n+2)-м разряде регистра 1О сдвига. Триггер
11 устанавливается в противоположное состояние и на выходе формирует сигнал "Брак", который выдается на выход 16 н устанавливает триггер 13 в состояние, при котором закрывается элемент И 9, запрещая прием информации, При нормальном функционировании преобразователя после окончания цикла со второго выхода третьего триггера 14 сигнал об окончании цикла подается на вход сброса регистра 10 сдвига и вход сброса триггера 13, который закрывает элемент И 9. Преобразователь находится в ждущем режиме и готов к приему нового последовательного кода времени.
Фо р мул а и s о бр е т е ни я
9I2
4 торого соединен с тактовым входом регистра сдвига, выход (и+2)-го разряда которого соединен с R-входом первого триггера, выход которого является выходом ошибки преобразователя и соединен с R-входом второго триггера, выход которого соединен с первым входом элемента И, отличающийся тем, что, с целью расширения функциональных возможностей эа счет обеспечения формирования сигнала длительности обработки и повышения помехоустойчивости, в него введены фильтр, третий и четвертый триггеры, схема сравнения, счетчик, одновибратор, регистр начала обработки, входы которого соединены с входом "Пуск" преобразователя, а выходы соединены с входами первой группы схемы сравнения, входы второй группы которой соединены с выходами п младших разрядов регистра сдвига, вход записи которого соединен с выходом одновибратора и с
H-входами первого и второго триггеров, С-вход последнего из которых соединен с инверсным выходом третьего триггера и входом сброса регистра сдвига, выход (n+1)-го разряда которого соединен с R-входом третьего триггера и входом счетчика, выход которого соединен с R-входом четвертого триггера, $-вход которого соединен с выходом схемы сравнения, а выход четвертого триггера является информационным выходом преобразователя, информациокный вход которого через фильтр соединен с вторым входом элемента И и Е-входом третьего триггера, прямой выход которого соединен с входом одновибратора.