Триггер с индикацией моментов окончания переходных процессов
Иллюстрации
Показать всеРеферат
Изобретение относится к импульсной технике. Может быть использовано в самосинхронизирующихся вычислительных и управляющих устройствах. Целью изобретения является повышение функциональной надежности путем сокращения числа используемых элементов. Триггер с индикацией моментов окончания переходных процессов содержит ведущий RS-триггер на МОП-транзисторах 5-8, ведомый триггер на МОП-транзисторах I-4 и два логических элемента на МОП-транзисторах 9, 11 и 10, 12. Триггер с индикацией моментов окончания переходных процессов работает в режимах: хранения, записи констант лог. «О и лог. «1. 1 ил.
СОЮЗ СОВЕТСКИХ
СОЦИАЛИСТИЧЕСКИХ
РЕСПУБЛИК (19) (11) А ( (51) 4Н 03 3 5
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР
ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ
К Д BTOPCKOMY СВИДЕТЕЛЬСТВУ (21) 4!94619/24-2! (22) 16.02.87 (46) 30.08.88. Бюл. № 32 (72) В. И. Варшавский, Н. А. Голдин, В. А. Романовский и Б. С. Цирлин (53) 621.374 (088.8) (56) Авторское свидетельство СССР
М 718940, кл. Н 04 1 13/14, 1976.
Апериодические автоматы. / Под ред.
В. И. Варшавского. М.: Наука, 1976, с. 162, рис. 2.6. (54) ТРИГГЕР С ИНДИКАЦИЕЙ МОМЕНТОВ ОКОНЧАНИЯ ПЕРЕХОДНЫХ ПРОЦЕССОВ (57) Изобретение относится к импульсной технике. Может быть использовано в самосинхронизирующихся вычислительных и управляющих устройствах. Целью изобретения является повышение функциональной надежности путем сокращения числа используемых элементов. Триггер с индикацией моментов окончания переходных процессов содержит ведущий RS-триггер на МОП-транзисторах
5 — 8, ведомый триггер на МОП-транзисторах 1 — 4 и два логических элемента на
МОП-транзисторах 9, 11 и 10, 12. Триггер с индикацией моментов окончания переходных процессов работает в режимах: хранения, записи констант лог. «О» и лог.
«!». 1 ил.
1420647 ветственно, затворы которых соединены со стоками нагрузочных транзисторов 16 и 17 и истоками ключевых транзисторов 2 и 1 соответственно, выход индикации окончания переходных процессов 28 соединен со стоком нагрузочного транзистора 15.
Устройство работает следующим образом.
В фазе хранения на входах 26 и 27 име- 40 ются высокие потенциалы, открывающие транзисторы 5 и 6, в результате на затворах транзисторов 11 и 12 имеются низкие потенциалы, закрывающие эти транзисторы, а на затворах транзисторов 3 и 4 — высо- кие потенциалы и последние открыты. Пусть триггер при этом находится в единичном состоянии, т.е. на его инверсном выходе 25 имеется низкий потенциал, который, поступая на затвор транзистора 1, закрывает его, и на прямом выходе 24 имеется высокий потенциал, который, поступая на затвор транзистора 2, открывает его, что и удерживает триггер в данном состоянии. В этом случае на затвор транзистора 9 поступает низкий потенциал, закрывающий этот транзистор, из-за чего на затворе транзистора 7 имеется высокий потенциал, открывающий этот транзистор, а на выходе 28 тригИзобретение относится к импульсной технике и может быть использовано в самосинхронизирующихся вычислительных и управляющих устройствах.
Цель изобретения — повышение функциональной надежности триггера с индикацией моментов окончания переходных процессов.
На чертеже представлена принципиальная электрическая схема триггера с индикацией моментов окончания переходных процессов.
Триггер содержит с первого по двенадцатый ключевые МОП-транзисторы 1 — 12 и с первого по двенадцатый нагрузочные
МОП-транзисторы 13 — 23, истоки которых соединены с шиной питания, стоки ключевых транзисторов 1, 2, 5, 6, 8 и 10 соединены с общей шиной, их истоки — со стоками ключевых транзисторов 3, 4, 7, 8, 11 и 12 соответственно, истоки которых соединены со стоками нагрузочных транзисторов 14, 13, 15, 15, 22 и 23 соответственно, затворы ключевых транзисторов 1 и 2 соединены с прямым и инверсным выходами 24 и 25 и истоками ключевых транзисторов 3 и 4 соответственно, затворы которых соединены с истоками ключевых транзисторов 11 и 12 соответственно, затворы которых соединены со стоками нагрузочных транзисторов .20 и 21 и истоками ключевых транзисторов 5 и 6 соответственно, затворы которых соединены с входами установки 26 и сброса 27, затворы ключевых транзисторов 7 и 8 соединены со стоками нагрузочных транзисторов 18 и 19 и истоками ключевых транзисторов 9 и 10 соот10
2 .гера — низкий потенциал. На затвор транзистора 10 поступает высокий потенциал, открывающий этот транзистор, в результате чего на затворе транзистора 8 имеется низкий потенциал, закрывающий этот транзистор.
Если в фазе записи низкий потенциал подается на вход 26 установки, то состояние триггера не меняется. При этом транзистор 5 закрывается и на выходе 28 триггера устанавливается высокий потенциал, что свидетельствует о завершении переходных процессов в этой фазе.
Хотя на затвор транзистора 11 поступает высокий потенциал, состояние последнего не меняется, так как на его стоке высокий потенциал поддерживается закрытым тр а из исто ром 9.
Если в фазе записи низкий потенциал подается на вход 27 сброса, то триггер переключается из единичного в нулевое состояние. При этом сначала закрывается транзистор 6 и на затворе транзистора 12 появляется высокий потенциал, открывающий этот транзистор. Последнее вызывает появление низкого потенциала на затворе транзистора 4, вследствие чего он закрывается и на инверсном выходе 25 триггера и на затворе транзистора 1 появляется высокий потенциал, открывающий этот транзистор. В результате на прямом выходе 24 триггера и на затворе транзистора 2 появляется низкий потенциал, который закрывает этот транзистор, что вызывает появление высокого потенциала на затворе транзистора 9, открывающего этот транзистор, из-за чего на затвор транзистора 7 поступает низкий потенциал, который закрывает этот транзистор и на выходе 28 триггера устанавливается высокий потенциал, что свидетельству ет о завершении переходных процессов в этой фазе.
Одновременно с транзистором 2 закрывается и транзистор IO, что приводит к появлению высокого потенциала на затворе транзистора 8 и последний открыт.
Возврат в фазу хранения осуществляется подачей высокого потенциала на входы 26 и 27 триггера. При этом открываются транзисторы 5 и 6 и на выходе 28 триггера устанавливается низкий потенциал, что свидетельствует о завершении переходных процессов в этой фазе.
Если в фазе записи произошло переключение триггера из единичного в нулевое состояние, то низкий потенциал на выходе 28 триггера установится только после того, как откроется транзистор 8.
Переход из нулевого в единичное состояние в фазе записи осуществляется аналогично описанному переходу из единичного состояния в нулевое и также завершается появлением высокого потенциала на выходе
28 триггера.
1420647
Формула изобретения
Составитель А. Кабанов
Редактор М. Недолуженко Техред И. Верес Корректор М. Пожо
Заказ 4333/56 Тираж 928 Поди исное
ВНИИПИ Государственного комитета СССР по делам изобрет ний и открытий
113035, Москва, Ж вЂ” 35, Рау шская наб., д. 415
Производственно-полиграфическое предприятие, г. Ужгород, ул. Проектная, 4
В обеих фазах работы триггера переключение каждого из функциональных транзисторов либо непосредственно приводит к изменению потенциала на выходе 28 триггера, либо вызывает, в свою очередь, переключение других транзисторов. Таким образом, короткое замыкание или обрыв любого из этих транзисторов разрывает эту последовательность переключений, которая завершается изменением потенциала на выходе 28 триггера. т.е. короткое замыкание или обрыв любого из них приводит к остановке триггера, что исключает его неправильное функционирование и повышает надежность.
Триггер с индикацией моментов окончания переходных процессов, содержащий восемь ключевых и три нагрузочных МОПтранзисторов, стоки первого и второго ключевых транзисторов соединены с общей шиной, их истоки — со стоками третьего и четвертого ключевых транзисторов, а затворы— с истоками четвертого и третьего ключевых и стоками первого и второго нагрузочных транзисторов и прямым и инверсным выходами триггера соответственно, стоки пятого и шестого ключевых транзисторов соединены с общей шиной, их затворы — с входами установки и сброса триггера, а истоки — со стоками седьмого и восьмого ключевых транзисторов, истоки которых соединены со стоком третьего нагрузочного транзистора и выходом индикации окончания переходных процессов триггера, шину питания, отличающийся тем, что, с целью повышения функциональной надежности триггера, в него введены девятый, десятый, одиннадцатый и двенадцатый ключевые и четвер0 тый, пятый, шестой, седьмой, восьмой, девятый, десятый и одиннадцатый нагрузочные
МОП-транзисторы, причем стоки девятого и десятого ключевых транзисторов соединены с общей шиной, их затворы — с истоками второго и первого ключевых и стоками четвертого и пятого нагрузочных транзисторов, а истоки — с затворами седьмого и восьмого ключевых и стоками шестого и седьмого нагрузочных транзисторов и стоками одиннадцатого и двенадцатого ключевых
20 транзисторов, затворы которых соединены с истоками пятого и шестого ключевых и стоками восьмого и девятого нагрузочных транзисторов соответственно, а истоки — с затворами третьего и четвертого ключевых и
5 стоками десятого и одиннадцатого нагрузочных транзисторов соответственно, истоки нагрузочных транзисторов соединены с шиной питания.