Четырехзначный повторитель

Иллюстрации

Показать все

Реферат

 

Изобретение относится к области импульсной техники и может быть использовано в качестве логического элемента в многозначных комбинаторных системах. Целью изобретения является расширение функциональных возможностей путем формирования состояния, соответствующего четвертому значению логической переменной. Четырехзначный „ повторитель содержит входную шину 1, КВДП-инверторы 7-12, выходную шину 6, шины питания 2-4, общую шину 5. Повторитель работает в режиме трансляции без искажения по уровню логических сигналов О-З. 1 ил. SS

СОЮЗ СОВЕТСНИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК (19) (И) (5() 4 H 03 K 19/094

Г-, ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ (21) 4188422/24-21 (22) 29.01. 87 (46) 07.09,88. Бюл. )1 33 (71) Институт прикладной математики им. М.В. Келдыша (72) Ю.А. Виноградов (53) 621.374 (088.8) (56) Авторское свидетельство СССР

И 1097162, кл . Н 03 К 19/094, 1984.

Авторское свидетельство СССР

N- 1336227, кл. Н 03 К 19/094, 1985. (54) ЧЕТЫРЕХЗНАЧНЫЙ ПОВТОРИТЕЛЬ (57) Изобретение относится к области импульсной техники и может быть использовано в качестве логического элемента в многозначных комбинаторных системах. Целью изобретения является расширение функциональных возможностей .путем формирования. состояния, со" ответствующего четвертому значению логической переменной. Четырехзначный повторитель содержит входную шину 1, КИДП-инверторы 7-12, выходную шину 6, шины питания 2-4, общую шину 5. Повторитель работает в режиме трансляции без искажения по уровню логических сигналов (О-3 . 1 ил.

1422399

Формула изобретения

Составитель А. Кабанов

Техред M.Õoäàíè÷

Корректор Л.Патай

Редактор И. Горная

Заказ 4441/57

Подписное

Тираж 928

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4/5

Производственно-полиграфическое предприятие, r. Ужгород, ул. Проектная, 4

Изобретение относится к импульсной технике и может быть использовано при построении цифровых вычислительных и управляющих систем с четырехзначным алфавитом.

Цель изобретения — расширение функциональных воэможностей повторителя путем формирования состояния, соответствующего четвертому значению логи- 10

Ческой переменной.

На чертеже изображена электричесКая принципиальная схема четырехэначного повторителя.

Повторитель содержит входную ши- 15 йу 1, первую 2, вторую 3 и третью 4 щины питания, общую 5 и выходную 6 шины, шесть КМДП-инверторов 7-12, входная шина. 1 соединена с входами первого 7, второго 8 и пятого 11 инверто — 20 ров выходы которых соединены соответственно с входами третьего 9, четвертого 10 и шестого 12 инверторов, выходы третьего 9 и шестого 12 инверторов соединены соответственно с 25 истоком р-канального транзистора и с истоком и-канального транзистора четвертого инвертора 10, выход которого соединен с выходной шиной 6, истоки р-канальных транзисторов первого 7 30 и третьего 9 инверторов соединены с первой шиной 2 питания, истоки п-канальных транзисторов первого 7 и третьего 9 инверторов и исток р-канального транзистора второго инвертора 8 соединены со второй шиной 3 питания, исток п-канального транзистора второго инвертора 8 и истоки р-канальных транзисторов пятого 11 и шестого 12 инверторов соединены с третьей шиной 4 пи40 тания, истоки п-канальных транзисторов пятого 11 и шестого 12 инверторов соединены с общей шиной 5 ..

Повторитель работает следующим об4 разом.

На шину 1 поступает входной сигнал в алфавите f0, 1, 2, 3) . На выходной шине 6 формируется сигнал, повторяющий значения входного, с уровнями, определяемыми шинами 5, 4, 3 и 2.

Потенциал шины 4 должен быть выше потенциала шины 5, потенциал шины 3 вьш е потенциала шины 4, потенциал шины 2 — выше потенциала шины 3.

Четырехзначный повторитель, содержащий входную шину, соединенную с входами первого и второго инверторов, выходы которых соединены соответственно с входами третьего и четвертого инверторов, инверторы выполнены на

КМДП-транзисторах, первую шину питания, соединенную с соответствующими цепями питания первого и третьего инверторов, вторую шину питания, соединенную с соответствующими цепями питания первого, второго и третьего инверторов, общую шину, выходную шину, соединенную с выходом четвертого инвертора, исток р-канального транзистора которого соединен с выходом третьего инвертора, о т л и ч а ю щ и йс я тем, что, с целью расширения функциональных возможностей, в него введены пятый и шестой инверторы, выполненные на КМПП-транзисторах и третья шина питания, вход пятого инвертора соединен с входной шиной, его выход — с входом шестого инвертора, выход которого соединен с истоком п-канального транзистора четвертого инвертора, исток п-канального транзистора второгО инвертора и истоки р-канальных транзисторов пятого ишестого инверторов соединены с третьей шиной питания, истоки и-канальных транзисторов пятого и шестого инверторов соединены с общей шиной.