Адаптивный дельта-модулятор

Иллюстрации

Показать все

Реферат

 

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК (19) (11) (51) 4 Н-03 М 3/02

ОПИСАНИЕ ИЗОБРЕТЕНИЯ и А ВТОРСНОМУ СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

IlO ДЕЛАМ ИЗОБРЕТЕНИЙ И OTHPblTPIA (61) 1246379 (21) 4231561/24-24 (22) 23.03.87 (46) 23 ° 09.88. Бюл. У 35 (71) Московское отделение Центрального научно-исследовательского института связи (72) К.N. Муссель, B,А. Минаев, Е.Л. Горн и В.Н. Гритченко (53) 621.378.58(088.8) (56) Авторское свидетельство СССР

9 1246379, кл. Н 03 М 3/02, 1984. (54) АДАЛТИВНЫИ ДЕЛЬТА-МОДУЛЯТОР (57) Изобретение относится к электросвязи и может использоваться в системах передачи информации. Изобретение позволяет повысить достоверность дельта-модулятора за счет введения блока 12 начальной установки, обнуля. ющего счетчик 5 после включения источника питания при появлении сигналов разрешения счета на выходе счетчика 4 и импульса переполнения счетчика 5. Адаптивный дельта-модуля- тор содержит компаратор 1, D-триггер

2, полусумматор 3, счетчик 4 задержки, реверсивный счетчик 5, управляемые ключи 6, резистивную матрицу 7„ интегратор 8, информационный вход 9, выход 10, тактовый вход 11 и блок 12 начальной установки, выполненный на формирователе 13 импульса, RS-триггере 14, элементах И-НЕ 15, 16, элементе ИЛИ 17 и элементе задержки 18, 2 ил.

1425842

Изобретение относится к электросвязи и может использоваться для передачи аналоговых сигналов по. цифровым каналам, а также в системах передачи речевых сообщений и являет5 ся усовершенствованием устройства по авт.св. № 1246379.

Целью изобретения является повышение достоверности дельта-модулятора.

На фиг. 1 изображена структурная схема дельта-модулятора; на фиг, 2— временные диаграммы, поясняющие работу блока начальной установки.

Адаптивный дельта-модулятор (фиг. 1) содержит компаратор 1,Р-триггер 2„ полусумматор 3, счетчик 4 задержки, реверсивный счетчик 5, управляемые ключи .6, резистивную матрицу 7, интегратор 8, информационный вход 9, выход 10, тактовый вход 11 и блок 12 начальной установки, выполненный на формирователе 13 импульса, RS-триггере 14, первом, втором 25 элементах 15 и 16 И-НЕ, элементе ИЛИ

17 и элементе 18 задержки.

Формирователь 13 импульса выполнен в виде последовательно соединенных конденсатора и резистора (RC-цепочки), 3О

При этом сигнал снимается в точке соединения конденсатора и резистора, другие выводы которого подключены соответственно к источнику питания и шине нулевого потенциала.

Дельта-модулятор работает следующим образом.

При включении питания триггеры реверсивного счетчика 5, определяющего величину приращения, устанавливаются в случайные положения и с появлением сигнала изменения прираще-ния фиксируют новое значение величины приращения, изменяемое уже относительно нового значения. Это приво45 дит к появлению искажений в начальный период работы, После включения питания (фиг.2а) на входе установки в

"1" триггера 14 начальной установки некоторое время, определяемое временем заряда RC-цепочки, сохраняется уровень "лог.1" (фиг,2б), что приводит к установке триггера 14 в состояние "лог.1" (фиг,2в). При появлении сигнала разрешения счета со счетчика

4 (фиг. 2г) на втором входе элемента

И-HF. 15, первый вход которого соединен с выходом триггера 14, на выходе элемента 15 И-НЕ появляется отрицательный перепад (фиг.2д). Элемент

И- НЕ 16 выполняет функцию логического

ИЛИ для инверсных сигналов, т,е, с приходом на любой из входов элемента

И-НЕ 16 уровня "лог.О" на выходе элемента И-НЕ 16 появляется уровень

"лог.1" (фиг.2е). С появлением положительного фронта на выходе элемента

И-НЕ 16 реверсивный счетчик 5 и триггер 14 устанавливаются в нулевое состояние (фиг.2в). Элемент ИЛИ 17 предотвращает переполнение реверсивного счетчика 5 при счете в "минус". При одновременном появлении уровня

"лог.О на выходе старшего разряда счетчика 5 (фиг„2з) и уровня "лог.О" на выходе переноса счетчика 5 ча выходе ИЛИ 17 появляется импульс (фиг,2и), который проходит через элемент И-НЕ 16 на входы установки в ноль счетчика 5 и триггера 14 (фиг.2e).

Таким образом, пссле появления первого сигнала разрешения счета (только один раз с момента включения питания) и появления импульса переполнения счетчика 5 на выходе блока

12 начальной установки появляется импульс, устанавливающий триггеры счетчика 5 в состояние ""лог, О", что предотвращает появление случайного значения приращения, хранимого в счетчике 5, и тем самым исключает возможные искажения при воспроизведении аналоговых сигналов.

Элемент 18 обеспечивает задержку между информационным сигналом и сиг налом переноса с ыхода счетчика 5, Использование,известного адаптивного дельта-модулятора в системах речевого накопления и автоответа, а также в системах с синтезом фраз из малых отрезков речи., где время воспроизведения или набора речевых отрезков составляет 1-3 с, невозможно из-за наличия сильных искажений на каждом речевом отрезке практически на всем его протяжении. Введение блока

12 начальной установки позволяет повысить достоверность дельта-модулятора при использовании его в системах ° связи как для преобразования длинных„ так и коротких речевых сигналов.

Формула изобретения

Адаптивный дельта-модулятор по авт.св. ¹ 1246379, о т л и ч а ю— шийся тем, что, с целью повышеСоставитель M. Никуленков

Техред Л.Сердюкова Корректор Л.Пилипенко

Редактор А . Ворович

Заказ 4783/55

Тираж 928 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений >и открытий

113035, Москва, Ж-35, Раушская наб., д. 4/5

Производственно-полиграфическое предприятие, г. Ужгород, ул. Проектная, 4

f425 ния достоверности дельта-модулятора, в него введен блок начальной установки, выполненный на формирователе импульса, триггере, элементах И-НЕ, элементе ИЛИ и элементе задержки, выход формирователя импульса соединен с входом установки в "1" триггера, выход которого соединен с первым входом первого элемента И-НЕ, выход которого соединен с первым входом второго элемента И-НЕ, выход которого соединен с входом установки в

842

"0" триггера и подключен к входу установки в "0" реверсивного счетчика, ив ход элемента задержки соединен с первым входом элемента ИЛИ, выход ,.второго соединен с вторым входом второго элемента И-НЕ, второй вход первого элемента И-НЕ, второй вход элемента ИЛИ и вход элемента задержки соединены соответственно с выходом -.четчика задержки, выходом старшего разряда и выходом переноса реверсивного счетчика..