Устройство контроля амплитудно-частотной характеристики четырехполюсников
Иллюстрации
Показать всеРеферат
Изобретение относится к технике измерений. Цель изобретения - повьшекие точности контроля. Устр-во содержит блок отображения 1, блок ввода 2 контрольного сигнала, блок управления (БУ) 3, опорный г-р 4, контролируемый четырехполюсник (КПЧ) 5, эл-т задержки 6, синхронный детектор 7, блок вьшода 8 контрольного сигнала и регулятор 9 уровня. По сигналам от г-ра 4 БУ 3 вводит через.блок ввода 2 контрольные частоты в КПЧ 5. Эти же частоты задерживаются эл-том задержки 6 на время, равное обработке в КЧП 5, чем обеспечивается синфазность и синхронность сигналов на входах блока вывода 8. Регулятор 9 под действием сигналов С БУ 3 осуществляется приведение уровня контрольных сигналов с выхода эл-та задержки 6 к уровню, равному уровню таких же частот с выхода КЧП 5. Регулятор 9 также инвертирует сигнал.Это позволяет исключить контрольные частоты на выходе блока вывода 8. Одновременно с этим сигнал с выхода КЧП 5 и контрольный сигнал вместе с рабочим сигналом с выхода эл-та задержки 6 поступают на вход детектора 7. Он вьщеляет абсолютное значение уровня контрольного сигнала с выхода КЧП 5, который затем отображается в блоке отображения 1. Устр-во по пп.2- 4 ф-лы отличается выполнением БУ 3, регулятора 9 и детектора 7. 3 з.п. ф-лы, 4 ил. (Л
СОЮЗ СОВЕТСКИХ
СОЦИАЛИСТИЧЕСКИХ
РЕСПУБЛИН
„„SU„» 1425856 А1 цу4 Н 04 В 3/46
gQ Ppp > " r
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
К А BTOPGHOIVIV СВИДЕТЕЛЬСТВУ
ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССР
ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ (21) 4242680/24-09 (22) 11.05.87 (46) 23.09.88. Бюл. 9 35 (72) С.Т. Юртаев (53) 621.3 17.757(088.8) (56) Авторское свидетельство СССР
В 767980, кл. Н 04 В 3/46, 1978. (54) УСТРОЙСТВО КОНТРОЛЯ АИПЛИТУДНОЧАСТОТНОЙ ХАРАКТЕРИСТИКИ ЧЕТЫРЕХПОЛЮСНИКОВ (57) Изобретение относится к технике измерений. Цель изобретения - повьппение точности контроля. Устр-во содержит блок отображения 1, блок ввода
2 контрольного сигнала, блок управления (БУ) 3, опорный r-p 4, контролируемый четырехполюсник (КПЧ) 5, эл-т задержки 6, синхронный детектор
7, блок вывода 8 контрольного сигнала и регулятор 9 уровня. По сигналам от r-pa 4 БУ 3 вводит через, блок ввода 2 контрольные частоты в КПЧ 5.
Эти же частоты задерживаются эл-том задержки 6 на время, равное обработке в КЧП 5, чем обеспечивается синфазность и синхронность сигналов на входах блока вывода 8. Регулятор 9 под действием сигналов С БУ 3 осуществляется приведение уровня контрольных сигналов с выхода эл-та задержки 6 к уровню, равному уровню таких же частот с выхода КЧП 5. Регулятор 9 также инвертирует сигнал.Это позволяет исключить контрольные частоты на выходе блока вывода 8, Одновременно с этим сигнал с выхода КЧП 5 и контрольный сигнал вместе с рабочим сигналом с выхода эл-та задержки 6 поступают на вход детектора 7.
Он выделяет абсолютное значение уровня контрольного сигнала с выхода
КЧП 5, который затем отображается в блоке отображения 1. Устр-во по пп.24 ф-лы отличается выполнением БУ 3, регулятора 9 и детектора 7, 3 з.п. ф-лы, 4 ил.
1425856
Изобретение относится к области измерения амплитудно-частотных характеристик четырехполюсников и может быть использовано для контроля работо5 способности фильтров без перерыва их работы.
Цель изобретения — повышение точности контроля.
На фиг. I представлена структурная 10 электрическая схема устройства контроля амплитудно-частотной характеристики четырехполюсников; на фиг. 2— схема блока управления; на фиг ° 3в схема регулятора уровня; на фиг. 4 — 15 схема синхронного детектора.
На фиг. 1 изображены блок 1 отображения, блок 2 ввода контрольного сигнала, блок 3 управления, опорный генератор 4, контролируемый четы- 20 рехполюсник 5, элемент б задержки, синхронный детектор 7, блок 8 вывода контрольного сигнала и регулятор 9 уровня. Блок 3 управления (фиг..2) содержит счетчик 10, дешифратор 11 и генератор 12 сетки частот. Регулятор 9 уровня (фиг, 3) содержит блок
13 памяти, умножитель 14 и инвертор
15, Синхронный детектор 7 (фиг. 4) содержит умножитель 16„ интегратор 30
17 и пороговый элемент 18.
Устройство работает следующим образом, По сигналам от опорного генератора 4 блок 3 управления (фиг. 1) через блок 2 вводит контрольные частоты в контролируемый четырехполюсник
5, Эти же контрольные частоты задерживаются элементом б задержки на время, равное обработке в контролиру- 40 емом четырехполюснике 5, чем обеспечивается синфазность и синхронность сигналов на входах блока 8. Регулятор 9 уровня под воздействием сигналов с блока 3 осуществляет приведе- 45 ние уровня контрольных сигналов с выхода элемента 6 задержки к уровню, равному уровню таких же частот с выхода контролируемого четырехполюсника 5. Кроме того, регулятор 9 уровня инвертирует сигнал. Это позволяет исключить контрольные частоты на выходе блока 8. Одновременно с этим сигнал с выхода контролируемого четырехполюсника 5 и контрольный сигнал вместе с рабочим сигналом с выхода элемента б задержки поступают на вход синхронного детектора 7. Синхронный детектор 7 выделяет абсолютное значение уровня контролируемого сигнала с выхода контролируемого четырехполюсника 5. Этот уровень затем отображается в блоке 1.
Блок 3 управления работает следующим образом.
Опорный генератор 4 вырабатывает импульсы, длительность которых определяет время присутствия каждого контрольного гармонического колебания на первом выходе блока 3 управления, Эти импульсы (фиг. 2) считает счетчик
10, емкость которого определяет количество контрольных сигналов, а следовательно, и периодичность цикла контроля. Счетчик 10 осуществляет также управления работой регулятора
9 уровня. Дешифратор 11 осуществляет управление работой генератора 12 таким образом, что каждый отвод шины дешифратора 11 при появлении на нем уровня логической "1" соответствует определенному контрольному сигналу, вырабатываемому генератором 12.
Регулятор уровня работает следующим образом.
В блоке 13 памяти (фиг, 3) записаны коэффициенты передачи контрольных сигналов, которые поступают на умножитель 14 под действием блока 3 управления. Умножитель 14 осуществляет умножение контрольного сигнала с выхода элемента 6 задержки на соответствующий ему коэффициент передачи контролируемого четырехполюсника 5 для обеспечения равенства контрольных сигналов на обоих входах блока 8. Инвертор 15 осуществляет инвертирование результата умножения с выхода умножителя 14 для обеспечения полной компенсации блоком 8 ранее введенного контрольного сигнала.
Синхронный детектор 7 работает
E следующим образом.
Умножитель 16 (фиг. 4) осуществляет умножение сигнала, прошедшего через контролирУемый четырехполюсник 5, и контрольного сигнала с выхода элемента 6 задержки. Результат умножения интегрируется интегратором 17 за ввемя присутствия контрольного сигнала на выходе элемента 6 задержки или на выходе контролируемого четырехполюсника 5. Результатом интегрирования является усреднение во времени действия информационного сигнала и.накопление значения контрольного сигнала.
Пороговый элемент 18, порог срабаты142 вания которого равен уровню контрольного сигнала с выхода элемента 6 задержки отсекает от усредненного значения информационного сигнала действительный уровень контрольного сигнала с выхода контролируемого четырехполюсника 5 и подает его в блок отображения.
5856 ввода контрольного сигнала, а первый вход блока вывода контрольного сигнала соединен с первым входом син5 хронного детектора второй вход коt торого соединен с выходом элемента задержки, а выход подключен к входу блока отображения.
Фо р мул а и з о бр е т ения
1. Устройство контроля амплитудно-частотной характеристики четырехполюсников, содержащее опорный генератор, блок отображения, блок ввода контрольного сигнала, первый вход которого является входом устройства, а выход является выходом для подключения входа контролируемого четырехполюсника, блок вывода контрольного сигнала, первый вход которого является входом для подсоединения выхода контролируемого четырехполюсника, а выход является выходом устройства, о т л и ч а ю щ е е с я тем, что, с целью повышения точности контроля, введены синхронный детектор и последовательно соединенные блок,управления, вход которого соединен с выходом опорного генератора, элемент задержки и регулятор уровня, выход которого подключен к второму входу блока вывода контрольного сигнала, а, второй вход соединен с вторым выходом блока управления, выход которого подключен к второму входу блока
2. Устройство по п,1, о т л и— ч а ю щ е е с я тем, что блок управления содержит последовательно соединенные счетчик, вход которого является входом блока управления, де15 шифратор и генератор сетки частот, выход которого является первым выходом блока управления, выход счетчика является вторым выходом блока управления.
3 ° Устройство по п.1, ю щ е е с я тем, что регулятор уровня содержит последовательно соединенные блок памяти, умножитель и инвертор, выход которого является выходом
25 регулятора уровня, первым входом которого является другой вход умножителя, а вторым входом — вход блока памяти.
4. Устройство по п.1, î r л и— чп ч а ю щ е е с я тем, что синхронный детектор содержит последовательно соединенные умножитель, интегратор и пороговый элемент, выход которого является выходом синхронного детектора, первым и вторым входами которого являются соответственно первый и второй входы умножит-.ля.
Составитель В. Камалягин
Текред М.Ходанич Корректор М. Пожо
Редактор В. Данко
Заказ 4784/56
Тираж 660 Подписное
ВНИИПИ Государственного комитета СССР по делам изобретений и открытий
113035, Москва, Ж-35, Раушская наб., д. 4/5
Производственно-полиграфическое предприятие, r. Ужгород, ул. Проектная, 4