Логарифматор

Иллюстрации

Показать все

Реферат

 

Изобретение относится к вычислиЁ тельной технике и может использоваться в цифровых вычислительных машинах для преобразования в ещественных пятиразрядных чисел в технические целочисленные логарифмы. Цель изобретения - сокращение аппаратных затрат при обработке пятиразрядных чисел. Логарифматор содержит первый и второй блоки памяти 1 и 2, дешифратор 3, первый, второй, третий и четвертый элементы НЕ 4-7, первьм, второй третий и четвертый элементы И 8-11, первый , второй, третий и четвертый элементы ИЛИ 12-15. 1 ил. в Sijnfp}- / s (Л i)fW 4s to САЭ О) CO

СОЮЗ СОВЕТСНИХ

СОЦИАЛИСТИЧЕСНИ Х

РЕСПУБЛИК

„„SU„„1427363 А1 (51)4 G 06 F 7/556

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ (21) 4090545/24-24 (22) 16.07.86 (46) 30.09.88. Бюл. и 36 (71) Фрунзенский политехнический институт (72) Н.А,Филиппов и Л.Н.Филиппова (53) 681.325 (088.8) (56) Авторское свидетельство СССР

Р 819732, кл. G 01 R 21/06, 1979.

Авторское свидетельство СССР

В 1298741, кл. G 06 F 7/556, 1985. (54) ЛОГА РИФИАТОР (57) Изобретение относится к вычислительной технике и может использоваться в цифровых вычислительных машинах для преобразования вещественных пятиразрядных чисел в технические целочисленные логарифмы. Цель изобретения — сокращение аппаратных затрат при обработке пятиразрядных чисел.

Логарифматор содержит первый и второй блоки памяти 1 и 2, дешифратор 3, первый, второй, третий и четвертый элементы НЕ 4-7, первьп1, второй третий и четвертый элементы И 8-11, первый, второй, третий и четвертый элементы ИЛИ 12-15. 1 ил.

14 27363

Изобретение относится к вычисли-тельной технике и может использоваться в цифровых вычислительных машинах для преобразования вещественных пяти5 разрядных чисел в технические целочис ленные логарифмы.

Цель изобретения - сокращение аппаратных затрат при обработке пятиразрядных чисел. 10

На чертеже приведена структурная схема логарифматора для обработки пятиразрядных чисел.

Логарифматор содержит первый и второй блоки памяти 1 и 2, дешифратор15

3, первый 4, второй 5, третий 6 и четвертый 7 элементы НЕ, первый 8, второй 9, третий 10 и четвертый 11 элементы И, первый 12, второй 13, третий 14 и четвертый. 15 элементы ИЛИ.

Логарифматор работает следующим образом.

На входные шины подается двоичное число Z причем на первые слева три шины — целая часть числа, а на остав-25 шиеся две справа шины — дробная часть числа. Дешифратор 3 преобразовывает пятиразрядное число в одноразрядное число, т.е. возбуждает одну из его выходных шин. Сигнал поступает на соот-30 ветствуищий единичный вход первого блока 1 памяти, который вьдает четырехзарядный код первого числа соответствующего технического целочисленного логарифма, а с выходов („ ) связанных с входами первого блока 1 памяти, вьдается это же первое число технических целочисленных логарифмов в одноразрядном (в единичном) коде.

Сигналы входных шин,будучи воспринятымй логическими элементами НЕ 47, И 8-11, ИЛИ 12, 13, совместно с элементами ИЛИ 14, 15 и вторым блоком

2 памяти приведут к вьдаче модуля р 45 второго числа P технических целочисленных логарифмов, именно в виде двухразрядного кода (р вьдадут выходные шины второго блока памяти и в одноразрядном коде появится значение р1: на выходных шинах fp („р).

Вместе с этим в зависимости от наличия или отсутствия сигналов в любом одном или во всех первых слева трех входных шинах Z будет соответственно вьдан сигнал либо в шину

sign(p) =+1, либо sign(P)=-1 ° Первый будет говорить о положительности, а второй об отрицательности р — второго числа технического целочисленного логарифма, Формула изобр етения

Логарифматор, содержащий дешифратор, первый и второй блоки памяти, первый, второй, третий и четвертый элементы ИЛИ, вход логарифматора соединен с входом дешифратора, выходы первого и второго блоков памяти соединены соответственно с выходами четырехразрядного кода первого числа и двухразрядного кода второго числа технических целочисленных лorарифмов логарифматора, о т л и ч а ю щ и й— с я тем, что, с целью сокращения аппаратных затрат при обработке пятиразрядных чисел, он содержит первый, второй, третий и четвертый элементы

НЕ, первый, второй, третий и четвертый элементы И, причем первый разряд входа логарифматора соединен с первыми входами первого и второго элементов ИЛИ и через первый элемент

НŠ— с первыми входами первого, второго, третьего и четвертого элементов И, второй разряд входа логарифматора соединен с вторым входом первого элемента И и через второй элемент НŠ— с вторыми входами второго, третьего и четвертого элементов И, третий разряд входа логарифматора соединен с третьим входом второго элемента И и через третий элемент

НŠ— с третьими входами третьего и четвертого элементов И, четвертый разряд входа логарифматора соединен с четвертым входом третьего элемента

И и через четвертый элемент НŠ— с четвертым входом четвертого элемента И, пятый разряд входа логарифматора соединен с пятым входом четвертого элемента И, выход первого элемента И соединен с вторыми входами первого и третьего элементов ИЛИ, выход третьего элемента И соединен с первым входом третьего элемента ИЛИ и с первым входом четвертого элемента ИЛИ, выход четвертого элемента И соединен с вторыми входами второго и четвертого элементов ИЛИ, выходы первого и четвертого элементов - ИЛИ соединены соответственно с выходами положительного и отрицательного знаков второго числа технических целочисленных логарифмов логарифматора, выходы второго третьего элементов ИЛИ и второго

1427363

Составитель А.Шуляпов

Редактор M.Товтин Техред Л.Сердюкова Корректор N.màðоши

Заказ 4853/45 Тираж 704 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4/5

Производственно-полиграфическое предприятие, г. Ужгород, ул. Проектная, 4 элемента И соединены соответственно с первым, вторым и третьим входами второго блока памяти и первым, вторым и третьим разрядными. выходами одноразрядного кода второго числа технических целочисленных логарифмов логарифматора, первый, второй, четвертый,восьмой и шестнадцатый выходы дешифратора соединены с первым входом пер- 1п вого блока, памяти, второй вход которого соединен с семнадцатым выходом дешифратора, третий, шестой, двенадцатый и двадцать четвертый, выходы которого соединены с девятым входом первого блока памяти, третий вход которого соединен с девятым и восемнадцатым выходами дешифратора, пятый, десятый и двадцатый выходы которого соединены с пятым входом первого блока памя- 2п ти, четвертый вход которого соединен с девятнадцатым выходом дешифратора, седьмой, четырнадцатый и двадцать восьмой выходы которого соединены с тринадцатым входом первого блока па- 25 мяти, шестой вход которого соединен с двадцать первым выходом дешифратора, одиннадцатый и двадцать второй выходы которого соединены с седьмым входом первого блока. памяти, восьмой вход которого соединен с двадцать третьим выходом дешифратора, тринадцатый и двадцать шестой выходы которого соединены с одиннадцатым входом первого блока памяти, десятый вход которого соединен с двадцать пятым выходом де- шифратора, пятнадцатый, тридцатый и тридцать первый выходы которого соединены с пятнадцатым входом первого блока памяти, двенадцатый вход которого соединен с двадцать седьмым выходом дешифратора, двадцать девятый выход которого соединен с четырнадцатым входом первого блока памяти, с шестнадцатого по тридцатый выходы дешифратора соединены соответственно с первого по пятнадцатый выходами первого числа одноразрядного кода технических целочисленных логарифмов логарифматора.