Цифровой многофазный генератор
Иллюстрации
Показать всеРеферат
Изобретение относится к радио- Гтехнике и связи. Цель изобретения - обеспечение синхронного управления амплитудой фазой и формой выходных сигналов по заданному закону . Генератор содержит опорный генератор 1, счетчики 2 и 3, низкочастотный генератор 4, задатчик 5 фазовых сдвигов, задатчик 6 амплитуд , задатчик 7 фазовых модуляций, задатчик 8 амплитудных модуляций. переключатель 9. режимов, блоки оперативного запо -тнания (БОЗ) 10, зада формы сигналов, сумматоры 12 и 13, эл-ты сравнения 14 кодов , ДАЛ 15 и задатчик 16 масштаба. Формирование выходных сигналов осуществляется путем щжлического считывания записанной в БОЗ О информации и последзпощего ее преобразования в аналогов то форму в- ЦАП 15. Амплитуда выходных сигналов зависит от напряжений на выходах сумматоров 12, ЦАП 15 и задатчика 16 и от двоичного кода задатчика 6. Периодическая последовательность импульсов с выхода генератора 4 поступает на счетчик 3, изменяя его двоичный, код, а затем на входы переключаемых задатчиков 7 и 8. На их информационнных выходах осуществляется изменение двоичных кодов по заданному закону, что приводит к синхронной модуляции выходньрс сигналов по фазе и/или амплитуде. 1 кл. i СЛ SiMofff 4 Ч СП сл Выходг utmiSii
СОЮЗ СОВЕТСКИХ
СОЦИАЛИСТИЧЕСНИХ
РЕСПУБЛИН
„,„Я1А 1427551 (51) 4 Н 03 В 19/00
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
К AB ГОРСКОМУ СВИДЕТЕЛЬСТВУ
«
««
° °
ГОСУДАРСТВЕННЫЙ HOMHTET СССР
ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ (21 ) 4135I 49/24-09 (22) 14.10.86 (46) 30.09.88. Бюл. У 36 (71) Омский институт инженеров железнодорожного транспорта (72) А.Н. Захаренко, А.В. Парамзин и В.Г. Шахов (53) 621.373.42(088.8) (56) Авторское свидетельство СССР
У 959257, кл. Н 03 В 27 00, 1980.
Авторское свидетельство СССР
9 1197042, кл. Н 03 В !9/00, 1984. (54) ЦИФРОВОЙ МНОГОФАЗНЫЙ ГКНЕРАТОР. (57) Изобретение относится к радио,технике и связи. Цель изобретения — обеспечение синхронного управления амплитудой фазой и формой
C выходных сигналов по заданному закону. Генератор содержит опорный генератор 1, счетчики 2 и 3, низкоо частотный генератор 4, эадатчик 5
° фазовых сдвигов, задатчик 6 ампли. туд, задатчик 7 фазовых модуляций, эадатчик 8 амплитудных модуляций, переключатель 9. режимов, блоки оперативного запоминания (ВОЗ) 10, эадатчик «II формы сигналов, сумматоры 12 и 13, эл-ты сравнения 14 кодов, ЦАП 15 и задатчик 16 масштаба.
Формирование выходных сигналов осуществляется путем циклического считывания записанной в БСЗ !О информации и последующего ее преобразования в аналоговую форму в.ILQI 15. Амплитуда выходных сигналов зависит от напряжений на выходах сумматоров 12, ЦАП 15 и задатчика 16 и от двоичного кода эадатчика 6, Периодическая последовательность импульсов с выхода генератора 4 поступает на счетчик 3, изменяя его двоичный. код, а затем на входы переключаемых задат" чиков 7 и 8. На их информационнных выходах осуществляется изменение двоичных кодов по заданному закону, что приводит к синхронной модуляции выходных сигналов по фазе и/нли амплитуде. 1 ил.
1427551
Изобретение относится к радиотехнике и связи и может быть использовано в качестве образцового источника периодических сигналов любой формы с синхронным изменением амплитуды и фазы по заданному закону. Цель изобретения — обеспечение синхронного управления амплитудой, фазой и Формой выходных сигналов по заданному закону, На чертеже представлена структурная электрическая схема цифрового многофазного генератора, Цифровой многофазный генератор содержит опорный генератор 1, первый
2 и второй 3 счетчики, низкочастотный генератор 4, задатчик 5 фазовых сдвигов, задатчик 6 амплитуд, задатчик 7 фазовМх модуляций, задатчик 8 амплитудных модуляций, переключа,тель 9 режимов, первый, второй,..., М-й блоки 10,», 10z,..., 1О„ оперативного запоминания, задатчик ll формы сигналов, первый, второй, ...,M-й сумматоры 12», 12,..., 12», первый, второй,..., N-й дополнительные сумматоры 13», . 13z,..., 13»», первый, второй, ..., Б-й элементы 14», 14р, 14» сравнения кодов, первый, второй.. ., 2N-й цифроаналоговые преобразователи (HAH) 15», 15,..., 15»» и задатчик 16 масштаба.
Цифровой многофазный генератор работает следующим образом.
Периодическая последовательность импульсов поступает с выхода опорного генератора 1 на вход первого счетчика 2. Изменяющийся двоичный код поступает на вторые входы дополнительных сумматоров 13», 13„ ..., 13», на первые входы которых с соответствующих информационных выходов задатчика
5 фазовых сдвигов подаются постоянные двоичные коды, обеспечивающие относительный фазовый сдвиг между выходными сигналами. В задатчике 11 формы сигналов записаны коды мгновенных значений одного периода нескольких видов сигналов. Эти коды мгновенных значений требуемой формы сигнала перегисываются в блоки 10»,10,...,10 опе-, ративного запоминания по соответствующим адресаму коды KoTopbIx с допол нительного выхода задатчика ll формы сигналов поступают на первые входы элементов сравнения 14», 14z,,14», При совпадении кода адреса на адресном входе блоков 10„ IOz 1О» с кодом адреса на дополнительном выходе эадатчика формы ll сигналов на выходе элементов 14», 14,..., 14»» сравнения формируется импульс записи. Формирование выходных сигйалов
<>осуществляется путем циклического считывания записанной в блоках 10», 10,..., 10» информации H последующего преобразования ее в аналоговую
Форму на ЦАП 15, 15,..., 15 »
Амплитуда выходных сигналов зависит от напряжения на выходах ЦАП 15, l5»,...., 15z„ на информационные входы которых поступают двоичные ко ды с выходов сумматоров 12», 12,.
12„,а на опорные входы подается напряжение с выхода задатчика масштаба 16.На
15 двоичные коды. Включение задатчика
7 фазовых модуляций и задатчика 8 амМ плитудных модуляций осуществляется с помощью переключателя 9 режимов.
Периодическая последовательность импульсов с выхода низкочастотного генератора 4 поступает на вход второго счетчика 3. Изменяющийся двоичный код поступает с выхода второго счетчика 3 на первы» вход задатчика 7 фазовых модуляций и на первый вход задатчика 8 амплитудных модуляций, на информационных выходах которых осуществляется изменение
ЗО
35 двоичных кодов по заданному зак1ну, что приводит к синхронной модуляции выходных сигналов по фазе и/или амплитуде. изобретения
Ф о р м у л а
Цифровой многофазный генератор, содержащий опорный генератор, первый счетчик, задатчик фазовых сдвигов, задатчик амплитуд, первый блок оперативного запоминания, первый суммагор, первый, второй....,2И-й цифроаналоговые преобразователи, причем опорные входы первого, третьего,..., (20-1)-го цифроаналоговых преобразователей соединены с выходами соответственно второго, четвертого,..., 2N-го цифроаналоговых преобразователей, опорные входы которых объединены, о т л и ч а ю щ и йся тем, что, с целью обеспечения синхронного управления амплитудой, фазой и формой выходных сигналов по заданному закону, в него введены низкочастотный генератор, второй счетинформационных выходах задатчика 6
20 амплитуд устанавливаются постоянные
1427551
Составитель 10. Максимов
Техред Л.Олийнык
Корректор Л. Патай
Редактор Л. Пчолинская
Заказ 48б4/54
Тираж 929
ВНИИПИ Государственного комитета СССР по делам изобретений и открытий
1 13035, Москва, Ж-35, Раушская наб., д. 4/5
Подписное
Производственно-полиграфическое предприятие, г. Ужгород, ул. Проектная, 4 чик, задатчик формы сигналов, эадат- . чик фазовых модуляций,задатчик ампли.г тудных модуляций, переключатель режимов, второй, третий,..., N-й сум5 маторы, первый, второй..., N-й дополнительные сумматоры, первый, второй, И- и элементы сравнения кодов, второй, третий,..., N-й блоки опе ративного запоминания и задатчик мас- 1р штаба, выход которого соединен с объединенными опорными входами второго, четвертого. .., 2N-ro цифроаналоговых преобразователей, информационные входы второго, четверто-. 15
ro, 2N-ro цифроаналоговых преобразователей соединены с выходами соответственно первого, второго,..., N-го сумматоров, первые входы которых соединены с соответствующими HH 20 формационными выходами задатчика амплитуд, информационнные входы первого, третьего,.;., (2И-1)-ro цифроаналоговых преобразователей соединены с выходами соответственно 25 первого, второго,,..., N-ro блоков оперативного запоминания, информационные входы которых соединены .с соответствующими информационными выходами задатчика формы сигналов, ЗО входы записи первого, второго,..., N-го блоков оперативного запоминания соединены с выходами соответственно первого, второго,...,И-го элементов сравнения кодов, первые входы которых объединены и соединены с дополнительным выходом задатчика формы сигналов, адресные входы первого, второго,..., N-го блоков оперативного запоминания объединены с вторыми входами соответственно первого, второго,..., N-ro элементов сравнения кодов и соединены с выхоцами соответственно первого, второго,..., N-го дополнительных сумматоров, первые входы которых соединены с соответствующими информационными выходами задатчика фазовых сдвигов, вторые входы первого, второго,..., Я-го цополнительных сумматоров объединены и соединены с выходом первого счетчика, вход которого соединеч с выходом опорного генератора, первый вход задатчика фазовых модуляций объединен с первым входом задатчика амплитудных модуляций и соединен с выходом второго счетчика, вход которого соединен с выходом низкочастотного генератора, вторые входы первого, второго. .. N-ro сумматоров соединены с соответствующими информационными выходами эадатчика амплитудных модуляций, второй вход которого соединен с первым выходом переключателя режимов, третьи входы первого, второго,..., N-го дополнительных сумматоров соединены с соответствующими информационными выходами задатчика фазовых модуляций, второй вход которого соединен с вторым выходом переключателя режимов, выходы первого, третьего,..., (2N-1)-го цифроаналоговых преобразователей являются выходами цифрового многофаэного генератора.